c82cde6a084719abacd5d77d355e67a8b7cbd208
[gps-watch.git] / src / common / MKL26Z4.h
1 /*
2 ** ###################################################################
3 **     Processors:          MKL26Z128CAL4
4 **                          MKL26Z128VFM4
5 **                          MKL26Z128VFT4
6 **                          MKL26Z128VLH4
7 **                          MKL26Z128VLL4
8 **                          MKL26Z128VMC4
9 **                          MKL26Z256VLH4
10 **                          MKL26Z256VLL4
11 **                          MKL26Z256VMC4
12 **                          MKL26Z256VMP4
13 **                          MKL26Z32VFM4
14 **                          MKL26Z32VFT4
15 **                          MKL26Z32VLH4
16 **                          MKL26Z64VFM4
17 **                          MKL26Z64VFT4
18 **                          MKL26Z64VLH4
19 **
20 **     Compilers:           Keil ARM C/C++ Compiler
21 **                          Freescale C/C++ for Embedded ARM
22 **                          GNU C Compiler
23 **                          IAR ANSI C/C++ Compiler for ARM
24 **                          MCUXpresso Compiler
25 **
26 **     Reference manuals:   KL26P121M48SF4RM Rev. 3.2, October 2013
27 **                          KL26P121M48SF4RM, Rev.2, Dec 2012
28 **
29 **     Version:             rev. 1.8, 2015-07-29
30 **     Build:               b171205
31 **
32 **     Abstract:
33 **         CMSIS Peripheral Access Layer for MKL26Z4
34 **
35 **     The Clear BSD License
36 **     Copyright 1997-2016 Freescale Semiconductor, Inc.
37 **     Copyright 2016-2017 NXP
38 **     All rights reserved.
39 **
40 **     Redistribution and use in source and binary forms, with or without
41 **     modification, are permitted (subject to the limitations in the
42 **     disclaimer below) provided that the following conditions are met:
43 **
44 **     * Redistributions of source code must retain the above copyright
45 **       notice, this list of conditions and the following disclaimer.
46 **
47 **     * Redistributions in binary form must reproduce the above copyright
48 **       notice, this list of conditions and the following disclaimer in the
49 **       documentation and/or other materials provided with the distribution.
50 **
51 **     * Neither the name of the copyright holder nor the names of its
52 **       contributors may be used to endorse or promote products derived from
53 **       this software without specific prior written permission.
54 **
55 **     NO EXPRESS OR IMPLIED LICENSES TO ANY PARTY'S PATENT RIGHTS ARE
56 **     GRANTED BY THIS LICENSE. THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT
57 **     HOLDERS AND CONTRIBUTORS "AS IS" AND ANY EXPRESS OR IMPLIED
58 **     WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
59 **     MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
60 **     DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE
61 **     LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
62 **     CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
63 **     SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR
64 **     BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
65 **     WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE
66 **     OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN
67 **     IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
68 **
69 **     http:                 www.nxp.com
70 **     mail:                 support@nxp.com
71 **
72 **     Revisions:
73 **     - rev. 1.0 (2012-12-12)
74 **         Initial version.
75 **     - rev. 1.1 (2013-04-05)
76 **         Changed start of doxygen comment.
77 **     - rev. 1.2 (2013-04-12)
78 **         SystemInit function fixed for clock configuration 1.
79 **         Name of the interrupt num. 31 updated to reflect proper function.
80 **     - rev. 1.3 (2014-05-27)
81 **         Updated to Kinetis SDK support standard.
82 **         MCG OSC clock select supported (MCG_C7[OSCSEL]).
83 **     - rev. 1.4 (2014-07-25)
84 **         System initialization updated:
85 **         - Prefix added to the system initialization parameterization constants to avoid name conflicts..
86 **         - VLLSx wake-up recovery added.
87 **         - Delay of 1 ms added to SystemInit() to ensure stable FLL output in FEI and FEE MCG modes.
88 **     - rev. 1.5 (2014-08-28)
89 **         Update of system files - default clock configuration changed, fix of OSC initialization.
90 **         Update of startup files - possibility to override DefaultISR added.
91 **     - rev. 1.6 (2014-10-14)
92 **         Renamed interrupt vector LPTimer to LPTMR0
93 **     - rev. 1.7 (2015-02-18)
94 **         Renamed interrupt vector LLW to LLWU
95 **     - rev. 1.8 (2015-07-29)
96 **         Correction of backward compatibility.
97 **
98 ** ###################################################################
99 */
100
101 /*!
102  * @file MKL26Z4.h
103  * @version 1.8
104  * @date 2015-07-29
105  * @brief CMSIS Peripheral Access Layer for MKL26Z4
106  *
107  * CMSIS Peripheral Access Layer for MKL26Z4
108  */
109
110 #ifndef _MKL26Z4_H_
111 #define _MKL26Z4_H_                              /**< Symbol preventing repeated inclusion */
112
113 /** Memory map major version (memory maps with equal major version number are
114  * compatible) */
115 #define MCU_MEM_MAP_VERSION 0x0100U
116 /** Memory map minor version */
117 #define MCU_MEM_MAP_VERSION_MINOR 0x0008U
118
119
120 /* ----------------------------------------------------------------------------
121    -- Interrupt vector numbers
122    ---------------------------------------------------------------------------- */
123
124 /*!
125  * @addtogroup Interrupt_vector_numbers Interrupt vector numbers
126  * @{
127  */
128
129 /** Interrupt Number Definitions */
130 #define NUMBER_OF_INT_VECTORS 48                 /**< Number of interrupts in the Vector table */
131
132 typedef enum IRQn {
133   /* Auxiliary constants */
134   NotAvail_IRQn                = -128,             /**< Not available device specific interrupt */
135
136   /* Core interrupts */
137   NonMaskableInt_IRQn          = -14,              /**< Non Maskable Interrupt */
138   HardFault_IRQn               = -13,              /**< Cortex-M0 SV Hard Fault Interrupt */
139   SVCall_IRQn                  = -5,               /**< Cortex-M0 SV Call Interrupt */
140   PendSV_IRQn                  = -2,               /**< Cortex-M0 Pend SV Interrupt */
141   SysTick_IRQn                 = -1,               /**< Cortex-M0 System Tick Interrupt */
142
143   /* Device specific interrupts */
144   DMA0_IRQn                    = 0,                /**< DMA channel 0 transfer complete and error interrupt */
145   DMA1_IRQn                    = 1,                /**< DMA channel 1 transfer complete and error interrupt */
146   DMA2_IRQn                    = 2,                /**< DMA channel 2 transfer complete and error interrupt */
147   DMA3_IRQn                    = 3,                /**< DMA channel 3 transfer complete and error interrupt */
148   Reserved20_IRQn              = 4,                /**< Reserved interrupt */
149   FTFA_IRQn                    = 5,                /**< FTFA command complete and read collision */
150   LVD_LVW_IRQn                 = 6,                /**< Low-voltage detect, low-voltage warning */
151   LLWU_IRQn                    = 7,                /**< Low Leakage Wakeup */
152   I2C0_IRQn                    = 8,                /**< I2C0 interrupt */
153   I2C1_IRQn                    = 9,                /**< I2C1 interrupt */
154   SPI0_IRQn                    = 10,               /**< SPI0 single interrupt vector for all sources */
155   SPI1_IRQn                    = 11,               /**< SPI1 single interrupt vector for all sources */
156   UART0_IRQn                   = 12,               /**< UART0 status and error */
157   UART1_IRQn                   = 13,               /**< UART1 status and error */
158   UART2_IRQn                   = 14,               /**< UART2 status and error */
159   ADC0_IRQn                    = 15,               /**< ADC0 interrupt */
160   CMP0_IRQn                    = 16,               /**< CMP0 interrupt */
161   TPM0_IRQn                    = 17,               /**< TPM0 single interrupt vector for all sources */
162   TPM1_IRQn                    = 18,               /**< TPM1 single interrupt vector for all sources */
163   TPM2_IRQn                    = 19,               /**< TPM2 single interrupt vector for all sources */
164   RTC_IRQn                     = 20,               /**< RTC alarm interrupt */
165   RTC_Seconds_IRQn             = 21,               /**< RTC seconds interrupt */
166   PIT_IRQn                     = 22,               /**< PIT single interrupt vector for all channels */
167   I2S0_IRQn                    = 23,               /**< I2S0 Single interrupt vector for all sources */
168   USB0_IRQn                    = 24,               /**< USB0 OTG */
169   DAC0_IRQn                    = 25,               /**< DAC0 interrupt */
170   TSI0_IRQn                    = 26,               /**< TSI0 interrupt */
171   MCG_IRQn                     = 27,               /**< MCG interrupt */
172   LPTMR0_IRQn                  = 28,               /**< LPTMR0 interrupt */
173   Reserved45_IRQn              = 29,               /**< Reserved interrupt */
174   PORTA_IRQn                   = 30,               /**< PORTA pin detect */
175   PORTC_PORTD_IRQn             = 31                /**< Single interrupt vector for PORTC and PORTD pin detect */
176 } IRQn_Type;
177
178 /*!
179  * @}
180  */ /* end of group Interrupt_vector_numbers */
181
182
183 /* ----------------------------------------------------------------------------
184    -- Cortex M0 Core Configuration
185    ---------------------------------------------------------------------------- */
186
187 /*!
188  * @addtogroup Cortex_Core_Configuration Cortex M0 Core Configuration
189  * @{
190  */
191
192 #define __CM0PLUS_REV                  0x0000    /**< Core revision r0p0 */
193 #define __MPU_PRESENT                  0         /**< Defines if an MPU is present or not */
194 #define __VTOR_PRESENT                 1         /**< Defines if VTOR is present or not */
195 #define __NVIC_PRIO_BITS               2         /**< Number of priority bits implemented in the NVIC */
196 #define __Vendor_SysTickConfig         0         /**< Vendor specific implementation of SysTickConfig is defined */
197
198 #include "core_cm0plus.h"              /* Core Peripheral Access Layer */
199 #include "system_MKL26Z4.h"            /* Device specific configuration file */
200
201 /*!
202  * @}
203  */ /* end of group Cortex_Core_Configuration */
204
205
206 /* ----------------------------------------------------------------------------
207    -- Mapping Information
208    ---------------------------------------------------------------------------- */
209
210 /*!
211  * @addtogroup Mapping_Information Mapping Information
212  * @{
213  */
214
215 /** Mapping Information */
216 /*!
217  * @addtogroup edma_request
218  * @{
219  */
220
221 /*******************************************************************************
222  * Definitions
223  ******************************************************************************/
224
225 /*!
226  * @brief Structure for the DMA hardware request
227  *
228  * Defines the structure for the DMA hardware request collections. The user can configure the
229  * hardware request into DMAMUX to trigger the DMA transfer accordingly. The index
230  * of the hardware request varies according  to the to SoC.
231  */
232 typedef enum _dma_request_source
233 {
234     kDmaRequestMux0Disable          = 0|0x100U,    /**< Disable */
235     kDmaRequestMux0Reserved1        = 1|0x100U,    /**< Reserved1 */
236     kDmaRequestMux0UART0Rx          = 2|0x100U,    /**< UART0 receive complete */
237     kDmaRequestMux0LPSCI0Rx         = 2|0x100U,    /**< UART0 receive complete */
238     kDmaRequestMux0UART0Tx          = 3|0x100U,    /**< UART0 transmit complete */
239     kDmaRequestMux0LPSCI0Tx         = 3|0x100U,    /**< UART0 transmit complete */
240     kDmaRequestMux0UART1Rx          = 4|0x100U,    /**< UART1 receive complete */
241     kDmaRequestMux0UART1Tx          = 5|0x100U,    /**< UART1 transmit complete */
242     kDmaRequestMux0UART2Rx          = 6|0x100U,    /**< UART2 receive complete */
243     kDmaRequestMux0UART2Tx          = 7|0x100U,    /**< UART2 transmit complete */
244     kDmaRequestMux0Reserved8        = 8|0x100U,    /**< Reserved8 */
245     kDmaRequestMux0Reserved9        = 9|0x100U,    /**< Reserved9 */
246     kDmaRequestMux0Reserved10       = 10|0x100U,   /**< Reserved10 */
247     kDmaRequestMux0Reserved11       = 11|0x100U,   /**< Reserved11 */
248     kDmaRequestMux0Reserved12       = 12|0x100U,   /**< Reserved12 */
249     kDmaRequestMux0Reserved13       = 13|0x100U,   /**< Reserved13 */
250     kDmaRequestMux0I2S0Rx           = 14|0x100U,   /**< I2S0 receive complete */
251     kDmaRequestMux0I2S0Tx           = 15|0x100U,   /**< I2S0 transmit complete */
252     kDmaRequestMux0SPI0Rx           = 16|0x100U,   /**< SPI0 receive complete */
253     kDmaRequestMux0SPI0Tx           = 17|0x100U,   /**< SPI0 transmit complete */
254     kDmaRequestMux0SPI1Rx           = 18|0x100U,   /**< SPI1 receive complete */
255     kDmaRequestMux0SPI1Tx           = 19|0x100U,   /**< SPI1 transmit complete */
256     kDmaRequestMux0Reserved20       = 20|0x100U,   /**< Reserved20 */
257     kDmaRequestMux0Reserved21       = 21|0x100U,   /**< Reserved21 */
258     kDmaRequestMux0I2C0             = 22|0x100U,   /**< I2C0 transmission complete */
259     kDmaRequestMux0I2C1             = 23|0x100U,   /**< I2C1 transmission complete */
260     kDmaRequestMux0TPM0Channel0     = 24|0x100U,   /**< TPM0 channel 0 event (CMP or CAP) */
261     kDmaRequestMux0TPM0Channel1     = 25|0x100U,   /**< TPM0 channel 1 event (CMP or CAP) */
262     kDmaRequestMux0TPM0Channel2     = 26|0x100U,   /**< TPM0 channel 2 event (CMP or CAP) */
263     kDmaRequestMux0TPM0Channel3     = 27|0x100U,   /**< TPM0 channel 3 event (CMP or CAP) */
264     kDmaRequestMux0TPM0Channel4     = 28|0x100U,   /**< TPM0 channel 4 event (CMP or CAP) */
265     kDmaRequestMux0TPM0Channel5     = 29|0x100U,   /**< TPM0 channel 5 event (CMP or CAP) */
266     kDmaRequestMux0Reserved30       = 30|0x100U,   /**< Reserved30 */
267     kDmaRequestMux0Reserved31       = 31|0x100U,   /**< Reserved31 */
268     kDmaRequestMux0TPM1Channel0     = 32|0x100U,   /**< TPM1 channel 0 event (CMP or CAP) */
269     kDmaRequestMux0TPM1Channel1     = 33|0x100U,   /**< TPM1 channel 1 event (CMP or CAP) */
270     kDmaRequestMux0TPM2Channel0     = 34|0x100U,   /**< TPM2 channel 0 event (CMP or CAP) */
271     kDmaRequestMux0TPM2Channel1     = 35|0x100U,   /**< TPM2 channel 1 event (CMP or CAP) */
272     kDmaRequestMux0Reserved36       = 36|0x100U,   /**< Reserved36 */
273     kDmaRequestMux0Reserved37       = 37|0x100U,   /**< Reserved37 */
274     kDmaRequestMux0Reserved38       = 38|0x100U,   /**< Reserved38 */
275     kDmaRequestMux0Reserved39       = 39|0x100U,   /**< Reserved39 */
276     kDmaRequestMux0ADC0             = 40|0x100U,   /**< ADC0 conversion complete */
277     kDmaRequestMux0Reserved41       = 41|0x100U,   /**< Reserved41 */
278     kDmaRequestMux0CMP0             = 42|0x100U,   /**< CMP0 Output */
279     kDmaRequestMux0Reserved43       = 43|0x100U,   /**< Reserved43 */
280     kDmaRequestMux0Reserved44       = 44|0x100U,   /**< Reserved44 */
281     kDmaRequestMux0DAC0             = 45|0x100U,   /**< DAC0 buffer pointer reaches upper or lower limit */
282     kDmaRequestMux0Reserved46       = 46|0x100U,   /**< Reserved46 */
283     kDmaRequestMux0Reserved47       = 47|0x100U,   /**< Reserved47 */
284     kDmaRequestMux0Reserved48       = 48|0x100U,   /**< Reserved48 */
285     kDmaRequestMux0PortA            = 49|0x100U,   /**< PORTA rising, falling or both edges */
286     kDmaRequestMux0Reserved50       = 50|0x100U,   /**< Reserved50 */
287     kDmaRequestMux0PortC            = 51|0x100U,   /**< PORTC rising, falling or both edges */
288     kDmaRequestMux0PortD            = 52|0x100U,   /**< PORTD rising, falling or both edges */
289     kDmaRequestMux0Reserved53       = 53|0x100U,   /**< Reserved53 */
290     kDmaRequestMux0TPM0Overflow     = 54|0x100U,   /**< TPM0 overflow */
291     kDmaRequestMux0TPM1Overflow     = 55|0x100U,   /**< TPM1 overflow */
292     kDmaRequestMux0TPM2Overflow     = 56|0x100U,   /**< TPM2 overflow */
293     kDmaRequestMux0TSI              = 57|0x100U,   /**< TSI0 event */
294     kDmaRequestMux0Reserved58       = 58|0x100U,   /**< Reserved58 */
295     kDmaRequestMux0Reserved59       = 59|0x100U,   /**< Reserved59 */
296     kDmaRequestMux0AlwaysOn60       = 60|0x100U,   /**< Always enabled 60 */
297     kDmaRequestMux0AlwaysOn61       = 61|0x100U,   /**< Always enabled 61 */
298     kDmaRequestMux0AlwaysOn62       = 62|0x100U,   /**< Always enabled 62 */
299     kDmaRequestMux0AlwaysOn63       = 63|0x100U,   /**< Always enabled 63 */
300 } dma_request_source_t;
301
302 /* @} */
303
304
305 /*!
306  * @}
307  */ /* end of group Mapping_Information */
308
309
310 /* ----------------------------------------------------------------------------
311    -- Device Peripheral Access Layer
312    ---------------------------------------------------------------------------- */
313
314 /*!
315  * @addtogroup Peripheral_access_layer Device Peripheral Access Layer
316  * @{
317  */
318
319
320 /*
321 ** Start of section using anonymous unions
322 */
323
324 #if defined(__ARMCC_VERSION)
325   #if (__ARMCC_VERSION >= 6010050)
326     #pragma clang diagnostic push
327   #else
328     #pragma push
329     #pragma anon_unions
330   #endif
331 #elif defined(__CWCC__)
332   #pragma push
333   #pragma cpp_extensions on
334 #elif defined(__GNUC__)
335   /* anonymous unions are enabled by default */
336 #elif defined(__IAR_SYSTEMS_ICC__)
337   #pragma language=extended
338 #else
339   #error Not supported compiler type
340 #endif
341
342 /* ----------------------------------------------------------------------------
343    -- ADC Peripheral Access Layer
344    ---------------------------------------------------------------------------- */
345
346 /*!
347  * @addtogroup ADC_Peripheral_Access_Layer ADC Peripheral Access Layer
348  * @{
349  */
350
351 /** ADC - Register Layout Typedef */
352 typedef struct {
353   __IO uint32_t SC1[2];                            /**< ADC Status and Control Registers 1, array offset: 0x0, array step: 0x4 */
354   __IO uint32_t CFG1;                              /**< ADC Configuration Register 1, offset: 0x8 */
355   __IO uint32_t CFG2;                              /**< ADC Configuration Register 2, offset: 0xC */
356   __I  uint32_t R[2];                              /**< ADC Data Result Register, array offset: 0x10, array step: 0x4 */
357   __IO uint32_t CV1;                               /**< Compare Value Registers, offset: 0x18 */
358   __IO uint32_t CV2;                               /**< Compare Value Registers, offset: 0x1C */
359   __IO uint32_t SC2;                               /**< Status and Control Register 2, offset: 0x20 */
360   __IO uint32_t SC3;                               /**< Status and Control Register 3, offset: 0x24 */
361   __IO uint32_t OFS;                               /**< ADC Offset Correction Register, offset: 0x28 */
362   __IO uint32_t PG;                                /**< ADC Plus-Side Gain Register, offset: 0x2C */
363   __IO uint32_t MG;                                /**< ADC Minus-Side Gain Register, offset: 0x30 */
364   __IO uint32_t CLPD;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x34 */
365   __IO uint32_t CLPS;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x38 */
366   __IO uint32_t CLP4;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x3C */
367   __IO uint32_t CLP3;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x40 */
368   __IO uint32_t CLP2;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x44 */
369   __IO uint32_t CLP1;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x48 */
370   __IO uint32_t CLP0;                              /**< ADC Plus-Side General Calibration Value Register, offset: 0x4C */
371        uint8_t RESERVED_0[4];
372   __IO uint32_t CLMD;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x54 */
373   __IO uint32_t CLMS;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x58 */
374   __IO uint32_t CLM4;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x5C */
375   __IO uint32_t CLM3;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x60 */
376   __IO uint32_t CLM2;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x64 */
377   __IO uint32_t CLM1;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x68 */
378   __IO uint32_t CLM0;                              /**< ADC Minus-Side General Calibration Value Register, offset: 0x6C */
379 } ADC_Type;
380
381 /* ----------------------------------------------------------------------------
382    -- ADC Register Masks
383    ---------------------------------------------------------------------------- */
384
385 /*!
386  * @addtogroup ADC_Register_Masks ADC Register Masks
387  * @{
388  */
389
390 /*! @name SC1 - ADC Status and Control Registers 1 */
391 #define ADC_SC1_ADCH_MASK                        (0x1FU)
392 #define ADC_SC1_ADCH_SHIFT                       (0U)
393 #define ADC_SC1_ADCH(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC1_ADCH_SHIFT)) & ADC_SC1_ADCH_MASK)
394 #define ADC_SC1_DIFF_MASK                        (0x20U)
395 #define ADC_SC1_DIFF_SHIFT                       (5U)
396 #define ADC_SC1_DIFF(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC1_DIFF_SHIFT)) & ADC_SC1_DIFF_MASK)
397 #define ADC_SC1_AIEN_MASK                        (0x40U)
398 #define ADC_SC1_AIEN_SHIFT                       (6U)
399 #define ADC_SC1_AIEN(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC1_AIEN_SHIFT)) & ADC_SC1_AIEN_MASK)
400 #define ADC_SC1_COCO_MASK                        (0x80U)
401 #define ADC_SC1_COCO_SHIFT                       (7U)
402 #define ADC_SC1_COCO(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC1_COCO_SHIFT)) & ADC_SC1_COCO_MASK)
403
404 /* The count of ADC_SC1 */
405 #define ADC_SC1_COUNT                            (2U)
406
407 /*! @name CFG1 - ADC Configuration Register 1 */
408 #define ADC_CFG1_ADICLK_MASK                     (0x3U)
409 #define ADC_CFG1_ADICLK_SHIFT                    (0U)
410 #define ADC_CFG1_ADICLK(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADICLK_SHIFT)) & ADC_CFG1_ADICLK_MASK)
411 #define ADC_CFG1_MODE_MASK                       (0xCU)
412 #define ADC_CFG1_MODE_SHIFT                      (2U)
413 #define ADC_CFG1_MODE(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_MODE_SHIFT)) & ADC_CFG1_MODE_MASK)
414 #define ADC_CFG1_ADLSMP_MASK                     (0x10U)
415 #define ADC_CFG1_ADLSMP_SHIFT                    (4U)
416 #define ADC_CFG1_ADLSMP(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLSMP_SHIFT)) & ADC_CFG1_ADLSMP_MASK)
417 #define ADC_CFG1_ADIV_MASK                       (0x60U)
418 #define ADC_CFG1_ADIV_SHIFT                      (5U)
419 #define ADC_CFG1_ADIV(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADIV_SHIFT)) & ADC_CFG1_ADIV_MASK)
420 #define ADC_CFG1_ADLPC_MASK                      (0x80U)
421 #define ADC_CFG1_ADLPC_SHIFT                     (7U)
422 #define ADC_CFG1_ADLPC(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CFG1_ADLPC_SHIFT)) & ADC_CFG1_ADLPC_MASK)
423
424 /*! @name CFG2 - ADC Configuration Register 2 */
425 #define ADC_CFG2_ADLSTS_MASK                     (0x3U)
426 #define ADC_CFG2_ADLSTS_SHIFT                    (0U)
427 #define ADC_CFG2_ADLSTS(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_CFG2_ADLSTS_SHIFT)) & ADC_CFG2_ADLSTS_MASK)
428 #define ADC_CFG2_ADHSC_MASK                      (0x4U)
429 #define ADC_CFG2_ADHSC_SHIFT                     (2U)
430 #define ADC_CFG2_ADHSC(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CFG2_ADHSC_SHIFT)) & ADC_CFG2_ADHSC_MASK)
431 #define ADC_CFG2_ADACKEN_MASK                    (0x8U)
432 #define ADC_CFG2_ADACKEN_SHIFT                   (3U)
433 #define ADC_CFG2_ADACKEN(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_CFG2_ADACKEN_SHIFT)) & ADC_CFG2_ADACKEN_MASK)
434 #define ADC_CFG2_MUXSEL_MASK                     (0x10U)
435 #define ADC_CFG2_MUXSEL_SHIFT                    (4U)
436 #define ADC_CFG2_MUXSEL(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_CFG2_MUXSEL_SHIFT)) & ADC_CFG2_MUXSEL_MASK)
437
438 /*! @name R - ADC Data Result Register */
439 #define ADC_R_D_MASK                             (0xFFFFU)
440 #define ADC_R_D_SHIFT                            (0U)
441 #define ADC_R_D(x)                               (((uint32_t)(((uint32_t)(x)) << ADC_R_D_SHIFT)) & ADC_R_D_MASK)
442
443 /* The count of ADC_R */
444 #define ADC_R_COUNT                              (2U)
445
446 /*! @name CV1 - Compare Value Registers */
447 #define ADC_CV1_CV_MASK                          (0xFFFFU)
448 #define ADC_CV1_CV_SHIFT                         (0U)
449 #define ADC_CV1_CV(x)                            (((uint32_t)(((uint32_t)(x)) << ADC_CV1_CV_SHIFT)) & ADC_CV1_CV_MASK)
450
451 /*! @name CV2 - Compare Value Registers */
452 #define ADC_CV2_CV_MASK                          (0xFFFFU)
453 #define ADC_CV2_CV_SHIFT                         (0U)
454 #define ADC_CV2_CV(x)                            (((uint32_t)(((uint32_t)(x)) << ADC_CV2_CV_SHIFT)) & ADC_CV2_CV_MASK)
455
456 /*! @name SC2 - Status and Control Register 2 */
457 #define ADC_SC2_REFSEL_MASK                      (0x3U)
458 #define ADC_SC2_REFSEL_SHIFT                     (0U)
459 #define ADC_SC2_REFSEL(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_SC2_REFSEL_SHIFT)) & ADC_SC2_REFSEL_MASK)
460 #define ADC_SC2_DMAEN_MASK                       (0x4U)
461 #define ADC_SC2_DMAEN_SHIFT                      (2U)
462 #define ADC_SC2_DMAEN(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_SC2_DMAEN_SHIFT)) & ADC_SC2_DMAEN_MASK)
463 #define ADC_SC2_ACREN_MASK                       (0x8U)
464 #define ADC_SC2_ACREN_SHIFT                      (3U)
465 #define ADC_SC2_ACREN(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_SC2_ACREN_SHIFT)) & ADC_SC2_ACREN_MASK)
466 #define ADC_SC2_ACFGT_MASK                       (0x10U)
467 #define ADC_SC2_ACFGT_SHIFT                      (4U)
468 #define ADC_SC2_ACFGT(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_SC2_ACFGT_SHIFT)) & ADC_SC2_ACFGT_MASK)
469 #define ADC_SC2_ACFE_MASK                        (0x20U)
470 #define ADC_SC2_ACFE_SHIFT                       (5U)
471 #define ADC_SC2_ACFE(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC2_ACFE_SHIFT)) & ADC_SC2_ACFE_MASK)
472 #define ADC_SC2_ADTRG_MASK                       (0x40U)
473 #define ADC_SC2_ADTRG_SHIFT                      (6U)
474 #define ADC_SC2_ADTRG(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_SC2_ADTRG_SHIFT)) & ADC_SC2_ADTRG_MASK)
475 #define ADC_SC2_ADACT_MASK                       (0x80U)
476 #define ADC_SC2_ADACT_SHIFT                      (7U)
477 #define ADC_SC2_ADACT(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_SC2_ADACT_SHIFT)) & ADC_SC2_ADACT_MASK)
478
479 /*! @name SC3 - Status and Control Register 3 */
480 #define ADC_SC3_AVGS_MASK                        (0x3U)
481 #define ADC_SC3_AVGS_SHIFT                       (0U)
482 #define ADC_SC3_AVGS(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC3_AVGS_SHIFT)) & ADC_SC3_AVGS_MASK)
483 #define ADC_SC3_AVGE_MASK                        (0x4U)
484 #define ADC_SC3_AVGE_SHIFT                       (2U)
485 #define ADC_SC3_AVGE(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC3_AVGE_SHIFT)) & ADC_SC3_AVGE_MASK)
486 #define ADC_SC3_ADCO_MASK                        (0x8U)
487 #define ADC_SC3_ADCO_SHIFT                       (3U)
488 #define ADC_SC3_ADCO(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC3_ADCO_SHIFT)) & ADC_SC3_ADCO_MASK)
489 #define ADC_SC3_CALF_MASK                        (0x40U)
490 #define ADC_SC3_CALF_SHIFT                       (6U)
491 #define ADC_SC3_CALF(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_SC3_CALF_SHIFT)) & ADC_SC3_CALF_MASK)
492 #define ADC_SC3_CAL_MASK                         (0x80U)
493 #define ADC_SC3_CAL_SHIFT                        (7U)
494 #define ADC_SC3_CAL(x)                           (((uint32_t)(((uint32_t)(x)) << ADC_SC3_CAL_SHIFT)) & ADC_SC3_CAL_MASK)
495
496 /*! @name OFS - ADC Offset Correction Register */
497 #define ADC_OFS_OFS_MASK                         (0xFFFFU)
498 #define ADC_OFS_OFS_SHIFT                        (0U)
499 #define ADC_OFS_OFS(x)                           (((uint32_t)(((uint32_t)(x)) << ADC_OFS_OFS_SHIFT)) & ADC_OFS_OFS_MASK)
500
501 /*! @name PG - ADC Plus-Side Gain Register */
502 #define ADC_PG_PG_MASK                           (0xFFFFU)
503 #define ADC_PG_PG_SHIFT                          (0U)
504 #define ADC_PG_PG(x)                             (((uint32_t)(((uint32_t)(x)) << ADC_PG_PG_SHIFT)) & ADC_PG_PG_MASK)
505
506 /*! @name MG - ADC Minus-Side Gain Register */
507 #define ADC_MG_MG_MASK                           (0xFFFFU)
508 #define ADC_MG_MG_SHIFT                          (0U)
509 #define ADC_MG_MG(x)                             (((uint32_t)(((uint32_t)(x)) << ADC_MG_MG_SHIFT)) & ADC_MG_MG_MASK)
510
511 /*! @name CLPD - ADC Plus-Side General Calibration Value Register */
512 #define ADC_CLPD_CLPD_MASK                       (0x3FU)
513 #define ADC_CLPD_CLPD_SHIFT                      (0U)
514 #define ADC_CLPD_CLPD(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLPD_CLPD_SHIFT)) & ADC_CLPD_CLPD_MASK)
515
516 /*! @name CLPS - ADC Plus-Side General Calibration Value Register */
517 #define ADC_CLPS_CLPS_MASK                       (0x3FU)
518 #define ADC_CLPS_CLPS_SHIFT                      (0U)
519 #define ADC_CLPS_CLPS(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLPS_CLPS_SHIFT)) & ADC_CLPS_CLPS_MASK)
520
521 /*! @name CLP4 - ADC Plus-Side General Calibration Value Register */
522 #define ADC_CLP4_CLP4_MASK                       (0x3FFU)
523 #define ADC_CLP4_CLP4_SHIFT                      (0U)
524 #define ADC_CLP4_CLP4(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLP4_CLP4_SHIFT)) & ADC_CLP4_CLP4_MASK)
525
526 /*! @name CLP3 - ADC Plus-Side General Calibration Value Register */
527 #define ADC_CLP3_CLP3_MASK                       (0x1FFU)
528 #define ADC_CLP3_CLP3_SHIFT                      (0U)
529 #define ADC_CLP3_CLP3(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLP3_CLP3_SHIFT)) & ADC_CLP3_CLP3_MASK)
530
531 /*! @name CLP2 - ADC Plus-Side General Calibration Value Register */
532 #define ADC_CLP2_CLP2_MASK                       (0xFFU)
533 #define ADC_CLP2_CLP2_SHIFT                      (0U)
534 #define ADC_CLP2_CLP2(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLP2_CLP2_SHIFT)) & ADC_CLP2_CLP2_MASK)
535
536 /*! @name CLP1 - ADC Plus-Side General Calibration Value Register */
537 #define ADC_CLP1_CLP1_MASK                       (0x7FU)
538 #define ADC_CLP1_CLP1_SHIFT                      (0U)
539 #define ADC_CLP1_CLP1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLP1_CLP1_SHIFT)) & ADC_CLP1_CLP1_MASK)
540
541 /*! @name CLP0 - ADC Plus-Side General Calibration Value Register */
542 #define ADC_CLP0_CLP0_MASK                       (0x3FU)
543 #define ADC_CLP0_CLP0_SHIFT                      (0U)
544 #define ADC_CLP0_CLP0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLP0_CLP0_SHIFT)) & ADC_CLP0_CLP0_MASK)
545
546 /*! @name CLMD - ADC Minus-Side General Calibration Value Register */
547 #define ADC_CLMD_CLMD_MASK                       (0x3FU)
548 #define ADC_CLMD_CLMD_SHIFT                      (0U)
549 #define ADC_CLMD_CLMD(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLMD_CLMD_SHIFT)) & ADC_CLMD_CLMD_MASK)
550
551 /*! @name CLMS - ADC Minus-Side General Calibration Value Register */
552 #define ADC_CLMS_CLMS_MASK                       (0x3FU)
553 #define ADC_CLMS_CLMS_SHIFT                      (0U)
554 #define ADC_CLMS_CLMS(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLMS_CLMS_SHIFT)) & ADC_CLMS_CLMS_MASK)
555
556 /*! @name CLM4 - ADC Minus-Side General Calibration Value Register */
557 #define ADC_CLM4_CLM4_MASK                       (0x3FFU)
558 #define ADC_CLM4_CLM4_SHIFT                      (0U)
559 #define ADC_CLM4_CLM4(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLM4_CLM4_SHIFT)) & ADC_CLM4_CLM4_MASK)
560
561 /*! @name CLM3 - ADC Minus-Side General Calibration Value Register */
562 #define ADC_CLM3_CLM3_MASK                       (0x1FFU)
563 #define ADC_CLM3_CLM3_SHIFT                      (0U)
564 #define ADC_CLM3_CLM3(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLM3_CLM3_SHIFT)) & ADC_CLM3_CLM3_MASK)
565
566 /*! @name CLM2 - ADC Minus-Side General Calibration Value Register */
567 #define ADC_CLM2_CLM2_MASK                       (0xFFU)
568 #define ADC_CLM2_CLM2_SHIFT                      (0U)
569 #define ADC_CLM2_CLM2(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLM2_CLM2_SHIFT)) & ADC_CLM2_CLM2_MASK)
570
571 /*! @name CLM1 - ADC Minus-Side General Calibration Value Register */
572 #define ADC_CLM1_CLM1_MASK                       (0x7FU)
573 #define ADC_CLM1_CLM1_SHIFT                      (0U)
574 #define ADC_CLM1_CLM1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLM1_CLM1_SHIFT)) & ADC_CLM1_CLM1_MASK)
575
576 /*! @name CLM0 - ADC Minus-Side General Calibration Value Register */
577 #define ADC_CLM0_CLM0_MASK                       (0x3FU)
578 #define ADC_CLM0_CLM0_SHIFT                      (0U)
579 #define ADC_CLM0_CLM0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CLM0_CLM0_SHIFT)) & ADC_CLM0_CLM0_MASK)
580
581
582 /*!
583  * @}
584  */ /* end of group ADC_Register_Masks */
585
586
587 /* ADC - Peripheral instance base addresses */
588 /** Peripheral ADC0 base address */
589 #define ADC0_BASE                                (0x4003B000u)
590 /** Peripheral ADC0 base pointer */
591 #define ADC0                                     ((ADC_Type *)ADC0_BASE)
592 /** Array initializer of ADC peripheral base addresses */
593 #define ADC_BASE_ADDRS                           { ADC0_BASE }
594 /** Array initializer of ADC peripheral base pointers */
595 #define ADC_BASE_PTRS                            { ADC0 }
596 /** Interrupt vectors for the ADC peripheral type */
597 #define ADC_IRQS                                 { ADC0_IRQn }
598
599 /*!
600  * @}
601  */ /* end of group ADC_Peripheral_Access_Layer */
602
603
604 /* ----------------------------------------------------------------------------
605    -- CMP Peripheral Access Layer
606    ---------------------------------------------------------------------------- */
607
608 /*!
609  * @addtogroup CMP_Peripheral_Access_Layer CMP Peripheral Access Layer
610  * @{
611  */
612
613 /** CMP - Register Layout Typedef */
614 typedef struct {
615   __IO uint8_t CR0;                                /**< CMP Control Register 0, offset: 0x0 */
616   __IO uint8_t CR1;                                /**< CMP Control Register 1, offset: 0x1 */
617   __IO uint8_t FPR;                                /**< CMP Filter Period Register, offset: 0x2 */
618   __IO uint8_t SCR;                                /**< CMP Status and Control Register, offset: 0x3 */
619   __IO uint8_t DACCR;                              /**< DAC Control Register, offset: 0x4 */
620   __IO uint8_t MUXCR;                              /**< MUX Control Register, offset: 0x5 */
621 } CMP_Type;
622
623 /* ----------------------------------------------------------------------------
624    -- CMP Register Masks
625    ---------------------------------------------------------------------------- */
626
627 /*!
628  * @addtogroup CMP_Register_Masks CMP Register Masks
629  * @{
630  */
631
632 /*! @name CR0 - CMP Control Register 0 */
633 #define CMP_CR0_HYSTCTR_MASK                     (0x3U)
634 #define CMP_CR0_HYSTCTR_SHIFT                    (0U)
635 #define CMP_CR0_HYSTCTR(x)                       (((uint8_t)(((uint8_t)(x)) << CMP_CR0_HYSTCTR_SHIFT)) & CMP_CR0_HYSTCTR_MASK)
636 #define CMP_CR0_FILTER_CNT_MASK                  (0x70U)
637 #define CMP_CR0_FILTER_CNT_SHIFT                 (4U)
638 #define CMP_CR0_FILTER_CNT(x)                    (((uint8_t)(((uint8_t)(x)) << CMP_CR0_FILTER_CNT_SHIFT)) & CMP_CR0_FILTER_CNT_MASK)
639
640 /*! @name CR1 - CMP Control Register 1 */
641 #define CMP_CR1_EN_MASK                          (0x1U)
642 #define CMP_CR1_EN_SHIFT                         (0U)
643 #define CMP_CR1_EN(x)                            (((uint8_t)(((uint8_t)(x)) << CMP_CR1_EN_SHIFT)) & CMP_CR1_EN_MASK)
644 #define CMP_CR1_OPE_MASK                         (0x2U)
645 #define CMP_CR1_OPE_SHIFT                        (1U)
646 #define CMP_CR1_OPE(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_CR1_OPE_SHIFT)) & CMP_CR1_OPE_MASK)
647 #define CMP_CR1_COS_MASK                         (0x4U)
648 #define CMP_CR1_COS_SHIFT                        (2U)
649 #define CMP_CR1_COS(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_CR1_COS_SHIFT)) & CMP_CR1_COS_MASK)
650 #define CMP_CR1_INV_MASK                         (0x8U)
651 #define CMP_CR1_INV_SHIFT                        (3U)
652 #define CMP_CR1_INV(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_CR1_INV_SHIFT)) & CMP_CR1_INV_MASK)
653 #define CMP_CR1_PMODE_MASK                       (0x10U)
654 #define CMP_CR1_PMODE_SHIFT                      (4U)
655 #define CMP_CR1_PMODE(x)                         (((uint8_t)(((uint8_t)(x)) << CMP_CR1_PMODE_SHIFT)) & CMP_CR1_PMODE_MASK)
656 #define CMP_CR1_TRIGM_MASK                       (0x20U)
657 #define CMP_CR1_TRIGM_SHIFT                      (5U)
658 #define CMP_CR1_TRIGM(x)                         (((uint8_t)(((uint8_t)(x)) << CMP_CR1_TRIGM_SHIFT)) & CMP_CR1_TRIGM_MASK)
659 #define CMP_CR1_WE_MASK                          (0x40U)
660 #define CMP_CR1_WE_SHIFT                         (6U)
661 #define CMP_CR1_WE(x)                            (((uint8_t)(((uint8_t)(x)) << CMP_CR1_WE_SHIFT)) & CMP_CR1_WE_MASK)
662 #define CMP_CR1_SE_MASK                          (0x80U)
663 #define CMP_CR1_SE_SHIFT                         (7U)
664 #define CMP_CR1_SE(x)                            (((uint8_t)(((uint8_t)(x)) << CMP_CR1_SE_SHIFT)) & CMP_CR1_SE_MASK)
665
666 /*! @name FPR - CMP Filter Period Register */
667 #define CMP_FPR_FILT_PER_MASK                    (0xFFU)
668 #define CMP_FPR_FILT_PER_SHIFT                   (0U)
669 #define CMP_FPR_FILT_PER(x)                      (((uint8_t)(((uint8_t)(x)) << CMP_FPR_FILT_PER_SHIFT)) & CMP_FPR_FILT_PER_MASK)
670
671 /*! @name SCR - CMP Status and Control Register */
672 #define CMP_SCR_COUT_MASK                        (0x1U)
673 #define CMP_SCR_COUT_SHIFT                       (0U)
674 #define CMP_SCR_COUT(x)                          (((uint8_t)(((uint8_t)(x)) << CMP_SCR_COUT_SHIFT)) & CMP_SCR_COUT_MASK)
675 #define CMP_SCR_CFF_MASK                         (0x2U)
676 #define CMP_SCR_CFF_SHIFT                        (1U)
677 #define CMP_SCR_CFF(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_SCR_CFF_SHIFT)) & CMP_SCR_CFF_MASK)
678 #define CMP_SCR_CFR_MASK                         (0x4U)
679 #define CMP_SCR_CFR_SHIFT                        (2U)
680 #define CMP_SCR_CFR(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_SCR_CFR_SHIFT)) & CMP_SCR_CFR_MASK)
681 #define CMP_SCR_IEF_MASK                         (0x8U)
682 #define CMP_SCR_IEF_SHIFT                        (3U)
683 #define CMP_SCR_IEF(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IEF_SHIFT)) & CMP_SCR_IEF_MASK)
684 #define CMP_SCR_IER_MASK                         (0x10U)
685 #define CMP_SCR_IER_SHIFT                        (4U)
686 #define CMP_SCR_IER(x)                           (((uint8_t)(((uint8_t)(x)) << CMP_SCR_IER_SHIFT)) & CMP_SCR_IER_MASK)
687 #define CMP_SCR_DMAEN_MASK                       (0x40U)
688 #define CMP_SCR_DMAEN_SHIFT                      (6U)
689 #define CMP_SCR_DMAEN(x)                         (((uint8_t)(((uint8_t)(x)) << CMP_SCR_DMAEN_SHIFT)) & CMP_SCR_DMAEN_MASK)
690
691 /*! @name DACCR - DAC Control Register */
692 #define CMP_DACCR_VOSEL_MASK                     (0x3FU)
693 #define CMP_DACCR_VOSEL_SHIFT                    (0U)
694 #define CMP_DACCR_VOSEL(x)                       (((uint8_t)(((uint8_t)(x)) << CMP_DACCR_VOSEL_SHIFT)) & CMP_DACCR_VOSEL_MASK)
695 #define CMP_DACCR_VRSEL_MASK                     (0x40U)
696 #define CMP_DACCR_VRSEL_SHIFT                    (6U)
697 #define CMP_DACCR_VRSEL(x)                       (((uint8_t)(((uint8_t)(x)) << CMP_DACCR_VRSEL_SHIFT)) & CMP_DACCR_VRSEL_MASK)
698 #define CMP_DACCR_DACEN_MASK                     (0x80U)
699 #define CMP_DACCR_DACEN_SHIFT                    (7U)
700 #define CMP_DACCR_DACEN(x)                       (((uint8_t)(((uint8_t)(x)) << CMP_DACCR_DACEN_SHIFT)) & CMP_DACCR_DACEN_MASK)
701
702 /*! @name MUXCR - MUX Control Register */
703 #define CMP_MUXCR_MSEL_MASK                      (0x7U)
704 #define CMP_MUXCR_MSEL_SHIFT                     (0U)
705 #define CMP_MUXCR_MSEL(x)                        (((uint8_t)(((uint8_t)(x)) << CMP_MUXCR_MSEL_SHIFT)) & CMP_MUXCR_MSEL_MASK)
706 #define CMP_MUXCR_PSEL_MASK                      (0x38U)
707 #define CMP_MUXCR_PSEL_SHIFT                     (3U)
708 #define CMP_MUXCR_PSEL(x)                        (((uint8_t)(((uint8_t)(x)) << CMP_MUXCR_PSEL_SHIFT)) & CMP_MUXCR_PSEL_MASK)
709 #define CMP_MUXCR_PSTM_MASK                      (0x80U)
710 #define CMP_MUXCR_PSTM_SHIFT                     (7U)
711 #define CMP_MUXCR_PSTM(x)                        (((uint8_t)(((uint8_t)(x)) << CMP_MUXCR_PSTM_SHIFT)) & CMP_MUXCR_PSTM_MASK)
712
713
714 /*!
715  * @}
716  */ /* end of group CMP_Register_Masks */
717
718
719 /* CMP - Peripheral instance base addresses */
720 /** Peripheral CMP0 base address */
721 #define CMP0_BASE                                (0x40073000u)
722 /** Peripheral CMP0 base pointer */
723 #define CMP0                                     ((CMP_Type *)CMP0_BASE)
724 /** Array initializer of CMP peripheral base addresses */
725 #define CMP_BASE_ADDRS                           { CMP0_BASE }
726 /** Array initializer of CMP peripheral base pointers */
727 #define CMP_BASE_PTRS                            { CMP0 }
728 /** Interrupt vectors for the CMP peripheral type */
729 #define CMP_IRQS                                 { CMP0_IRQn }
730
731 /*!
732  * @}
733  */ /* end of group CMP_Peripheral_Access_Layer */
734
735
736 /* ----------------------------------------------------------------------------
737    -- DAC Peripheral Access Layer
738    ---------------------------------------------------------------------------- */
739
740 /*!
741  * @addtogroup DAC_Peripheral_Access_Layer DAC Peripheral Access Layer
742  * @{
743  */
744
745 /** DAC - Register Layout Typedef */
746 typedef struct {
747   struct {                                         /* offset: 0x0, array step: 0x2 */
748     __IO uint8_t DATL;                               /**< DAC Data Low Register, array offset: 0x0, array step: 0x2 */
749     __IO uint8_t DATH;                               /**< DAC Data High Register, array offset: 0x1, array step: 0x2 */
750   } DAT[2];
751        uint8_t RESERVED_0[28];
752   __IO uint8_t SR;                                 /**< DAC Status Register, offset: 0x20 */
753   __IO uint8_t C0;                                 /**< DAC Control Register, offset: 0x21 */
754   __IO uint8_t C1;                                 /**< DAC Control Register 1, offset: 0x22 */
755   __IO uint8_t C2;                                 /**< DAC Control Register 2, offset: 0x23 */
756 } DAC_Type;
757
758 /* ----------------------------------------------------------------------------
759    -- DAC Register Masks
760    ---------------------------------------------------------------------------- */
761
762 /*!
763  * @addtogroup DAC_Register_Masks DAC Register Masks
764  * @{
765  */
766
767 /*! @name DATL - DAC Data Low Register */
768 #define DAC_DATL_DATA0_MASK                      (0xFFU)
769 #define DAC_DATL_DATA0_SHIFT                     (0U)
770 #define DAC_DATL_DATA0(x)                        (((uint8_t)(((uint8_t)(x)) << DAC_DATL_DATA0_SHIFT)) & DAC_DATL_DATA0_MASK)
771
772 /* The count of DAC_DATL */
773 #define DAC_DATL_COUNT                           (2U)
774
775 /*! @name DATH - DAC Data High Register */
776 #define DAC_DATH_DATA1_MASK                      (0xFU)
777 #define DAC_DATH_DATA1_SHIFT                     (0U)
778 #define DAC_DATH_DATA1(x)                        (((uint8_t)(((uint8_t)(x)) << DAC_DATH_DATA1_SHIFT)) & DAC_DATH_DATA1_MASK)
779
780 /* The count of DAC_DATH */
781 #define DAC_DATH_COUNT                           (2U)
782
783 /*! @name SR - DAC Status Register */
784 #define DAC_SR_DACBFRPBF_MASK                    (0x1U)
785 #define DAC_SR_DACBFRPBF_SHIFT                   (0U)
786 #define DAC_SR_DACBFRPBF(x)                      (((uint8_t)(((uint8_t)(x)) << DAC_SR_DACBFRPBF_SHIFT)) & DAC_SR_DACBFRPBF_MASK)
787 #define DAC_SR_DACBFRPTF_MASK                    (0x2U)
788 #define DAC_SR_DACBFRPTF_SHIFT                   (1U)
789 #define DAC_SR_DACBFRPTF(x)                      (((uint8_t)(((uint8_t)(x)) << DAC_SR_DACBFRPTF_SHIFT)) & DAC_SR_DACBFRPTF_MASK)
790
791 /*! @name C0 - DAC Control Register */
792 #define DAC_C0_DACBBIEN_MASK                     (0x1U)
793 #define DAC_C0_DACBBIEN_SHIFT                    (0U)
794 #define DAC_C0_DACBBIEN(x)                       (((uint8_t)(((uint8_t)(x)) << DAC_C0_DACBBIEN_SHIFT)) & DAC_C0_DACBBIEN_MASK)
795 #define DAC_C0_DACBTIEN_MASK                     (0x2U)
796 #define DAC_C0_DACBTIEN_SHIFT                    (1U)
797 #define DAC_C0_DACBTIEN(x)                       (((uint8_t)(((uint8_t)(x)) << DAC_C0_DACBTIEN_SHIFT)) & DAC_C0_DACBTIEN_MASK)
798 #define DAC_C0_LPEN_MASK                         (0x8U)
799 #define DAC_C0_LPEN_SHIFT                        (3U)
800 #define DAC_C0_LPEN(x)                           (((uint8_t)(((uint8_t)(x)) << DAC_C0_LPEN_SHIFT)) & DAC_C0_LPEN_MASK)
801 #define DAC_C0_DACSWTRG_MASK                     (0x10U)
802 #define DAC_C0_DACSWTRG_SHIFT                    (4U)
803 #define DAC_C0_DACSWTRG(x)                       (((uint8_t)(((uint8_t)(x)) << DAC_C0_DACSWTRG_SHIFT)) & DAC_C0_DACSWTRG_MASK)
804 #define DAC_C0_DACTRGSEL_MASK                    (0x20U)
805 #define DAC_C0_DACTRGSEL_SHIFT                   (5U)
806 #define DAC_C0_DACTRGSEL(x)                      (((uint8_t)(((uint8_t)(x)) << DAC_C0_DACTRGSEL_SHIFT)) & DAC_C0_DACTRGSEL_MASK)
807 #define DAC_C0_DACRFS_MASK                       (0x40U)
808 #define DAC_C0_DACRFS_SHIFT                      (6U)
809 #define DAC_C0_DACRFS(x)                         (((uint8_t)(((uint8_t)(x)) << DAC_C0_DACRFS_SHIFT)) & DAC_C0_DACRFS_MASK)
810 #define DAC_C0_DACEN_MASK                        (0x80U)
811 #define DAC_C0_DACEN_SHIFT                       (7U)
812 #define DAC_C0_DACEN(x)                          (((uint8_t)(((uint8_t)(x)) << DAC_C0_DACEN_SHIFT)) & DAC_C0_DACEN_MASK)
813
814 /*! @name C1 - DAC Control Register 1 */
815 #define DAC_C1_DACBFEN_MASK                      (0x1U)
816 #define DAC_C1_DACBFEN_SHIFT                     (0U)
817 #define DAC_C1_DACBFEN(x)                        (((uint8_t)(((uint8_t)(x)) << DAC_C1_DACBFEN_SHIFT)) & DAC_C1_DACBFEN_MASK)
818 #define DAC_C1_DACBFMD_MASK                      (0x4U)
819 #define DAC_C1_DACBFMD_SHIFT                     (2U)
820 #define DAC_C1_DACBFMD(x)                        (((uint8_t)(((uint8_t)(x)) << DAC_C1_DACBFMD_SHIFT)) & DAC_C1_DACBFMD_MASK)
821 #define DAC_C1_DMAEN_MASK                        (0x80U)
822 #define DAC_C1_DMAEN_SHIFT                       (7U)
823 #define DAC_C1_DMAEN(x)                          (((uint8_t)(((uint8_t)(x)) << DAC_C1_DMAEN_SHIFT)) & DAC_C1_DMAEN_MASK)
824
825 /*! @name C2 - DAC Control Register 2 */
826 #define DAC_C2_DACBFUP_MASK                      (0x1U)
827 #define DAC_C2_DACBFUP_SHIFT                     (0U)
828 #define DAC_C2_DACBFUP(x)                        (((uint8_t)(((uint8_t)(x)) << DAC_C2_DACBFUP_SHIFT)) & DAC_C2_DACBFUP_MASK)
829 #define DAC_C2_DACBFRP_MASK                      (0x10U)
830 #define DAC_C2_DACBFRP_SHIFT                     (4U)
831 #define DAC_C2_DACBFRP(x)                        (((uint8_t)(((uint8_t)(x)) << DAC_C2_DACBFRP_SHIFT)) & DAC_C2_DACBFRP_MASK)
832
833
834 /*!
835  * @}
836  */ /* end of group DAC_Register_Masks */
837
838
839 /* DAC - Peripheral instance base addresses */
840 /** Peripheral DAC0 base address */
841 #define DAC0_BASE                                (0x4003F000u)
842 /** Peripheral DAC0 base pointer */
843 #define DAC0                                     ((DAC_Type *)DAC0_BASE)
844 /** Array initializer of DAC peripheral base addresses */
845 #define DAC_BASE_ADDRS                           { DAC0_BASE }
846 /** Array initializer of DAC peripheral base pointers */
847 #define DAC_BASE_PTRS                            { DAC0 }
848 /** Interrupt vectors for the DAC peripheral type */
849 #define DAC_IRQS                                 { DAC0_IRQn }
850
851 /*!
852  * @}
853  */ /* end of group DAC_Peripheral_Access_Layer */
854
855
856 /* ----------------------------------------------------------------------------
857    -- DMA Peripheral Access Layer
858    ---------------------------------------------------------------------------- */
859
860 /*!
861  * @addtogroup DMA_Peripheral_Access_Layer DMA Peripheral Access Layer
862  * @{
863  */
864
865 /** DMA - Register Layout Typedef */
866 typedef struct {
867        uint8_t RESERVED_0[256];
868   struct {                                         /* offset: 0x100, array step: 0x10 */
869     __IO uint32_t SAR;                               /**< Source Address Register, array offset: 0x100, array step: 0x10 */
870     __IO uint32_t DAR;                               /**< Destination Address Register, array offset: 0x104, array step: 0x10 */
871     union {                                          /* offset: 0x108, array step: 0x10 */
872       __IO uint32_t DSR_BCR;                           /**< DMA Status Register / Byte Count Register, array offset: 0x108, array step: 0x10 */
873       struct {                                         /* offset: 0x108, array step: 0x10 */
874              uint8_t RESERVED_0[3];
875              uint8_t DSR;                                /**< DMA_DSR0 register...DMA_DSR3 register., array offset: 0x10B, array step: 0x10 */
876       } DMA_DSR_ACCESS8BIT;
877     };
878     __IO uint32_t DCR;                               /**< DMA Control Register, array offset: 0x10C, array step: 0x10 */
879   } DMA[4];
880 } DMA_Type;
881
882 /* ----------------------------------------------------------------------------
883    -- DMA Register Masks
884    ---------------------------------------------------------------------------- */
885
886 /*!
887  * @addtogroup DMA_Register_Masks DMA Register Masks
888  * @{
889  */
890
891 /*! @name SAR - Source Address Register */
892 #define DMA_SAR_SAR_MASK                         (0xFFFFFFFFU)
893 #define DMA_SAR_SAR_SHIFT                        (0U)
894 #define DMA_SAR_SAR(x)                           (((uint32_t)(((uint32_t)(x)) << DMA_SAR_SAR_SHIFT)) & DMA_SAR_SAR_MASK)
895
896 /* The count of DMA_SAR */
897 #define DMA_SAR_COUNT                            (4U)
898
899 /*! @name DAR - Destination Address Register */
900 #define DMA_DAR_DAR_MASK                         (0xFFFFFFFFU)
901 #define DMA_DAR_DAR_SHIFT                        (0U)
902 #define DMA_DAR_DAR(x)                           (((uint32_t)(((uint32_t)(x)) << DMA_DAR_DAR_SHIFT)) & DMA_DAR_DAR_MASK)
903
904 /* The count of DMA_DAR */
905 #define DMA_DAR_COUNT                            (4U)
906
907 /*! @name DSR_BCR - DMA Status Register / Byte Count Register */
908 #define DMA_DSR_BCR_BCR_MASK                     (0xFFFFFFU)
909 #define DMA_DSR_BCR_BCR_SHIFT                    (0U)
910 #define DMA_DSR_BCR_BCR(x)                       (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_BCR_SHIFT)) & DMA_DSR_BCR_BCR_MASK)
911 #define DMA_DSR_BCR_DONE_MASK                    (0x1000000U)
912 #define DMA_DSR_BCR_DONE_SHIFT                   (24U)
913 #define DMA_DSR_BCR_DONE(x)                      (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_DONE_SHIFT)) & DMA_DSR_BCR_DONE_MASK)
914 #define DMA_DSR_BCR_BSY_MASK                     (0x2000000U)
915 #define DMA_DSR_BCR_BSY_SHIFT                    (25U)
916 #define DMA_DSR_BCR_BSY(x)                       (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_BSY_SHIFT)) & DMA_DSR_BCR_BSY_MASK)
917 #define DMA_DSR_BCR_REQ_MASK                     (0x4000000U)
918 #define DMA_DSR_BCR_REQ_SHIFT                    (26U)
919 #define DMA_DSR_BCR_REQ(x)                       (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_REQ_SHIFT)) & DMA_DSR_BCR_REQ_MASK)
920 #define DMA_DSR_BCR_BED_MASK                     (0x10000000U)
921 #define DMA_DSR_BCR_BED_SHIFT                    (28U)
922 #define DMA_DSR_BCR_BED(x)                       (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_BED_SHIFT)) & DMA_DSR_BCR_BED_MASK)
923 #define DMA_DSR_BCR_BES_MASK                     (0x20000000U)
924 #define DMA_DSR_BCR_BES_SHIFT                    (29U)
925 #define DMA_DSR_BCR_BES(x)                       (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_BES_SHIFT)) & DMA_DSR_BCR_BES_MASK)
926 #define DMA_DSR_BCR_CE_MASK                      (0x40000000U)
927 #define DMA_DSR_BCR_CE_SHIFT                     (30U)
928 #define DMA_DSR_BCR_CE(x)                        (((uint32_t)(((uint32_t)(x)) << DMA_DSR_BCR_CE_SHIFT)) & DMA_DSR_BCR_CE_MASK)
929
930 /* The count of DMA_DSR_BCR */
931 #define DMA_DSR_BCR_COUNT                        (4U)
932
933 /* The count of DMA_DSR */
934 #define DMA_DSR_COUNT                            (4U)
935
936 /*! @name DCR - DMA Control Register */
937 #define DMA_DCR_LCH2_MASK                        (0x3U)
938 #define DMA_DCR_LCH2_SHIFT                       (0U)
939 #define DMA_DCR_LCH2(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_LCH2_SHIFT)) & DMA_DCR_LCH2_MASK)
940 #define DMA_DCR_LCH1_MASK                        (0xCU)
941 #define DMA_DCR_LCH1_SHIFT                       (2U)
942 #define DMA_DCR_LCH1(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_LCH1_SHIFT)) & DMA_DCR_LCH1_MASK)
943 #define DMA_DCR_LINKCC_MASK                      (0x30U)
944 #define DMA_DCR_LINKCC_SHIFT                     (4U)
945 #define DMA_DCR_LINKCC(x)                        (((uint32_t)(((uint32_t)(x)) << DMA_DCR_LINKCC_SHIFT)) & DMA_DCR_LINKCC_MASK)
946 #define DMA_DCR_D_REQ_MASK                       (0x80U)
947 #define DMA_DCR_D_REQ_SHIFT                      (7U)
948 #define DMA_DCR_D_REQ(x)                         (((uint32_t)(((uint32_t)(x)) << DMA_DCR_D_REQ_SHIFT)) & DMA_DCR_D_REQ_MASK)
949 #define DMA_DCR_DMOD_MASK                        (0xF00U)
950 #define DMA_DCR_DMOD_SHIFT                       (8U)
951 #define DMA_DCR_DMOD(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_DMOD_SHIFT)) & DMA_DCR_DMOD_MASK)
952 #define DMA_DCR_SMOD_MASK                        (0xF000U)
953 #define DMA_DCR_SMOD_SHIFT                       (12U)
954 #define DMA_DCR_SMOD(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_SMOD_SHIFT)) & DMA_DCR_SMOD_MASK)
955 #define DMA_DCR_START_MASK                       (0x10000U)
956 #define DMA_DCR_START_SHIFT                      (16U)
957 #define DMA_DCR_START(x)                         (((uint32_t)(((uint32_t)(x)) << DMA_DCR_START_SHIFT)) & DMA_DCR_START_MASK)
958 #define DMA_DCR_DSIZE_MASK                       (0x60000U)
959 #define DMA_DCR_DSIZE_SHIFT                      (17U)
960 #define DMA_DCR_DSIZE(x)                         (((uint32_t)(((uint32_t)(x)) << DMA_DCR_DSIZE_SHIFT)) & DMA_DCR_DSIZE_MASK)
961 #define DMA_DCR_DINC_MASK                        (0x80000U)
962 #define DMA_DCR_DINC_SHIFT                       (19U)
963 #define DMA_DCR_DINC(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_DINC_SHIFT)) & DMA_DCR_DINC_MASK)
964 #define DMA_DCR_SSIZE_MASK                       (0x300000U)
965 #define DMA_DCR_SSIZE_SHIFT                      (20U)
966 #define DMA_DCR_SSIZE(x)                         (((uint32_t)(((uint32_t)(x)) << DMA_DCR_SSIZE_SHIFT)) & DMA_DCR_SSIZE_MASK)
967 #define DMA_DCR_SINC_MASK                        (0x400000U)
968 #define DMA_DCR_SINC_SHIFT                       (22U)
969 #define DMA_DCR_SINC(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_SINC_SHIFT)) & DMA_DCR_SINC_MASK)
970 #define DMA_DCR_EADREQ_MASK                      (0x800000U)
971 #define DMA_DCR_EADREQ_SHIFT                     (23U)
972 #define DMA_DCR_EADREQ(x)                        (((uint32_t)(((uint32_t)(x)) << DMA_DCR_EADREQ_SHIFT)) & DMA_DCR_EADREQ_MASK)
973 #define DMA_DCR_AA_MASK                          (0x10000000U)
974 #define DMA_DCR_AA_SHIFT                         (28U)
975 #define DMA_DCR_AA(x)                            (((uint32_t)(((uint32_t)(x)) << DMA_DCR_AA_SHIFT)) & DMA_DCR_AA_MASK)
976 #define DMA_DCR_CS_MASK                          (0x20000000U)
977 #define DMA_DCR_CS_SHIFT                         (29U)
978 #define DMA_DCR_CS(x)                            (((uint32_t)(((uint32_t)(x)) << DMA_DCR_CS_SHIFT)) & DMA_DCR_CS_MASK)
979 #define DMA_DCR_ERQ_MASK                         (0x40000000U)
980 #define DMA_DCR_ERQ_SHIFT                        (30U)
981 #define DMA_DCR_ERQ(x)                           (((uint32_t)(((uint32_t)(x)) << DMA_DCR_ERQ_SHIFT)) & DMA_DCR_ERQ_MASK)
982 #define DMA_DCR_EINT_MASK                        (0x80000000U)
983 #define DMA_DCR_EINT_SHIFT                       (31U)
984 #define DMA_DCR_EINT(x)                          (((uint32_t)(((uint32_t)(x)) << DMA_DCR_EINT_SHIFT)) & DMA_DCR_EINT_MASK)
985
986 /* The count of DMA_DCR */
987 #define DMA_DCR_COUNT                            (4U)
988
989
990 /*!
991  * @}
992  */ /* end of group DMA_Register_Masks */
993
994
995 /* DMA - Peripheral instance base addresses */
996 /** Peripheral DMA base address */
997 #define DMA_BASE                                 (0x40008000u)
998 /** Peripheral DMA base pointer */
999 #define DMA0                                     ((DMA_Type *)DMA_BASE)
1000 /** Array initializer of DMA peripheral base addresses */
1001 #define DMA_BASE_ADDRS                           { DMA_BASE }
1002 /** Array initializer of DMA peripheral base pointers */
1003 #define DMA_BASE_PTRS                            { DMA0 }
1004 /** Interrupt vectors for the DMA peripheral type */
1005 #define DMA_CHN_IRQS                             { { DMA0_IRQn, DMA1_IRQn, DMA2_IRQn, DMA3_IRQn } }
1006
1007 /*!
1008  * @}
1009  */ /* end of group DMA_Peripheral_Access_Layer */
1010
1011
1012 /* ----------------------------------------------------------------------------
1013    -- DMAMUX Peripheral Access Layer
1014    ---------------------------------------------------------------------------- */
1015
1016 /*!
1017  * @addtogroup DMAMUX_Peripheral_Access_Layer DMAMUX Peripheral Access Layer
1018  * @{
1019  */
1020
1021 /** DMAMUX - Register Layout Typedef */
1022 typedef struct {
1023   __IO uint8_t CHCFG[4];                           /**< Channel Configuration register, array offset: 0x0, array step: 0x1 */
1024 } DMAMUX_Type;
1025
1026 /* ----------------------------------------------------------------------------
1027    -- DMAMUX Register Masks
1028    ---------------------------------------------------------------------------- */
1029
1030 /*!
1031  * @addtogroup DMAMUX_Register_Masks DMAMUX Register Masks
1032  * @{
1033  */
1034
1035 /*! @name CHCFG - Channel Configuration register */
1036 #define DMAMUX_CHCFG_SOURCE_MASK                 (0x3FU)
1037 #define DMAMUX_CHCFG_SOURCE_SHIFT                (0U)
1038 #define DMAMUX_CHCFG_SOURCE(x)                   (((uint8_t)(((uint8_t)(x)) << DMAMUX_CHCFG_SOURCE_SHIFT)) & DMAMUX_CHCFG_SOURCE_MASK)
1039 #define DMAMUX_CHCFG_TRIG_MASK                   (0x40U)
1040 #define DMAMUX_CHCFG_TRIG_SHIFT                  (6U)
1041 #define DMAMUX_CHCFG_TRIG(x)                     (((uint8_t)(((uint8_t)(x)) << DMAMUX_CHCFG_TRIG_SHIFT)) & DMAMUX_CHCFG_TRIG_MASK)
1042 #define DMAMUX_CHCFG_ENBL_MASK                   (0x80U)
1043 #define DMAMUX_CHCFG_ENBL_SHIFT                  (7U)
1044 #define DMAMUX_CHCFG_ENBL(x)                     (((uint8_t)(((uint8_t)(x)) << DMAMUX_CHCFG_ENBL_SHIFT)) & DMAMUX_CHCFG_ENBL_MASK)
1045
1046 /* The count of DMAMUX_CHCFG */
1047 #define DMAMUX_CHCFG_COUNT                       (4U)
1048
1049
1050 /*!
1051  * @}
1052  */ /* end of group DMAMUX_Register_Masks */
1053
1054
1055 /* DMAMUX - Peripheral instance base addresses */
1056 /** Peripheral DMAMUX0 base address */
1057 #define DMAMUX0_BASE                             (0x40021000u)
1058 /** Peripheral DMAMUX0 base pointer */
1059 #define DMAMUX0                                  ((DMAMUX_Type *)DMAMUX0_BASE)
1060 /** Array initializer of DMAMUX peripheral base addresses */
1061 #define DMAMUX_BASE_ADDRS                        { DMAMUX0_BASE }
1062 /** Array initializer of DMAMUX peripheral base pointers */
1063 #define DMAMUX_BASE_PTRS                         { DMAMUX0 }
1064
1065 /*!
1066  * @}
1067  */ /* end of group DMAMUX_Peripheral_Access_Layer */
1068
1069
1070 /* ----------------------------------------------------------------------------
1071    -- FGPIO Peripheral Access Layer
1072    ---------------------------------------------------------------------------- */
1073
1074 /*!
1075  * @addtogroup FGPIO_Peripheral_Access_Layer FGPIO Peripheral Access Layer
1076  * @{
1077  */
1078
1079 /** FGPIO - Register Layout Typedef */
1080 typedef struct {
1081   __IO uint32_t PDOR;                              /**< Port Data Output Register, offset: 0x0 */
1082   __O  uint32_t PSOR;                              /**< Port Set Output Register, offset: 0x4 */
1083   __O  uint32_t PCOR;                              /**< Port Clear Output Register, offset: 0x8 */
1084   __O  uint32_t PTOR;                              /**< Port Toggle Output Register, offset: 0xC */
1085   __I  uint32_t PDIR;                              /**< Port Data Input Register, offset: 0x10 */
1086   __IO uint32_t PDDR;                              /**< Port Data Direction Register, offset: 0x14 */
1087 } FGPIO_Type;
1088
1089 /* ----------------------------------------------------------------------------
1090    -- FGPIO Register Masks
1091    ---------------------------------------------------------------------------- */
1092
1093 /*!
1094  * @addtogroup FGPIO_Register_Masks FGPIO Register Masks
1095  * @{
1096  */
1097
1098 /*! @name PDOR - Port Data Output Register */
1099 #define FGPIO_PDOR_PDO_MASK                      (0xFFFFFFFFU)
1100 #define FGPIO_PDOR_PDO_SHIFT                     (0U)
1101 #define FGPIO_PDOR_PDO(x)                        (((uint32_t)(((uint32_t)(x)) << FGPIO_PDOR_PDO_SHIFT)) & FGPIO_PDOR_PDO_MASK)
1102
1103 /*! @name PSOR - Port Set Output Register */
1104 #define FGPIO_PSOR_PTSO_MASK                     (0xFFFFFFFFU)
1105 #define FGPIO_PSOR_PTSO_SHIFT                    (0U)
1106 #define FGPIO_PSOR_PTSO(x)                       (((uint32_t)(((uint32_t)(x)) << FGPIO_PSOR_PTSO_SHIFT)) & FGPIO_PSOR_PTSO_MASK)
1107
1108 /*! @name PCOR - Port Clear Output Register */
1109 #define FGPIO_PCOR_PTCO_MASK                     (0xFFFFFFFFU)
1110 #define FGPIO_PCOR_PTCO_SHIFT                    (0U)
1111 #define FGPIO_PCOR_PTCO(x)                       (((uint32_t)(((uint32_t)(x)) << FGPIO_PCOR_PTCO_SHIFT)) & FGPIO_PCOR_PTCO_MASK)
1112
1113 /*! @name PTOR - Port Toggle Output Register */
1114 #define FGPIO_PTOR_PTTO_MASK                     (0xFFFFFFFFU)
1115 #define FGPIO_PTOR_PTTO_SHIFT                    (0U)
1116 #define FGPIO_PTOR_PTTO(x)                       (((uint32_t)(((uint32_t)(x)) << FGPIO_PTOR_PTTO_SHIFT)) & FGPIO_PTOR_PTTO_MASK)
1117
1118 /*! @name PDIR - Port Data Input Register */
1119 #define FGPIO_PDIR_PDI_MASK                      (0xFFFFFFFFU)
1120 #define FGPIO_PDIR_PDI_SHIFT                     (0U)
1121 #define FGPIO_PDIR_PDI(x)                        (((uint32_t)(((uint32_t)(x)) << FGPIO_PDIR_PDI_SHIFT)) & FGPIO_PDIR_PDI_MASK)
1122
1123 /*! @name PDDR - Port Data Direction Register */
1124 #define FGPIO_PDDR_PDD_MASK                      (0xFFFFFFFFU)
1125 #define FGPIO_PDDR_PDD_SHIFT                     (0U)
1126 #define FGPIO_PDDR_PDD(x)                        (((uint32_t)(((uint32_t)(x)) << FGPIO_PDDR_PDD_SHIFT)) & FGPIO_PDDR_PDD_MASK)
1127
1128
1129 /*!
1130  * @}
1131  */ /* end of group FGPIO_Register_Masks */
1132
1133
1134 /* FGPIO - Peripheral instance base addresses */
1135 /** Peripheral FGPIOA base address */
1136 #define FGPIOA_BASE                              (0xF8000000u)
1137 /** Peripheral FGPIOA base pointer */
1138 #define FGPIOA                                   ((FGPIO_Type *)FGPIOA_BASE)
1139 /** Peripheral FGPIOB base address */
1140 #define FGPIOB_BASE                              (0xF8000040u)
1141 /** Peripheral FGPIOB base pointer */
1142 #define FGPIOB                                   ((FGPIO_Type *)FGPIOB_BASE)
1143 /** Peripheral FGPIOC base address */
1144 #define FGPIOC_BASE                              (0xF8000080u)
1145 /** Peripheral FGPIOC base pointer */
1146 #define FGPIOC                                   ((FGPIO_Type *)FGPIOC_BASE)
1147 /** Peripheral FGPIOD base address */
1148 #define FGPIOD_BASE                              (0xF80000C0u)
1149 /** Peripheral FGPIOD base pointer */
1150 #define FGPIOD                                   ((FGPIO_Type *)FGPIOD_BASE)
1151 /** Peripheral FGPIOE base address */
1152 #define FGPIOE_BASE                              (0xF8000100u)
1153 /** Peripheral FGPIOE base pointer */
1154 #define FGPIOE                                   ((FGPIO_Type *)FGPIOE_BASE)
1155 /** Array initializer of FGPIO peripheral base addresses */
1156 #define FGPIO_BASE_ADDRS                         { FGPIOA_BASE, FGPIOB_BASE, FGPIOC_BASE, FGPIOD_BASE, FGPIOE_BASE }
1157 /** Array initializer of FGPIO peripheral base pointers */
1158 #define FGPIO_BASE_PTRS                          { FGPIOA, FGPIOB, FGPIOC, FGPIOD, FGPIOE }
1159
1160 /*!
1161  * @}
1162  */ /* end of group FGPIO_Peripheral_Access_Layer */
1163
1164
1165 /* ----------------------------------------------------------------------------
1166    -- FTFA Peripheral Access Layer
1167    ---------------------------------------------------------------------------- */
1168
1169 /*!
1170  * @addtogroup FTFA_Peripheral_Access_Layer FTFA Peripheral Access Layer
1171  * @{
1172  */
1173
1174 /** FTFA - Register Layout Typedef */
1175 typedef struct {
1176   __IO uint8_t FSTAT;                              /**< Flash Status Register, offset: 0x0 */
1177   __IO uint8_t FCNFG;                              /**< Flash Configuration Register, offset: 0x1 */
1178   __I  uint8_t FSEC;                               /**< Flash Security Register, offset: 0x2 */
1179   __I  uint8_t FOPT;                               /**< Flash Option Register, offset: 0x3 */
1180   __IO uint8_t FCCOB3;                             /**< Flash Common Command Object Registers, offset: 0x4 */
1181   __IO uint8_t FCCOB2;                             /**< Flash Common Command Object Registers, offset: 0x5 */
1182   __IO uint8_t FCCOB1;                             /**< Flash Common Command Object Registers, offset: 0x6 */
1183   __IO uint8_t FCCOB0;                             /**< Flash Common Command Object Registers, offset: 0x7 */
1184   __IO uint8_t FCCOB7;                             /**< Flash Common Command Object Registers, offset: 0x8 */
1185   __IO uint8_t FCCOB6;                             /**< Flash Common Command Object Registers, offset: 0x9 */
1186   __IO uint8_t FCCOB5;                             /**< Flash Common Command Object Registers, offset: 0xA */
1187   __IO uint8_t FCCOB4;                             /**< Flash Common Command Object Registers, offset: 0xB */
1188   __IO uint8_t FCCOBB;                             /**< Flash Common Command Object Registers, offset: 0xC */
1189   __IO uint8_t FCCOBA;                             /**< Flash Common Command Object Registers, offset: 0xD */
1190   __IO uint8_t FCCOB9;                             /**< Flash Common Command Object Registers, offset: 0xE */
1191   __IO uint8_t FCCOB8;                             /**< Flash Common Command Object Registers, offset: 0xF */
1192   __IO uint8_t FPROT3;                             /**< Program Flash Protection Registers, offset: 0x10 */
1193   __IO uint8_t FPROT2;                             /**< Program Flash Protection Registers, offset: 0x11 */
1194   __IO uint8_t FPROT1;                             /**< Program Flash Protection Registers, offset: 0x12 */
1195   __IO uint8_t FPROT0;                             /**< Program Flash Protection Registers, offset: 0x13 */
1196 } FTFA_Type;
1197
1198 /* ----------------------------------------------------------------------------
1199    -- FTFA Register Masks
1200    ---------------------------------------------------------------------------- */
1201
1202 /*!
1203  * @addtogroup FTFA_Register_Masks FTFA Register Masks
1204  * @{
1205  */
1206
1207 /*! @name FSTAT - Flash Status Register */
1208 #define FTFA_FSTAT_MGSTAT0_MASK                  (0x1U)
1209 #define FTFA_FSTAT_MGSTAT0_SHIFT                 (0U)
1210 #define FTFA_FSTAT_MGSTAT0(x)                    (((uint8_t)(((uint8_t)(x)) << FTFA_FSTAT_MGSTAT0_SHIFT)) & FTFA_FSTAT_MGSTAT0_MASK)
1211 #define FTFA_FSTAT_FPVIOL_MASK                   (0x10U)
1212 #define FTFA_FSTAT_FPVIOL_SHIFT                  (4U)
1213 #define FTFA_FSTAT_FPVIOL(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FSTAT_FPVIOL_SHIFT)) & FTFA_FSTAT_FPVIOL_MASK)
1214 #define FTFA_FSTAT_ACCERR_MASK                   (0x20U)
1215 #define FTFA_FSTAT_ACCERR_SHIFT                  (5U)
1216 #define FTFA_FSTAT_ACCERR(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FSTAT_ACCERR_SHIFT)) & FTFA_FSTAT_ACCERR_MASK)
1217 #define FTFA_FSTAT_RDCOLERR_MASK                 (0x40U)
1218 #define FTFA_FSTAT_RDCOLERR_SHIFT                (6U)
1219 #define FTFA_FSTAT_RDCOLERR(x)                   (((uint8_t)(((uint8_t)(x)) << FTFA_FSTAT_RDCOLERR_SHIFT)) & FTFA_FSTAT_RDCOLERR_MASK)
1220 #define FTFA_FSTAT_CCIF_MASK                     (0x80U)
1221 #define FTFA_FSTAT_CCIF_SHIFT                    (7U)
1222 #define FTFA_FSTAT_CCIF(x)                       (((uint8_t)(((uint8_t)(x)) << FTFA_FSTAT_CCIF_SHIFT)) & FTFA_FSTAT_CCIF_MASK)
1223
1224 /*! @name FCNFG - Flash Configuration Register */
1225 #define FTFA_FCNFG_ERSSUSP_MASK                  (0x10U)
1226 #define FTFA_FCNFG_ERSSUSP_SHIFT                 (4U)
1227 #define FTFA_FCNFG_ERSSUSP(x)                    (((uint8_t)(((uint8_t)(x)) << FTFA_FCNFG_ERSSUSP_SHIFT)) & FTFA_FCNFG_ERSSUSP_MASK)
1228 #define FTFA_FCNFG_ERSAREQ_MASK                  (0x20U)
1229 #define FTFA_FCNFG_ERSAREQ_SHIFT                 (5U)
1230 #define FTFA_FCNFG_ERSAREQ(x)                    (((uint8_t)(((uint8_t)(x)) << FTFA_FCNFG_ERSAREQ_SHIFT)) & FTFA_FCNFG_ERSAREQ_MASK)
1231 #define FTFA_FCNFG_RDCOLLIE_MASK                 (0x40U)
1232 #define FTFA_FCNFG_RDCOLLIE_SHIFT                (6U)
1233 #define FTFA_FCNFG_RDCOLLIE(x)                   (((uint8_t)(((uint8_t)(x)) << FTFA_FCNFG_RDCOLLIE_SHIFT)) & FTFA_FCNFG_RDCOLLIE_MASK)
1234 #define FTFA_FCNFG_CCIE_MASK                     (0x80U)
1235 #define FTFA_FCNFG_CCIE_SHIFT                    (7U)
1236 #define FTFA_FCNFG_CCIE(x)                       (((uint8_t)(((uint8_t)(x)) << FTFA_FCNFG_CCIE_SHIFT)) & FTFA_FCNFG_CCIE_MASK)
1237
1238 /*! @name FSEC - Flash Security Register */
1239 #define FTFA_FSEC_SEC_MASK                       (0x3U)
1240 #define FTFA_FSEC_SEC_SHIFT                      (0U)
1241 #define FTFA_FSEC_SEC(x)                         (((uint8_t)(((uint8_t)(x)) << FTFA_FSEC_SEC_SHIFT)) & FTFA_FSEC_SEC_MASK)
1242 #define FTFA_FSEC_FSLACC_MASK                    (0xCU)
1243 #define FTFA_FSEC_FSLACC_SHIFT                   (2U)
1244 #define FTFA_FSEC_FSLACC(x)                      (((uint8_t)(((uint8_t)(x)) << FTFA_FSEC_FSLACC_SHIFT)) & FTFA_FSEC_FSLACC_MASK)
1245 #define FTFA_FSEC_MEEN_MASK                      (0x30U)
1246 #define FTFA_FSEC_MEEN_SHIFT                     (4U)
1247 #define FTFA_FSEC_MEEN(x)                        (((uint8_t)(((uint8_t)(x)) << FTFA_FSEC_MEEN_SHIFT)) & FTFA_FSEC_MEEN_MASK)
1248 #define FTFA_FSEC_KEYEN_MASK                     (0xC0U)
1249 #define FTFA_FSEC_KEYEN_SHIFT                    (6U)
1250 #define FTFA_FSEC_KEYEN(x)                       (((uint8_t)(((uint8_t)(x)) << FTFA_FSEC_KEYEN_SHIFT)) & FTFA_FSEC_KEYEN_MASK)
1251
1252 /*! @name FOPT - Flash Option Register */
1253 #define FTFA_FOPT_OPT_MASK                       (0xFFU)
1254 #define FTFA_FOPT_OPT_SHIFT                      (0U)
1255 #define FTFA_FOPT_OPT(x)                         (((uint8_t)(((uint8_t)(x)) << FTFA_FOPT_OPT_SHIFT)) & FTFA_FOPT_OPT_MASK)
1256
1257 /*! @name FCCOB3 - Flash Common Command Object Registers */
1258 #define FTFA_FCCOB3_CCOBn_MASK                   (0xFFU)
1259 #define FTFA_FCCOB3_CCOBn_SHIFT                  (0U)
1260 #define FTFA_FCCOB3_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB3_CCOBn_SHIFT)) & FTFA_FCCOB3_CCOBn_MASK)
1261
1262 /*! @name FCCOB2 - Flash Common Command Object Registers */
1263 #define FTFA_FCCOB2_CCOBn_MASK                   (0xFFU)
1264 #define FTFA_FCCOB2_CCOBn_SHIFT                  (0U)
1265 #define FTFA_FCCOB2_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB2_CCOBn_SHIFT)) & FTFA_FCCOB2_CCOBn_MASK)
1266
1267 /*! @name FCCOB1 - Flash Common Command Object Registers */
1268 #define FTFA_FCCOB1_CCOBn_MASK                   (0xFFU)
1269 #define FTFA_FCCOB1_CCOBn_SHIFT                  (0U)
1270 #define FTFA_FCCOB1_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB1_CCOBn_SHIFT)) & FTFA_FCCOB1_CCOBn_MASK)
1271
1272 /*! @name FCCOB0 - Flash Common Command Object Registers */
1273 #define FTFA_FCCOB0_CCOBn_MASK                   (0xFFU)
1274 #define FTFA_FCCOB0_CCOBn_SHIFT                  (0U)
1275 #define FTFA_FCCOB0_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB0_CCOBn_SHIFT)) & FTFA_FCCOB0_CCOBn_MASK)
1276
1277 /*! @name FCCOB7 - Flash Common Command Object Registers */
1278 #define FTFA_FCCOB7_CCOBn_MASK                   (0xFFU)
1279 #define FTFA_FCCOB7_CCOBn_SHIFT                  (0U)
1280 #define FTFA_FCCOB7_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB7_CCOBn_SHIFT)) & FTFA_FCCOB7_CCOBn_MASK)
1281
1282 /*! @name FCCOB6 - Flash Common Command Object Registers */
1283 #define FTFA_FCCOB6_CCOBn_MASK                   (0xFFU)
1284 #define FTFA_FCCOB6_CCOBn_SHIFT                  (0U)
1285 #define FTFA_FCCOB6_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB6_CCOBn_SHIFT)) & FTFA_FCCOB6_CCOBn_MASK)
1286
1287 /*! @name FCCOB5 - Flash Common Command Object Registers */
1288 #define FTFA_FCCOB5_CCOBn_MASK                   (0xFFU)
1289 #define FTFA_FCCOB5_CCOBn_SHIFT                  (0U)
1290 #define FTFA_FCCOB5_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB5_CCOBn_SHIFT)) & FTFA_FCCOB5_CCOBn_MASK)
1291
1292 /*! @name FCCOB4 - Flash Common Command Object Registers */
1293 #define FTFA_FCCOB4_CCOBn_MASK                   (0xFFU)
1294 #define FTFA_FCCOB4_CCOBn_SHIFT                  (0U)
1295 #define FTFA_FCCOB4_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB4_CCOBn_SHIFT)) & FTFA_FCCOB4_CCOBn_MASK)
1296
1297 /*! @name FCCOBB - Flash Common Command Object Registers */
1298 #define FTFA_FCCOBB_CCOBn_MASK                   (0xFFU)
1299 #define FTFA_FCCOBB_CCOBn_SHIFT                  (0U)
1300 #define FTFA_FCCOBB_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOBB_CCOBn_SHIFT)) & FTFA_FCCOBB_CCOBn_MASK)
1301
1302 /*! @name FCCOBA - Flash Common Command Object Registers */
1303 #define FTFA_FCCOBA_CCOBn_MASK                   (0xFFU)
1304 #define FTFA_FCCOBA_CCOBn_SHIFT                  (0U)
1305 #define FTFA_FCCOBA_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOBA_CCOBn_SHIFT)) & FTFA_FCCOBA_CCOBn_MASK)
1306
1307 /*! @name FCCOB9 - Flash Common Command Object Registers */
1308 #define FTFA_FCCOB9_CCOBn_MASK                   (0xFFU)
1309 #define FTFA_FCCOB9_CCOBn_SHIFT                  (0U)
1310 #define FTFA_FCCOB9_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB9_CCOBn_SHIFT)) & FTFA_FCCOB9_CCOBn_MASK)
1311
1312 /*! @name FCCOB8 - Flash Common Command Object Registers */
1313 #define FTFA_FCCOB8_CCOBn_MASK                   (0xFFU)
1314 #define FTFA_FCCOB8_CCOBn_SHIFT                  (0U)
1315 #define FTFA_FCCOB8_CCOBn(x)                     (((uint8_t)(((uint8_t)(x)) << FTFA_FCCOB8_CCOBn_SHIFT)) & FTFA_FCCOB8_CCOBn_MASK)
1316
1317 /*! @name FPROT3 - Program Flash Protection Registers */
1318 #define FTFA_FPROT3_PROT_MASK                    (0xFFU)
1319 #define FTFA_FPROT3_PROT_SHIFT                   (0U)
1320 #define FTFA_FPROT3_PROT(x)                      (((uint8_t)(((uint8_t)(x)) << FTFA_FPROT3_PROT_SHIFT)) & FTFA_FPROT3_PROT_MASK)
1321
1322 /*! @name FPROT2 - Program Flash Protection Registers */
1323 #define FTFA_FPROT2_PROT_MASK                    (0xFFU)
1324 #define FTFA_FPROT2_PROT_SHIFT                   (0U)
1325 #define FTFA_FPROT2_PROT(x)                      (((uint8_t)(((uint8_t)(x)) << FTFA_FPROT2_PROT_SHIFT)) & FTFA_FPROT2_PROT_MASK)
1326
1327 /*! @name FPROT1 - Program Flash Protection Registers */
1328 #define FTFA_FPROT1_PROT_MASK                    (0xFFU)
1329 #define FTFA_FPROT1_PROT_SHIFT                   (0U)
1330 #define FTFA_FPROT1_PROT(x)                      (((uint8_t)(((uint8_t)(x)) << FTFA_FPROT1_PROT_SHIFT)) & FTFA_FPROT1_PROT_MASK)
1331
1332 /*! @name FPROT0 - Program Flash Protection Registers */
1333 #define FTFA_FPROT0_PROT_MASK                    (0xFFU)
1334 #define FTFA_FPROT0_PROT_SHIFT                   (0U)
1335 #define FTFA_FPROT0_PROT(x)                      (((uint8_t)(((uint8_t)(x)) << FTFA_FPROT0_PROT_SHIFT)) & FTFA_FPROT0_PROT_MASK)
1336
1337
1338 /*!
1339  * @}
1340  */ /* end of group FTFA_Register_Masks */
1341
1342
1343 /* FTFA - Peripheral instance base addresses */
1344 /** Peripheral FTFA base address */
1345 #define FTFA_BASE                                (0x40020000u)
1346 /** Peripheral FTFA base pointer */
1347 #define FTFA                                     ((FTFA_Type *)FTFA_BASE)
1348 /** Array initializer of FTFA peripheral base addresses */
1349 #define FTFA_BASE_ADDRS                          { FTFA_BASE }
1350 /** Array initializer of FTFA peripheral base pointers */
1351 #define FTFA_BASE_PTRS                           { FTFA }
1352 /** Interrupt vectors for the FTFA peripheral type */
1353 #define FTFA_COMMAND_COMPLETE_IRQS               { FTFA_IRQn }
1354
1355 /*!
1356  * @}
1357  */ /* end of group FTFA_Peripheral_Access_Layer */
1358
1359
1360 /* ----------------------------------------------------------------------------
1361    -- GPIO Peripheral Access Layer
1362    ---------------------------------------------------------------------------- */
1363
1364 /*!
1365  * @addtogroup GPIO_Peripheral_Access_Layer GPIO Peripheral Access Layer
1366  * @{
1367  */
1368
1369 /** GPIO - Register Layout Typedef */
1370 typedef struct {
1371   __IO uint32_t PDOR;                              /**< Port Data Output Register, offset: 0x0 */
1372   __O  uint32_t PSOR;                              /**< Port Set Output Register, offset: 0x4 */
1373   __O  uint32_t PCOR;                              /**< Port Clear Output Register, offset: 0x8 */
1374   __O  uint32_t PTOR;                              /**< Port Toggle Output Register, offset: 0xC */
1375   __I  uint32_t PDIR;                              /**< Port Data Input Register, offset: 0x10 */
1376   __IO uint32_t PDDR;                              /**< Port Data Direction Register, offset: 0x14 */
1377 } GPIO_Type;
1378
1379 /* ----------------------------------------------------------------------------
1380    -- GPIO Register Masks
1381    ---------------------------------------------------------------------------- */
1382
1383 /*!
1384  * @addtogroup GPIO_Register_Masks GPIO Register Masks
1385  * @{
1386  */
1387
1388 /*! @name PDOR - Port Data Output Register */
1389 #define GPIO_PDOR_PDO_MASK                       (0xFFFFFFFFU)
1390 #define GPIO_PDOR_PDO_SHIFT                      (0U)
1391 #define GPIO_PDOR_PDO(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_PDOR_PDO_SHIFT)) & GPIO_PDOR_PDO_MASK)
1392
1393 /*! @name PSOR - Port Set Output Register */
1394 #define GPIO_PSOR_PTSO_MASK                      (0xFFFFFFFFU)
1395 #define GPIO_PSOR_PTSO_SHIFT                     (0U)
1396 #define GPIO_PSOR_PTSO(x)                        (((uint32_t)(((uint32_t)(x)) << GPIO_PSOR_PTSO_SHIFT)) & GPIO_PSOR_PTSO_MASK)
1397
1398 /*! @name PCOR - Port Clear Output Register */
1399 #define GPIO_PCOR_PTCO_MASK                      (0xFFFFFFFFU)
1400 #define GPIO_PCOR_PTCO_SHIFT                     (0U)
1401 #define GPIO_PCOR_PTCO(x)                        (((uint32_t)(((uint32_t)(x)) << GPIO_PCOR_PTCO_SHIFT)) & GPIO_PCOR_PTCO_MASK)
1402
1403 /*! @name PTOR - Port Toggle Output Register */
1404 #define GPIO_PTOR_PTTO_MASK                      (0xFFFFFFFFU)
1405 #define GPIO_PTOR_PTTO_SHIFT                     (0U)
1406 #define GPIO_PTOR_PTTO(x)                        (((uint32_t)(((uint32_t)(x)) << GPIO_PTOR_PTTO_SHIFT)) & GPIO_PTOR_PTTO_MASK)
1407
1408 /*! @name PDIR - Port Data Input Register */
1409 #define GPIO_PDIR_PDI_MASK                       (0xFFFFFFFFU)
1410 #define GPIO_PDIR_PDI_SHIFT                      (0U)
1411 #define GPIO_PDIR_PDI(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_PDIR_PDI_SHIFT)) & GPIO_PDIR_PDI_MASK)
1412
1413 /*! @name PDDR - Port Data Direction Register */
1414 #define GPIO_PDDR_PDD_MASK                       (0xFFFFFFFFU)
1415 #define GPIO_PDDR_PDD_SHIFT                      (0U)
1416 #define GPIO_PDDR_PDD(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_PDDR_PDD_SHIFT)) & GPIO_PDDR_PDD_MASK)
1417
1418
1419 /*!
1420  * @}
1421  */ /* end of group GPIO_Register_Masks */
1422
1423
1424 /* GPIO - Peripheral instance base addresses */
1425 /** Peripheral GPIOA base address */
1426 #define GPIOA_BASE                               (0x400FF000u)
1427 /** Peripheral GPIOA base pointer */
1428 #define GPIOA                                    ((GPIO_Type *)GPIOA_BASE)
1429 /** Peripheral GPIOB base address */
1430 #define GPIOB_BASE                               (0x400FF040u)
1431 /** Peripheral GPIOB base pointer */
1432 #define GPIOB                                    ((GPIO_Type *)GPIOB_BASE)
1433 /** Peripheral GPIOC base address */
1434 #define GPIOC_BASE                               (0x400FF080u)
1435 /** Peripheral GPIOC base pointer */
1436 #define GPIOC                                    ((GPIO_Type *)GPIOC_BASE)
1437 /** Peripheral GPIOD base address */
1438 #define GPIOD_BASE                               (0x400FF0C0u)
1439 /** Peripheral GPIOD base pointer */
1440 #define GPIOD                                    ((GPIO_Type *)GPIOD_BASE)
1441 /** Peripheral GPIOE base address */
1442 #define GPIOE_BASE                               (0x400FF100u)
1443 /** Peripheral GPIOE base pointer */
1444 #define GPIOE                                    ((GPIO_Type *)GPIOE_BASE)
1445 /** Array initializer of GPIO peripheral base addresses */
1446 #define GPIO_BASE_ADDRS                          { GPIOA_BASE, GPIOB_BASE, GPIOC_BASE, GPIOD_BASE, GPIOE_BASE }
1447 /** Array initializer of GPIO peripheral base pointers */
1448 #define GPIO_BASE_PTRS                           { GPIOA, GPIOB, GPIOC, GPIOD, GPIOE }
1449
1450 /*!
1451  * @}
1452  */ /* end of group GPIO_Peripheral_Access_Layer */
1453
1454
1455 /* ----------------------------------------------------------------------------
1456    -- I2C Peripheral Access Layer
1457    ---------------------------------------------------------------------------- */
1458
1459 /*!
1460  * @addtogroup I2C_Peripheral_Access_Layer I2C Peripheral Access Layer
1461  * @{
1462  */
1463
1464 /** I2C - Register Layout Typedef */
1465 typedef struct {
1466   __IO uint8_t A1;                                 /**< I2C Address Register 1, offset: 0x0 */
1467   __IO uint8_t F;                                  /**< I2C Frequency Divider register, offset: 0x1 */
1468   __IO uint8_t C1;                                 /**< I2C Control Register 1, offset: 0x2 */
1469   __IO uint8_t S;                                  /**< I2C Status register, offset: 0x3 */
1470   __IO uint8_t D;                                  /**< I2C Data I/O register, offset: 0x4 */
1471   __IO uint8_t C2;                                 /**< I2C Control Register 2, offset: 0x5 */
1472   __IO uint8_t FLT;                                /**< I2C Programmable Input Glitch Filter register, offset: 0x6 */
1473   __IO uint8_t RA;                                 /**< I2C Range Address register, offset: 0x7 */
1474   __IO uint8_t SMB;                                /**< I2C SMBus Control and Status register, offset: 0x8 */
1475   __IO uint8_t A2;                                 /**< I2C Address Register 2, offset: 0x9 */
1476   __IO uint8_t SLTH;                               /**< I2C SCL Low Timeout Register High, offset: 0xA */
1477   __IO uint8_t SLTL;                               /**< I2C SCL Low Timeout Register Low, offset: 0xB */
1478 } I2C_Type;
1479
1480 /* ----------------------------------------------------------------------------
1481    -- I2C Register Masks
1482    ---------------------------------------------------------------------------- */
1483
1484 /*!
1485  * @addtogroup I2C_Register_Masks I2C Register Masks
1486  * @{
1487  */
1488
1489 /*! @name A1 - I2C Address Register 1 */
1490 #define I2C_A1_AD_MASK                           (0xFEU)
1491 #define I2C_A1_AD_SHIFT                          (1U)
1492 #define I2C_A1_AD(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_A1_AD_SHIFT)) & I2C_A1_AD_MASK)
1493
1494 /*! @name F - I2C Frequency Divider register */
1495 #define I2C_F_ICR_MASK                           (0x3FU)
1496 #define I2C_F_ICR_SHIFT                          (0U)
1497 #define I2C_F_ICR(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_F_ICR_SHIFT)) & I2C_F_ICR_MASK)
1498 #define I2C_F_MULT_MASK                          (0xC0U)
1499 #define I2C_F_MULT_SHIFT                         (6U)
1500 #define I2C_F_MULT(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_F_MULT_SHIFT)) & I2C_F_MULT_MASK)
1501
1502 /*! @name C1 - I2C Control Register 1 */
1503 #define I2C_C1_DMAEN_MASK                        (0x1U)
1504 #define I2C_C1_DMAEN_SHIFT                       (0U)
1505 #define I2C_C1_DMAEN(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_C1_DMAEN_SHIFT)) & I2C_C1_DMAEN_MASK)
1506 #define I2C_C1_WUEN_MASK                         (0x2U)
1507 #define I2C_C1_WUEN_SHIFT                        (1U)
1508 #define I2C_C1_WUEN(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_C1_WUEN_SHIFT)) & I2C_C1_WUEN_MASK)
1509 #define I2C_C1_RSTA_MASK                         (0x4U)
1510 #define I2C_C1_RSTA_SHIFT                        (2U)
1511 #define I2C_C1_RSTA(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_C1_RSTA_SHIFT)) & I2C_C1_RSTA_MASK)
1512 #define I2C_C1_TXAK_MASK                         (0x8U)
1513 #define I2C_C1_TXAK_SHIFT                        (3U)
1514 #define I2C_C1_TXAK(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_C1_TXAK_SHIFT)) & I2C_C1_TXAK_MASK)
1515 #define I2C_C1_TX_MASK                           (0x10U)
1516 #define I2C_C1_TX_SHIFT                          (4U)
1517 #define I2C_C1_TX(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_C1_TX_SHIFT)) & I2C_C1_TX_MASK)
1518 #define I2C_C1_MST_MASK                          (0x20U)
1519 #define I2C_C1_MST_SHIFT                         (5U)
1520 #define I2C_C1_MST(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_C1_MST_SHIFT)) & I2C_C1_MST_MASK)
1521 #define I2C_C1_IICIE_MASK                        (0x40U)
1522 #define I2C_C1_IICIE_SHIFT                       (6U)
1523 #define I2C_C1_IICIE(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_C1_IICIE_SHIFT)) & I2C_C1_IICIE_MASK)
1524 #define I2C_C1_IICEN_MASK                        (0x80U)
1525 #define I2C_C1_IICEN_SHIFT                       (7U)
1526 #define I2C_C1_IICEN(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_C1_IICEN_SHIFT)) & I2C_C1_IICEN_MASK)
1527
1528 /*! @name S - I2C Status register */
1529 #define I2C_S_RXAK_MASK                          (0x1U)
1530 #define I2C_S_RXAK_SHIFT                         (0U)
1531 #define I2C_S_RXAK(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_S_RXAK_SHIFT)) & I2C_S_RXAK_MASK)
1532 #define I2C_S_IICIF_MASK                         (0x2U)
1533 #define I2C_S_IICIF_SHIFT                        (1U)
1534 #define I2C_S_IICIF(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_S_IICIF_SHIFT)) & I2C_S_IICIF_MASK)
1535 #define I2C_S_SRW_MASK                           (0x4U)
1536 #define I2C_S_SRW_SHIFT                          (2U)
1537 #define I2C_S_SRW(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_S_SRW_SHIFT)) & I2C_S_SRW_MASK)
1538 #define I2C_S_RAM_MASK                           (0x8U)
1539 #define I2C_S_RAM_SHIFT                          (3U)
1540 #define I2C_S_RAM(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_S_RAM_SHIFT)) & I2C_S_RAM_MASK)
1541 #define I2C_S_ARBL_MASK                          (0x10U)
1542 #define I2C_S_ARBL_SHIFT                         (4U)
1543 #define I2C_S_ARBL(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_S_ARBL_SHIFT)) & I2C_S_ARBL_MASK)
1544 #define I2C_S_BUSY_MASK                          (0x20U)
1545 #define I2C_S_BUSY_SHIFT                         (5U)
1546 #define I2C_S_BUSY(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_S_BUSY_SHIFT)) & I2C_S_BUSY_MASK)
1547 #define I2C_S_IAAS_MASK                          (0x40U)
1548 #define I2C_S_IAAS_SHIFT                         (6U)
1549 #define I2C_S_IAAS(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_S_IAAS_SHIFT)) & I2C_S_IAAS_MASK)
1550 #define I2C_S_TCF_MASK                           (0x80U)
1551 #define I2C_S_TCF_SHIFT                          (7U)
1552 #define I2C_S_TCF(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_S_TCF_SHIFT)) & I2C_S_TCF_MASK)
1553
1554 /*! @name D - I2C Data I/O register */
1555 #define I2C_D_DATA_MASK                          (0xFFU)
1556 #define I2C_D_DATA_SHIFT                         (0U)
1557 #define I2C_D_DATA(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_D_DATA_SHIFT)) & I2C_D_DATA_MASK)
1558
1559 /*! @name C2 - I2C Control Register 2 */
1560 #define I2C_C2_AD_MASK                           (0x7U)
1561 #define I2C_C2_AD_SHIFT                          (0U)
1562 #define I2C_C2_AD(x)                             (((uint8_t)(((uint8_t)(x)) << I2C_C2_AD_SHIFT)) & I2C_C2_AD_MASK)
1563 #define I2C_C2_RMEN_MASK                         (0x8U)
1564 #define I2C_C2_RMEN_SHIFT                        (3U)
1565 #define I2C_C2_RMEN(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_C2_RMEN_SHIFT)) & I2C_C2_RMEN_MASK)
1566 #define I2C_C2_SBRC_MASK                         (0x10U)
1567 #define I2C_C2_SBRC_SHIFT                        (4U)
1568 #define I2C_C2_SBRC(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_C2_SBRC_SHIFT)) & I2C_C2_SBRC_MASK)
1569 #define I2C_C2_HDRS_MASK                         (0x20U)
1570 #define I2C_C2_HDRS_SHIFT                        (5U)
1571 #define I2C_C2_HDRS(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_C2_HDRS_SHIFT)) & I2C_C2_HDRS_MASK)
1572 #define I2C_C2_ADEXT_MASK                        (0x40U)
1573 #define I2C_C2_ADEXT_SHIFT                       (6U)
1574 #define I2C_C2_ADEXT(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_C2_ADEXT_SHIFT)) & I2C_C2_ADEXT_MASK)
1575 #define I2C_C2_GCAEN_MASK                        (0x80U)
1576 #define I2C_C2_GCAEN_SHIFT                       (7U)
1577 #define I2C_C2_GCAEN(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_C2_GCAEN_SHIFT)) & I2C_C2_GCAEN_MASK)
1578
1579 /*! @name FLT - I2C Programmable Input Glitch Filter register */
1580 #define I2C_FLT_FLT_MASK                         (0xFU)
1581 #define I2C_FLT_FLT_SHIFT                        (0U)
1582 #define I2C_FLT_FLT(x)                           (((uint8_t)(((uint8_t)(x)) << I2C_FLT_FLT_SHIFT)) & I2C_FLT_FLT_MASK)
1583 #define I2C_FLT_STARTF_MASK                      (0x10U)
1584 #define I2C_FLT_STARTF_SHIFT                     (4U)
1585 #define I2C_FLT_STARTF(x)                        (((uint8_t)(((uint8_t)(x)) << I2C_FLT_STARTF_SHIFT)) & I2C_FLT_STARTF_MASK)
1586 #define I2C_FLT_SSIE_MASK                        (0x20U)
1587 #define I2C_FLT_SSIE_SHIFT                       (5U)
1588 #define I2C_FLT_SSIE(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_FLT_SSIE_SHIFT)) & I2C_FLT_SSIE_MASK)
1589 #define I2C_FLT_STOPF_MASK                       (0x40U)
1590 #define I2C_FLT_STOPF_SHIFT                      (6U)
1591 #define I2C_FLT_STOPF(x)                         (((uint8_t)(((uint8_t)(x)) << I2C_FLT_STOPF_SHIFT)) & I2C_FLT_STOPF_MASK)
1592 #define I2C_FLT_SHEN_MASK                        (0x80U)
1593 #define I2C_FLT_SHEN_SHIFT                       (7U)
1594 #define I2C_FLT_SHEN(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_FLT_SHEN_SHIFT)) & I2C_FLT_SHEN_MASK)
1595
1596 /*! @name RA - I2C Range Address register */
1597 #define I2C_RA_RAD_MASK                          (0xFEU)
1598 #define I2C_RA_RAD_SHIFT                         (1U)
1599 #define I2C_RA_RAD(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_RA_RAD_SHIFT)) & I2C_RA_RAD_MASK)
1600
1601 /*! @name SMB - I2C SMBus Control and Status register */
1602 #define I2C_SMB_SHTF2IE_MASK                     (0x1U)
1603 #define I2C_SMB_SHTF2IE_SHIFT                    (0U)
1604 #define I2C_SMB_SHTF2IE(x)                       (((uint8_t)(((uint8_t)(x)) << I2C_SMB_SHTF2IE_SHIFT)) & I2C_SMB_SHTF2IE_MASK)
1605 #define I2C_SMB_SHTF2_MASK                       (0x2U)
1606 #define I2C_SMB_SHTF2_SHIFT                      (1U)
1607 #define I2C_SMB_SHTF2(x)                         (((uint8_t)(((uint8_t)(x)) << I2C_SMB_SHTF2_SHIFT)) & I2C_SMB_SHTF2_MASK)
1608 #define I2C_SMB_SHTF1_MASK                       (0x4U)
1609 #define I2C_SMB_SHTF1_SHIFT                      (2U)
1610 #define I2C_SMB_SHTF1(x)                         (((uint8_t)(((uint8_t)(x)) << I2C_SMB_SHTF1_SHIFT)) & I2C_SMB_SHTF1_MASK)
1611 #define I2C_SMB_SLTF_MASK                        (0x8U)
1612 #define I2C_SMB_SLTF_SHIFT                       (3U)
1613 #define I2C_SMB_SLTF(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_SMB_SLTF_SHIFT)) & I2C_SMB_SLTF_MASK)
1614 #define I2C_SMB_TCKSEL_MASK                      (0x10U)
1615 #define I2C_SMB_TCKSEL_SHIFT                     (4U)
1616 #define I2C_SMB_TCKSEL(x)                        (((uint8_t)(((uint8_t)(x)) << I2C_SMB_TCKSEL_SHIFT)) & I2C_SMB_TCKSEL_MASK)
1617 #define I2C_SMB_SIICAEN_MASK                     (0x20U)
1618 #define I2C_SMB_SIICAEN_SHIFT                    (5U)
1619 #define I2C_SMB_SIICAEN(x)                       (((uint8_t)(((uint8_t)(x)) << I2C_SMB_SIICAEN_SHIFT)) & I2C_SMB_SIICAEN_MASK)
1620 #define I2C_SMB_ALERTEN_MASK                     (0x40U)
1621 #define I2C_SMB_ALERTEN_SHIFT                    (6U)
1622 #define I2C_SMB_ALERTEN(x)                       (((uint8_t)(((uint8_t)(x)) << I2C_SMB_ALERTEN_SHIFT)) & I2C_SMB_ALERTEN_MASK)
1623 #define I2C_SMB_FACK_MASK                        (0x80U)
1624 #define I2C_SMB_FACK_SHIFT                       (7U)
1625 #define I2C_SMB_FACK(x)                          (((uint8_t)(((uint8_t)(x)) << I2C_SMB_FACK_SHIFT)) & I2C_SMB_FACK_MASK)
1626
1627 /*! @name A2 - I2C Address Register 2 */
1628 #define I2C_A2_SAD_MASK                          (0xFEU)
1629 #define I2C_A2_SAD_SHIFT                         (1U)
1630 #define I2C_A2_SAD(x)                            (((uint8_t)(((uint8_t)(x)) << I2C_A2_SAD_SHIFT)) & I2C_A2_SAD_MASK)
1631
1632 /*! @name SLTH - I2C SCL Low Timeout Register High */
1633 #define I2C_SLTH_SSLT_MASK                       (0xFFU)
1634 #define I2C_SLTH_SSLT_SHIFT                      (0U)
1635 #define I2C_SLTH_SSLT(x)                         (((uint8_t)(((uint8_t)(x)) << I2C_SLTH_SSLT_SHIFT)) & I2C_SLTH_SSLT_MASK)
1636
1637 /*! @name SLTL - I2C SCL Low Timeout Register Low */
1638 #define I2C_SLTL_SSLT_MASK                       (0xFFU)
1639 #define I2C_SLTL_SSLT_SHIFT                      (0U)
1640 #define I2C_SLTL_SSLT(x)                         (((uint8_t)(((uint8_t)(x)) << I2C_SLTL_SSLT_SHIFT)) & I2C_SLTL_SSLT_MASK)
1641
1642
1643 /*!
1644  * @}
1645  */ /* end of group I2C_Register_Masks */
1646
1647
1648 /* I2C - Peripheral instance base addresses */
1649 /** Peripheral I2C0 base address */
1650 #define I2C0_BASE                                (0x40066000u)
1651 /** Peripheral I2C0 base pointer */
1652 #define I2C0                                     ((I2C_Type *)I2C0_BASE)
1653 /** Peripheral I2C1 base address */
1654 #define I2C1_BASE                                (0x40067000u)
1655 /** Peripheral I2C1 base pointer */
1656 #define I2C1                                     ((I2C_Type *)I2C1_BASE)
1657 /** Array initializer of I2C peripheral base addresses */
1658 #define I2C_BASE_ADDRS                           { I2C0_BASE, I2C1_BASE }
1659 /** Array initializer of I2C peripheral base pointers */
1660 #define I2C_BASE_PTRS                            { I2C0, I2C1 }
1661 /** Interrupt vectors for the I2C peripheral type */
1662 #define I2C_IRQS                                 { I2C0_IRQn, I2C1_IRQn }
1663
1664 /*!
1665  * @}
1666  */ /* end of group I2C_Peripheral_Access_Layer */
1667
1668
1669 /* ----------------------------------------------------------------------------
1670    -- I2S Peripheral Access Layer
1671    ---------------------------------------------------------------------------- */
1672
1673 /*!
1674  * @addtogroup I2S_Peripheral_Access_Layer I2S Peripheral Access Layer
1675  * @{
1676  */
1677
1678 /** I2S - Register Layout Typedef */
1679 typedef struct {
1680   __IO uint32_t TCSR;                              /**< SAI Transmit Control Register, offset: 0x0 */
1681        uint8_t RESERVED_0[4];
1682   __IO uint32_t TCR2;                              /**< SAI Transmit Configuration 2 Register, offset: 0x8 */
1683   __IO uint32_t TCR3;                              /**< SAI Transmit Configuration 3 Register, offset: 0xC */
1684   __IO uint32_t TCR4;                              /**< SAI Transmit Configuration 4 Register, offset: 0x10 */
1685   __IO uint32_t TCR5;                              /**< SAI Transmit Configuration 5 Register, offset: 0x14 */
1686        uint8_t RESERVED_1[8];
1687   __O  uint32_t TDR[1];                            /**< SAI Transmit Data Register, array offset: 0x20, array step: 0x4 */
1688        uint8_t RESERVED_2[60];
1689   __IO uint32_t TMR;                               /**< SAI Transmit Mask Register, offset: 0x60 */
1690        uint8_t RESERVED_3[28];
1691   __IO uint32_t RCSR;                              /**< SAI Receive Control Register, offset: 0x80 */
1692        uint8_t RESERVED_4[4];
1693   __IO uint32_t RCR2;                              /**< SAI Receive Configuration 2 Register, offset: 0x88 */
1694   __IO uint32_t RCR3;                              /**< SAI Receive Configuration 3 Register, offset: 0x8C */
1695   __IO uint32_t RCR4;                              /**< SAI Receive Configuration 4 Register, offset: 0x90 */
1696   __IO uint32_t RCR5;                              /**< SAI Receive Configuration 5 Register, offset: 0x94 */
1697        uint8_t RESERVED_5[8];
1698   __I  uint32_t RDR[1];                            /**< SAI Receive Data Register, array offset: 0xA0, array step: 0x4 */
1699        uint8_t RESERVED_6[60];
1700   __IO uint32_t RMR;                               /**< SAI Receive Mask Register, offset: 0xE0 */
1701        uint8_t RESERVED_7[28];
1702   __IO uint32_t MCR;                               /**< SAI MCLK Control Register, offset: 0x100 */
1703   __IO uint32_t MDR;                               /**< SAI MCLK Divide Register, offset: 0x104 */
1704 } I2S_Type;
1705
1706 /* ----------------------------------------------------------------------------
1707    -- I2S Register Masks
1708    ---------------------------------------------------------------------------- */
1709
1710 /*!
1711  * @addtogroup I2S_Register_Masks I2S Register Masks
1712  * @{
1713  */
1714
1715 /*! @name TCSR - SAI Transmit Control Register */
1716 #define I2S_TCSR_FWDE_MASK                       (0x2U)
1717 #define I2S_TCSR_FWDE_SHIFT                      (1U)
1718 #define I2S_TCSR_FWDE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_FWDE_SHIFT)) & I2S_TCSR_FWDE_MASK)
1719 #define I2S_TCSR_FWIE_MASK                       (0x200U)
1720 #define I2S_TCSR_FWIE_SHIFT                      (9U)
1721 #define I2S_TCSR_FWIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_FWIE_SHIFT)) & I2S_TCSR_FWIE_MASK)
1722 #define I2S_TCSR_FEIE_MASK                       (0x400U)
1723 #define I2S_TCSR_FEIE_SHIFT                      (10U)
1724 #define I2S_TCSR_FEIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_FEIE_SHIFT)) & I2S_TCSR_FEIE_MASK)
1725 #define I2S_TCSR_SEIE_MASK                       (0x800U)
1726 #define I2S_TCSR_SEIE_SHIFT                      (11U)
1727 #define I2S_TCSR_SEIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_SEIE_SHIFT)) & I2S_TCSR_SEIE_MASK)
1728 #define I2S_TCSR_WSIE_MASK                       (0x1000U)
1729 #define I2S_TCSR_WSIE_SHIFT                      (12U)
1730 #define I2S_TCSR_WSIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_WSIE_SHIFT)) & I2S_TCSR_WSIE_MASK)
1731 #define I2S_TCSR_FWF_MASK                        (0x20000U)
1732 #define I2S_TCSR_FWF_SHIFT                       (17U)
1733 #define I2S_TCSR_FWF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_FWF_SHIFT)) & I2S_TCSR_FWF_MASK)
1734 #define I2S_TCSR_FEF_MASK                        (0x40000U)
1735 #define I2S_TCSR_FEF_SHIFT                       (18U)
1736 #define I2S_TCSR_FEF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_FEF_SHIFT)) & I2S_TCSR_FEF_MASK)
1737 #define I2S_TCSR_SEF_MASK                        (0x80000U)
1738 #define I2S_TCSR_SEF_SHIFT                       (19U)
1739 #define I2S_TCSR_SEF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_SEF_SHIFT)) & I2S_TCSR_SEF_MASK)
1740 #define I2S_TCSR_WSF_MASK                        (0x100000U)
1741 #define I2S_TCSR_WSF_SHIFT                       (20U)
1742 #define I2S_TCSR_WSF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_WSF_SHIFT)) & I2S_TCSR_WSF_MASK)
1743 #define I2S_TCSR_SR_MASK                         (0x1000000U)
1744 #define I2S_TCSR_SR_SHIFT                        (24U)
1745 #define I2S_TCSR_SR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_SR_SHIFT)) & I2S_TCSR_SR_MASK)
1746 #define I2S_TCSR_FR_MASK                         (0x2000000U)
1747 #define I2S_TCSR_FR_SHIFT                        (25U)
1748 #define I2S_TCSR_FR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_FR_SHIFT)) & I2S_TCSR_FR_MASK)
1749 #define I2S_TCSR_BCE_MASK                        (0x10000000U)
1750 #define I2S_TCSR_BCE_SHIFT                       (28U)
1751 #define I2S_TCSR_BCE(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_BCE_SHIFT)) & I2S_TCSR_BCE_MASK)
1752 #define I2S_TCSR_DBGE_MASK                       (0x20000000U)
1753 #define I2S_TCSR_DBGE_SHIFT                      (29U)
1754 #define I2S_TCSR_DBGE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_DBGE_SHIFT)) & I2S_TCSR_DBGE_MASK)
1755 #define I2S_TCSR_STOPE_MASK                      (0x40000000U)
1756 #define I2S_TCSR_STOPE_SHIFT                     (30U)
1757 #define I2S_TCSR_STOPE(x)                        (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_STOPE_SHIFT)) & I2S_TCSR_STOPE_MASK)
1758 #define I2S_TCSR_TE_MASK                         (0x80000000U)
1759 #define I2S_TCSR_TE_SHIFT                        (31U)
1760 #define I2S_TCSR_TE(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_TCSR_TE_SHIFT)) & I2S_TCSR_TE_MASK)
1761
1762 /*! @name TCR2 - SAI Transmit Configuration 2 Register */
1763 #define I2S_TCR2_DIV_MASK                        (0xFFU)
1764 #define I2S_TCR2_DIV_SHIFT                       (0U)
1765 #define I2S_TCR2_DIV(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_DIV_SHIFT)) & I2S_TCR2_DIV_MASK)
1766 #define I2S_TCR2_BCD_MASK                        (0x1000000U)
1767 #define I2S_TCR2_BCD_SHIFT                       (24U)
1768 #define I2S_TCR2_BCD(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_BCD_SHIFT)) & I2S_TCR2_BCD_MASK)
1769 #define I2S_TCR2_BCP_MASK                        (0x2000000U)
1770 #define I2S_TCR2_BCP_SHIFT                       (25U)
1771 #define I2S_TCR2_BCP(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_BCP_SHIFT)) & I2S_TCR2_BCP_MASK)
1772 #define I2S_TCR2_MSEL_MASK                       (0xC000000U)
1773 #define I2S_TCR2_MSEL_SHIFT                      (26U)
1774 #define I2S_TCR2_MSEL(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_MSEL_SHIFT)) & I2S_TCR2_MSEL_MASK)
1775 #define I2S_TCR2_BCI_MASK                        (0x10000000U)
1776 #define I2S_TCR2_BCI_SHIFT                       (28U)
1777 #define I2S_TCR2_BCI(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_BCI_SHIFT)) & I2S_TCR2_BCI_MASK)
1778 #define I2S_TCR2_BCS_MASK                        (0x20000000U)
1779 #define I2S_TCR2_BCS_SHIFT                       (29U)
1780 #define I2S_TCR2_BCS(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_BCS_SHIFT)) & I2S_TCR2_BCS_MASK)
1781 #define I2S_TCR2_SYNC_MASK                       (0xC0000000U)
1782 #define I2S_TCR2_SYNC_SHIFT                      (30U)
1783 #define I2S_TCR2_SYNC(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCR2_SYNC_SHIFT)) & I2S_TCR2_SYNC_MASK)
1784
1785 /*! @name TCR3 - SAI Transmit Configuration 3 Register */
1786 #define I2S_TCR3_WDFL_MASK                       (0x1U)
1787 #define I2S_TCR3_WDFL_SHIFT                      (0U)
1788 #define I2S_TCR3_WDFL(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCR3_WDFL_SHIFT)) & I2S_TCR3_WDFL_MASK)
1789 #define I2S_TCR3_TCE_MASK                        (0x10000U)
1790 #define I2S_TCR3_TCE_SHIFT                       (16U)
1791 #define I2S_TCR3_TCE(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR3_TCE_SHIFT)) & I2S_TCR3_TCE_MASK)
1792
1793 /*! @name TCR4 - SAI Transmit Configuration 4 Register */
1794 #define I2S_TCR4_FSD_MASK                        (0x1U)
1795 #define I2S_TCR4_FSD_SHIFT                       (0U)
1796 #define I2S_TCR4_FSD(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR4_FSD_SHIFT)) & I2S_TCR4_FSD_MASK)
1797 #define I2S_TCR4_FSP_MASK                        (0x2U)
1798 #define I2S_TCR4_FSP_SHIFT                       (1U)
1799 #define I2S_TCR4_FSP(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR4_FSP_SHIFT)) & I2S_TCR4_FSP_MASK)
1800 #define I2S_TCR4_FSE_MASK                        (0x8U)
1801 #define I2S_TCR4_FSE_SHIFT                       (3U)
1802 #define I2S_TCR4_FSE(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR4_FSE_SHIFT)) & I2S_TCR4_FSE_MASK)
1803 #define I2S_TCR4_MF_MASK                         (0x10U)
1804 #define I2S_TCR4_MF_SHIFT                        (4U)
1805 #define I2S_TCR4_MF(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_TCR4_MF_SHIFT)) & I2S_TCR4_MF_MASK)
1806 #define I2S_TCR4_SYWD_MASK                       (0x1F00U)
1807 #define I2S_TCR4_SYWD_SHIFT                      (8U)
1808 #define I2S_TCR4_SYWD(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCR4_SYWD_SHIFT)) & I2S_TCR4_SYWD_MASK)
1809 #define I2S_TCR4_FRSZ_MASK                       (0x10000U)
1810 #define I2S_TCR4_FRSZ_SHIFT                      (16U)
1811 #define I2S_TCR4_FRSZ(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_TCR4_FRSZ_SHIFT)) & I2S_TCR4_FRSZ_MASK)
1812
1813 /*! @name TCR5 - SAI Transmit Configuration 5 Register */
1814 #define I2S_TCR5_FBT_MASK                        (0x1F00U)
1815 #define I2S_TCR5_FBT_SHIFT                       (8U)
1816 #define I2S_TCR5_FBT(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR5_FBT_SHIFT)) & I2S_TCR5_FBT_MASK)
1817 #define I2S_TCR5_W0W_MASK                        (0x1F0000U)
1818 #define I2S_TCR5_W0W_SHIFT                       (16U)
1819 #define I2S_TCR5_W0W(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR5_W0W_SHIFT)) & I2S_TCR5_W0W_MASK)
1820 #define I2S_TCR5_WNW_MASK                        (0x1F000000U)
1821 #define I2S_TCR5_WNW_SHIFT                       (24U)
1822 #define I2S_TCR5_WNW(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_TCR5_WNW_SHIFT)) & I2S_TCR5_WNW_MASK)
1823
1824 /*! @name TDR - SAI Transmit Data Register */
1825 #define I2S_TDR_TDR_MASK                         (0xFFFFFFFFU)
1826 #define I2S_TDR_TDR_SHIFT                        (0U)
1827 #define I2S_TDR_TDR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_TDR_TDR_SHIFT)) & I2S_TDR_TDR_MASK)
1828
1829 /* The count of I2S_TDR */
1830 #define I2S_TDR_COUNT                            (1U)
1831
1832 /*! @name TMR - SAI Transmit Mask Register */
1833 #define I2S_TMR_TWM_MASK                         (0x3U)
1834 #define I2S_TMR_TWM_SHIFT                        (0U)
1835 #define I2S_TMR_TWM(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_TMR_TWM_SHIFT)) & I2S_TMR_TWM_MASK)
1836
1837 /*! @name RCSR - SAI Receive Control Register */
1838 #define I2S_RCSR_FWDE_MASK                       (0x2U)
1839 #define I2S_RCSR_FWDE_SHIFT                      (1U)
1840 #define I2S_RCSR_FWDE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_FWDE_SHIFT)) & I2S_RCSR_FWDE_MASK)
1841 #define I2S_RCSR_FWIE_MASK                       (0x200U)
1842 #define I2S_RCSR_FWIE_SHIFT                      (9U)
1843 #define I2S_RCSR_FWIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_FWIE_SHIFT)) & I2S_RCSR_FWIE_MASK)
1844 #define I2S_RCSR_FEIE_MASK                       (0x400U)
1845 #define I2S_RCSR_FEIE_SHIFT                      (10U)
1846 #define I2S_RCSR_FEIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_FEIE_SHIFT)) & I2S_RCSR_FEIE_MASK)
1847 #define I2S_RCSR_SEIE_MASK                       (0x800U)
1848 #define I2S_RCSR_SEIE_SHIFT                      (11U)
1849 #define I2S_RCSR_SEIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_SEIE_SHIFT)) & I2S_RCSR_SEIE_MASK)
1850 #define I2S_RCSR_WSIE_MASK                       (0x1000U)
1851 #define I2S_RCSR_WSIE_SHIFT                      (12U)
1852 #define I2S_RCSR_WSIE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_WSIE_SHIFT)) & I2S_RCSR_WSIE_MASK)
1853 #define I2S_RCSR_FWF_MASK                        (0x20000U)
1854 #define I2S_RCSR_FWF_SHIFT                       (17U)
1855 #define I2S_RCSR_FWF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_FWF_SHIFT)) & I2S_RCSR_FWF_MASK)
1856 #define I2S_RCSR_FEF_MASK                        (0x40000U)
1857 #define I2S_RCSR_FEF_SHIFT                       (18U)
1858 #define I2S_RCSR_FEF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_FEF_SHIFT)) & I2S_RCSR_FEF_MASK)
1859 #define I2S_RCSR_SEF_MASK                        (0x80000U)
1860 #define I2S_RCSR_SEF_SHIFT                       (19U)
1861 #define I2S_RCSR_SEF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_SEF_SHIFT)) & I2S_RCSR_SEF_MASK)
1862 #define I2S_RCSR_WSF_MASK                        (0x100000U)
1863 #define I2S_RCSR_WSF_SHIFT                       (20U)
1864 #define I2S_RCSR_WSF(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_WSF_SHIFT)) & I2S_RCSR_WSF_MASK)
1865 #define I2S_RCSR_SR_MASK                         (0x1000000U)
1866 #define I2S_RCSR_SR_SHIFT                        (24U)
1867 #define I2S_RCSR_SR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_SR_SHIFT)) & I2S_RCSR_SR_MASK)
1868 #define I2S_RCSR_FR_MASK                         (0x2000000U)
1869 #define I2S_RCSR_FR_SHIFT                        (25U)
1870 #define I2S_RCSR_FR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_FR_SHIFT)) & I2S_RCSR_FR_MASK)
1871 #define I2S_RCSR_BCE_MASK                        (0x10000000U)
1872 #define I2S_RCSR_BCE_SHIFT                       (28U)
1873 #define I2S_RCSR_BCE(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_BCE_SHIFT)) & I2S_RCSR_BCE_MASK)
1874 #define I2S_RCSR_DBGE_MASK                       (0x20000000U)
1875 #define I2S_RCSR_DBGE_SHIFT                      (29U)
1876 #define I2S_RCSR_DBGE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_DBGE_SHIFT)) & I2S_RCSR_DBGE_MASK)
1877 #define I2S_RCSR_STOPE_MASK                      (0x40000000U)
1878 #define I2S_RCSR_STOPE_SHIFT                     (30U)
1879 #define I2S_RCSR_STOPE(x)                        (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_STOPE_SHIFT)) & I2S_RCSR_STOPE_MASK)
1880 #define I2S_RCSR_RE_MASK                         (0x80000000U)
1881 #define I2S_RCSR_RE_SHIFT                        (31U)
1882 #define I2S_RCSR_RE(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_RCSR_RE_SHIFT)) & I2S_RCSR_RE_MASK)
1883
1884 /*! @name RCR2 - SAI Receive Configuration 2 Register */
1885 #define I2S_RCR2_DIV_MASK                        (0xFFU)
1886 #define I2S_RCR2_DIV_SHIFT                       (0U)
1887 #define I2S_RCR2_DIV(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_DIV_SHIFT)) & I2S_RCR2_DIV_MASK)
1888 #define I2S_RCR2_BCD_MASK                        (0x1000000U)
1889 #define I2S_RCR2_BCD_SHIFT                       (24U)
1890 #define I2S_RCR2_BCD(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_BCD_SHIFT)) & I2S_RCR2_BCD_MASK)
1891 #define I2S_RCR2_BCP_MASK                        (0x2000000U)
1892 #define I2S_RCR2_BCP_SHIFT                       (25U)
1893 #define I2S_RCR2_BCP(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_BCP_SHIFT)) & I2S_RCR2_BCP_MASK)
1894 #define I2S_RCR2_MSEL_MASK                       (0xC000000U)
1895 #define I2S_RCR2_MSEL_SHIFT                      (26U)
1896 #define I2S_RCR2_MSEL(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_MSEL_SHIFT)) & I2S_RCR2_MSEL_MASK)
1897 #define I2S_RCR2_BCI_MASK                        (0x10000000U)
1898 #define I2S_RCR2_BCI_SHIFT                       (28U)
1899 #define I2S_RCR2_BCI(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_BCI_SHIFT)) & I2S_RCR2_BCI_MASK)
1900 #define I2S_RCR2_BCS_MASK                        (0x20000000U)
1901 #define I2S_RCR2_BCS_SHIFT                       (29U)
1902 #define I2S_RCR2_BCS(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_BCS_SHIFT)) & I2S_RCR2_BCS_MASK)
1903 #define I2S_RCR2_SYNC_MASK                       (0xC0000000U)
1904 #define I2S_RCR2_SYNC_SHIFT                      (30U)
1905 #define I2S_RCR2_SYNC(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCR2_SYNC_SHIFT)) & I2S_RCR2_SYNC_MASK)
1906
1907 /*! @name RCR3 - SAI Receive Configuration 3 Register */
1908 #define I2S_RCR3_WDFL_MASK                       (0x1U)
1909 #define I2S_RCR3_WDFL_SHIFT                      (0U)
1910 #define I2S_RCR3_WDFL(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCR3_WDFL_SHIFT)) & I2S_RCR3_WDFL_MASK)
1911 #define I2S_RCR3_RCE_MASK                        (0x10000U)
1912 #define I2S_RCR3_RCE_SHIFT                       (16U)
1913 #define I2S_RCR3_RCE(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR3_RCE_SHIFT)) & I2S_RCR3_RCE_MASK)
1914
1915 /*! @name RCR4 - SAI Receive Configuration 4 Register */
1916 #define I2S_RCR4_FSD_MASK                        (0x1U)
1917 #define I2S_RCR4_FSD_SHIFT                       (0U)
1918 #define I2S_RCR4_FSD(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR4_FSD_SHIFT)) & I2S_RCR4_FSD_MASK)
1919 #define I2S_RCR4_FSP_MASK                        (0x2U)
1920 #define I2S_RCR4_FSP_SHIFT                       (1U)
1921 #define I2S_RCR4_FSP(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR4_FSP_SHIFT)) & I2S_RCR4_FSP_MASK)
1922 #define I2S_RCR4_FSE_MASK                        (0x8U)
1923 #define I2S_RCR4_FSE_SHIFT                       (3U)
1924 #define I2S_RCR4_FSE(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR4_FSE_SHIFT)) & I2S_RCR4_FSE_MASK)
1925 #define I2S_RCR4_MF_MASK                         (0x10U)
1926 #define I2S_RCR4_MF_SHIFT                        (4U)
1927 #define I2S_RCR4_MF(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_RCR4_MF_SHIFT)) & I2S_RCR4_MF_MASK)
1928 #define I2S_RCR4_SYWD_MASK                       (0x1F00U)
1929 #define I2S_RCR4_SYWD_SHIFT                      (8U)
1930 #define I2S_RCR4_SYWD(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCR4_SYWD_SHIFT)) & I2S_RCR4_SYWD_MASK)
1931 #define I2S_RCR4_FRSZ_MASK                       (0x10000U)
1932 #define I2S_RCR4_FRSZ_SHIFT                      (16U)
1933 #define I2S_RCR4_FRSZ(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_RCR4_FRSZ_SHIFT)) & I2S_RCR4_FRSZ_MASK)
1934
1935 /*! @name RCR5 - SAI Receive Configuration 5 Register */
1936 #define I2S_RCR5_FBT_MASK                        (0x1F00U)
1937 #define I2S_RCR5_FBT_SHIFT                       (8U)
1938 #define I2S_RCR5_FBT(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR5_FBT_SHIFT)) & I2S_RCR5_FBT_MASK)
1939 #define I2S_RCR5_W0W_MASK                        (0x1F0000U)
1940 #define I2S_RCR5_W0W_SHIFT                       (16U)
1941 #define I2S_RCR5_W0W(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR5_W0W_SHIFT)) & I2S_RCR5_W0W_MASK)
1942 #define I2S_RCR5_WNW_MASK                        (0x1F000000U)
1943 #define I2S_RCR5_WNW_SHIFT                       (24U)
1944 #define I2S_RCR5_WNW(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_RCR5_WNW_SHIFT)) & I2S_RCR5_WNW_MASK)
1945
1946 /*! @name RDR - SAI Receive Data Register */
1947 #define I2S_RDR_RDR_MASK                         (0xFFFFFFFFU)
1948 #define I2S_RDR_RDR_SHIFT                        (0U)
1949 #define I2S_RDR_RDR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_RDR_RDR_SHIFT)) & I2S_RDR_RDR_MASK)
1950
1951 /* The count of I2S_RDR */
1952 #define I2S_RDR_COUNT                            (1U)
1953
1954 /*! @name RMR - SAI Receive Mask Register */
1955 #define I2S_RMR_RWM_MASK                         (0x3U)
1956 #define I2S_RMR_RWM_SHIFT                        (0U)
1957 #define I2S_RMR_RWM(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_RMR_RWM_SHIFT)) & I2S_RMR_RWM_MASK)
1958
1959 /*! @name MCR - SAI MCLK Control Register */
1960 #define I2S_MCR_MICS_MASK                        (0x3000000U)
1961 #define I2S_MCR_MICS_SHIFT                       (24U)
1962 #define I2S_MCR_MICS(x)                          (((uint32_t)(((uint32_t)(x)) << I2S_MCR_MICS_SHIFT)) & I2S_MCR_MICS_MASK)
1963 #define I2S_MCR_MOE_MASK                         (0x40000000U)
1964 #define I2S_MCR_MOE_SHIFT                        (30U)
1965 #define I2S_MCR_MOE(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_MCR_MOE_SHIFT)) & I2S_MCR_MOE_MASK)
1966 #define I2S_MCR_DUF_MASK                         (0x80000000U)
1967 #define I2S_MCR_DUF_SHIFT                        (31U)
1968 #define I2S_MCR_DUF(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_MCR_DUF_SHIFT)) & I2S_MCR_DUF_MASK)
1969
1970 /*! @name MDR - SAI MCLK Divide Register */
1971 #define I2S_MDR_DIVIDE_MASK                      (0xFFFU)
1972 #define I2S_MDR_DIVIDE_SHIFT                     (0U)
1973 #define I2S_MDR_DIVIDE(x)                        (((uint32_t)(((uint32_t)(x)) << I2S_MDR_DIVIDE_SHIFT)) & I2S_MDR_DIVIDE_MASK)
1974 #define I2S_MDR_FRACT_MASK                       (0xFF000U)
1975 #define I2S_MDR_FRACT_SHIFT                      (12U)
1976 #define I2S_MDR_FRACT(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_MDR_FRACT_SHIFT)) & I2S_MDR_FRACT_MASK)
1977
1978
1979 /*!
1980  * @}
1981  */ /* end of group I2S_Register_Masks */
1982
1983
1984 /* I2S - Peripheral instance base addresses */
1985 /** Peripheral I2S0 base address */
1986 #define I2S0_BASE                                (0x4002F000u)
1987 /** Peripheral I2S0 base pointer */
1988 #define I2S0                                     ((I2S_Type *)I2S0_BASE)
1989 /** Array initializer of I2S peripheral base addresses */
1990 #define I2S_BASE_ADDRS                           { I2S0_BASE }
1991 /** Array initializer of I2S peripheral base pointers */
1992 #define I2S_BASE_PTRS                            { I2S0 }
1993 /** Interrupt vectors for the I2S peripheral type */
1994 #define I2S_RX_IRQS                              { I2S0_IRQn }
1995 #define I2S_TX_IRQS                              { I2S0_IRQn }
1996
1997 /*!
1998  * @}
1999  */ /* end of group I2S_Peripheral_Access_Layer */
2000
2001
2002 /* ----------------------------------------------------------------------------
2003    -- LLWU Peripheral Access Layer
2004    ---------------------------------------------------------------------------- */
2005
2006 /*!
2007  * @addtogroup LLWU_Peripheral_Access_Layer LLWU Peripheral Access Layer
2008  * @{
2009  */
2010
2011 /** LLWU - Register Layout Typedef */
2012 typedef struct {
2013   __IO uint8_t PE1;                                /**< LLWU Pin Enable 1 register, offset: 0x0 */
2014   __IO uint8_t PE2;                                /**< LLWU Pin Enable 2 register, offset: 0x1 */
2015   __IO uint8_t PE3;                                /**< LLWU Pin Enable 3 register, offset: 0x2 */
2016   __IO uint8_t PE4;                                /**< LLWU Pin Enable 4 register, offset: 0x3 */
2017   __IO uint8_t ME;                                 /**< LLWU Module Enable register, offset: 0x4 */
2018   __IO uint8_t F1;                                 /**< LLWU Flag 1 register, offset: 0x5 */
2019   __IO uint8_t F2;                                 /**< LLWU Flag 2 register, offset: 0x6 */
2020   __I  uint8_t F3;                                 /**< LLWU Flag 3 register, offset: 0x7 */
2021   __IO uint8_t FILT1;                              /**< LLWU Pin Filter 1 register, offset: 0x8 */
2022   __IO uint8_t FILT2;                              /**< LLWU Pin Filter 2 register, offset: 0x9 */
2023 } LLWU_Type;
2024
2025 /* ----------------------------------------------------------------------------
2026    -- LLWU Register Masks
2027    ---------------------------------------------------------------------------- */
2028
2029 /*!
2030  * @addtogroup LLWU_Register_Masks LLWU Register Masks
2031  * @{
2032  */
2033
2034 /*! @name PE1 - LLWU Pin Enable 1 register */
2035 #define LLWU_PE1_WUPE0_MASK                      (0x3U)
2036 #define LLWU_PE1_WUPE0_SHIFT                     (0U)
2037 #define LLWU_PE1_WUPE0(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE0_SHIFT)) & LLWU_PE1_WUPE0_MASK)
2038 #define LLWU_PE1_WUPE1_MASK                      (0xCU)
2039 #define LLWU_PE1_WUPE1_SHIFT                     (2U)
2040 #define LLWU_PE1_WUPE1(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE1_SHIFT)) & LLWU_PE1_WUPE1_MASK)
2041 #define LLWU_PE1_WUPE2_MASK                      (0x30U)
2042 #define LLWU_PE1_WUPE2_SHIFT                     (4U)
2043 #define LLWU_PE1_WUPE2(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE2_SHIFT)) & LLWU_PE1_WUPE2_MASK)
2044 #define LLWU_PE1_WUPE3_MASK                      (0xC0U)
2045 #define LLWU_PE1_WUPE3_SHIFT                     (6U)
2046 #define LLWU_PE1_WUPE3(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE1_WUPE3_SHIFT)) & LLWU_PE1_WUPE3_MASK)
2047
2048 /*! @name PE2 - LLWU Pin Enable 2 register */
2049 #define LLWU_PE2_WUPE4_MASK                      (0x3U)
2050 #define LLWU_PE2_WUPE4_SHIFT                     (0U)
2051 #define LLWU_PE2_WUPE4(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE2_WUPE4_SHIFT)) & LLWU_PE2_WUPE4_MASK)
2052 #define LLWU_PE2_WUPE5_MASK                      (0xCU)
2053 #define LLWU_PE2_WUPE5_SHIFT                     (2U)
2054 #define LLWU_PE2_WUPE5(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE2_WUPE5_SHIFT)) & LLWU_PE2_WUPE5_MASK)
2055 #define LLWU_PE2_WUPE6_MASK                      (0x30U)
2056 #define LLWU_PE2_WUPE6_SHIFT                     (4U)
2057 #define LLWU_PE2_WUPE6(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE2_WUPE6_SHIFT)) & LLWU_PE2_WUPE6_MASK)
2058 #define LLWU_PE2_WUPE7_MASK                      (0xC0U)
2059 #define LLWU_PE2_WUPE7_SHIFT                     (6U)
2060 #define LLWU_PE2_WUPE7(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE2_WUPE7_SHIFT)) & LLWU_PE2_WUPE7_MASK)
2061
2062 /*! @name PE3 - LLWU Pin Enable 3 register */
2063 #define LLWU_PE3_WUPE8_MASK                      (0x3U)
2064 #define LLWU_PE3_WUPE8_SHIFT                     (0U)
2065 #define LLWU_PE3_WUPE8(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE3_WUPE8_SHIFT)) & LLWU_PE3_WUPE8_MASK)
2066 #define LLWU_PE3_WUPE9_MASK                      (0xCU)
2067 #define LLWU_PE3_WUPE9_SHIFT                     (2U)
2068 #define LLWU_PE3_WUPE9(x)                        (((uint8_t)(((uint8_t)(x)) << LLWU_PE3_WUPE9_SHIFT)) & LLWU_PE3_WUPE9_MASK)
2069 #define LLWU_PE3_WUPE10_MASK                     (0x30U)
2070 #define LLWU_PE3_WUPE10_SHIFT                    (4U)
2071 #define LLWU_PE3_WUPE10(x)                       (((uint8_t)(((uint8_t)(x)) << LLWU_PE3_WUPE10_SHIFT)) & LLWU_PE3_WUPE10_MASK)
2072 #define LLWU_PE3_WUPE11_MASK                     (0xC0U)
2073 #define LLWU_PE3_WUPE11_SHIFT                    (6U)
2074 #define LLWU_PE3_WUPE11(x)                       (((uint8_t)(((uint8_t)(x)) << LLWU_PE3_WUPE11_SHIFT)) & LLWU_PE3_WUPE11_MASK)
2075
2076 /*! @name PE4 - LLWU Pin Enable 4 register */
2077 #define LLWU_PE4_WUPE12_MASK                     (0x3U)
2078 #define LLWU_PE4_WUPE12_SHIFT                    (0U)
2079 #define LLWU_PE4_WUPE12(x)                       (((uint8_t)(((uint8_t)(x)) << LLWU_PE4_WUPE12_SHIFT)) & LLWU_PE4_WUPE12_MASK)
2080 #define LLWU_PE4_WUPE13_MASK                     (0xCU)
2081 #define LLWU_PE4_WUPE13_SHIFT                    (2U)
2082 #define LLWU_PE4_WUPE13(x)                       (((uint8_t)(((uint8_t)(x)) << LLWU_PE4_WUPE13_SHIFT)) & LLWU_PE4_WUPE13_MASK)
2083 #define LLWU_PE4_WUPE14_MASK                     (0x30U)
2084 #define LLWU_PE4_WUPE14_SHIFT                    (4U)
2085 #define LLWU_PE4_WUPE14(x)                       (((uint8_t)(((uint8_t)(x)) << LLWU_PE4_WUPE14_SHIFT)) & LLWU_PE4_WUPE14_MASK)
2086 #define LLWU_PE4_WUPE15_MASK                     (0xC0U)
2087 #define LLWU_PE4_WUPE15_SHIFT                    (6U)
2088 #define LLWU_PE4_WUPE15(x)                       (((uint8_t)(((uint8_t)(x)) << LLWU_PE4_WUPE15_SHIFT)) & LLWU_PE4_WUPE15_MASK)
2089
2090 /*! @name ME - LLWU Module Enable register */
2091 #define LLWU_ME_WUME0_MASK                       (0x1U)
2092 #define LLWU_ME_WUME0_SHIFT                      (0U)
2093 #define LLWU_ME_WUME0(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME0_SHIFT)) & LLWU_ME_WUME0_MASK)
2094 #define LLWU_ME_WUME1_MASK                       (0x2U)
2095 #define LLWU_ME_WUME1_SHIFT                      (1U)
2096 #define LLWU_ME_WUME1(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME1_SHIFT)) & LLWU_ME_WUME1_MASK)
2097 #define LLWU_ME_WUME2_MASK                       (0x4U)
2098 #define LLWU_ME_WUME2_SHIFT                      (2U)
2099 #define LLWU_ME_WUME2(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME2_SHIFT)) & LLWU_ME_WUME2_MASK)
2100 #define LLWU_ME_WUME3_MASK                       (0x8U)
2101 #define LLWU_ME_WUME3_SHIFT                      (3U)
2102 #define LLWU_ME_WUME3(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME3_SHIFT)) & LLWU_ME_WUME3_MASK)
2103 #define LLWU_ME_WUME4_MASK                       (0x10U)
2104 #define LLWU_ME_WUME4_SHIFT                      (4U)
2105 #define LLWU_ME_WUME4(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME4_SHIFT)) & LLWU_ME_WUME4_MASK)
2106 #define LLWU_ME_WUME5_MASK                       (0x20U)
2107 #define LLWU_ME_WUME5_SHIFT                      (5U)
2108 #define LLWU_ME_WUME5(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME5_SHIFT)) & LLWU_ME_WUME5_MASK)
2109 #define LLWU_ME_WUME6_MASK                       (0x40U)
2110 #define LLWU_ME_WUME6_SHIFT                      (6U)
2111 #define LLWU_ME_WUME6(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME6_SHIFT)) & LLWU_ME_WUME6_MASK)
2112 #define LLWU_ME_WUME7_MASK                       (0x80U)
2113 #define LLWU_ME_WUME7_SHIFT                      (7U)
2114 #define LLWU_ME_WUME7(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_ME_WUME7_SHIFT)) & LLWU_ME_WUME7_MASK)
2115
2116 /*! @name F1 - LLWU Flag 1 register */
2117 #define LLWU_F1_WUF0_MASK                        (0x1U)
2118 #define LLWU_F1_WUF0_SHIFT                       (0U)
2119 #define LLWU_F1_WUF0(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF0_SHIFT)) & LLWU_F1_WUF0_MASK)
2120 #define LLWU_F1_WUF1_MASK                        (0x2U)
2121 #define LLWU_F1_WUF1_SHIFT                       (1U)
2122 #define LLWU_F1_WUF1(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF1_SHIFT)) & LLWU_F1_WUF1_MASK)
2123 #define LLWU_F1_WUF2_MASK                        (0x4U)
2124 #define LLWU_F1_WUF2_SHIFT                       (2U)
2125 #define LLWU_F1_WUF2(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF2_SHIFT)) & LLWU_F1_WUF2_MASK)
2126 #define LLWU_F1_WUF3_MASK                        (0x8U)
2127 #define LLWU_F1_WUF3_SHIFT                       (3U)
2128 #define LLWU_F1_WUF3(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF3_SHIFT)) & LLWU_F1_WUF3_MASK)
2129 #define LLWU_F1_WUF4_MASK                        (0x10U)
2130 #define LLWU_F1_WUF4_SHIFT                       (4U)
2131 #define LLWU_F1_WUF4(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF4_SHIFT)) & LLWU_F1_WUF4_MASK)
2132 #define LLWU_F1_WUF5_MASK                        (0x20U)
2133 #define LLWU_F1_WUF5_SHIFT                       (5U)
2134 #define LLWU_F1_WUF5(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF5_SHIFT)) & LLWU_F1_WUF5_MASK)
2135 #define LLWU_F1_WUF6_MASK                        (0x40U)
2136 #define LLWU_F1_WUF6_SHIFT                       (6U)
2137 #define LLWU_F1_WUF6(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF6_SHIFT)) & LLWU_F1_WUF6_MASK)
2138 #define LLWU_F1_WUF7_MASK                        (0x80U)
2139 #define LLWU_F1_WUF7_SHIFT                       (7U)
2140 #define LLWU_F1_WUF7(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F1_WUF7_SHIFT)) & LLWU_F1_WUF7_MASK)
2141
2142 /*! @name F2 - LLWU Flag 2 register */
2143 #define LLWU_F2_WUF8_MASK                        (0x1U)
2144 #define LLWU_F2_WUF8_SHIFT                       (0U)
2145 #define LLWU_F2_WUF8(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF8_SHIFT)) & LLWU_F2_WUF8_MASK)
2146 #define LLWU_F2_WUF9_MASK                        (0x2U)
2147 #define LLWU_F2_WUF9_SHIFT                       (1U)
2148 #define LLWU_F2_WUF9(x)                          (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF9_SHIFT)) & LLWU_F2_WUF9_MASK)
2149 #define LLWU_F2_WUF10_MASK                       (0x4U)
2150 #define LLWU_F2_WUF10_SHIFT                      (2U)
2151 #define LLWU_F2_WUF10(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF10_SHIFT)) & LLWU_F2_WUF10_MASK)
2152 #define LLWU_F2_WUF11_MASK                       (0x8U)
2153 #define LLWU_F2_WUF11_SHIFT                      (3U)
2154 #define LLWU_F2_WUF11(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF11_SHIFT)) & LLWU_F2_WUF11_MASK)
2155 #define LLWU_F2_WUF12_MASK                       (0x10U)
2156 #define LLWU_F2_WUF12_SHIFT                      (4U)
2157 #define LLWU_F2_WUF12(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF12_SHIFT)) & LLWU_F2_WUF12_MASK)
2158 #define LLWU_F2_WUF13_MASK                       (0x20U)
2159 #define LLWU_F2_WUF13_SHIFT                      (5U)
2160 #define LLWU_F2_WUF13(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF13_SHIFT)) & LLWU_F2_WUF13_MASK)
2161 #define LLWU_F2_WUF14_MASK                       (0x40U)
2162 #define LLWU_F2_WUF14_SHIFT                      (6U)
2163 #define LLWU_F2_WUF14(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF14_SHIFT)) & LLWU_F2_WUF14_MASK)
2164 #define LLWU_F2_WUF15_MASK                       (0x80U)
2165 #define LLWU_F2_WUF15_SHIFT                      (7U)
2166 #define LLWU_F2_WUF15(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F2_WUF15_SHIFT)) & LLWU_F2_WUF15_MASK)
2167
2168 /*! @name F3 - LLWU Flag 3 register */
2169 #define LLWU_F3_MWUF0_MASK                       (0x1U)
2170 #define LLWU_F3_MWUF0_SHIFT                      (0U)
2171 #define LLWU_F3_MWUF0(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF0_SHIFT)) & LLWU_F3_MWUF0_MASK)
2172 #define LLWU_F3_MWUF1_MASK                       (0x2U)
2173 #define LLWU_F3_MWUF1_SHIFT                      (1U)
2174 #define LLWU_F3_MWUF1(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF1_SHIFT)) & LLWU_F3_MWUF1_MASK)
2175 #define LLWU_F3_MWUF2_MASK                       (0x4U)
2176 #define LLWU_F3_MWUF2_SHIFT                      (2U)
2177 #define LLWU_F3_MWUF2(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF2_SHIFT)) & LLWU_F3_MWUF2_MASK)
2178 #define LLWU_F3_MWUF3_MASK                       (0x8U)
2179 #define LLWU_F3_MWUF3_SHIFT                      (3U)
2180 #define LLWU_F3_MWUF3(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF3_SHIFT)) & LLWU_F3_MWUF3_MASK)
2181 #define LLWU_F3_MWUF4_MASK                       (0x10U)
2182 #define LLWU_F3_MWUF4_SHIFT                      (4U)
2183 #define LLWU_F3_MWUF4(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF4_SHIFT)) & LLWU_F3_MWUF4_MASK)
2184 #define LLWU_F3_MWUF5_MASK                       (0x20U)
2185 #define LLWU_F3_MWUF5_SHIFT                      (5U)
2186 #define LLWU_F3_MWUF5(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF5_SHIFT)) & LLWU_F3_MWUF5_MASK)
2187 #define LLWU_F3_MWUF6_MASK                       (0x40U)
2188 #define LLWU_F3_MWUF6_SHIFT                      (6U)
2189 #define LLWU_F3_MWUF6(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF6_SHIFT)) & LLWU_F3_MWUF6_MASK)
2190 #define LLWU_F3_MWUF7_MASK                       (0x80U)
2191 #define LLWU_F3_MWUF7_SHIFT                      (7U)
2192 #define LLWU_F3_MWUF7(x)                         (((uint8_t)(((uint8_t)(x)) << LLWU_F3_MWUF7_SHIFT)) & LLWU_F3_MWUF7_MASK)
2193
2194 /*! @name FILT1 - LLWU Pin Filter 1 register */
2195 #define LLWU_FILT1_FILTSEL_MASK                  (0xFU)
2196 #define LLWU_FILT1_FILTSEL_SHIFT                 (0U)
2197 #define LLWU_FILT1_FILTSEL(x)                    (((uint8_t)(((uint8_t)(x)) << LLWU_FILT1_FILTSEL_SHIFT)) & LLWU_FILT1_FILTSEL_MASK)
2198 #define LLWU_FILT1_FILTE_MASK                    (0x60U)
2199 #define LLWU_FILT1_FILTE_SHIFT                   (5U)
2200 #define LLWU_FILT1_FILTE(x)                      (((uint8_t)(((uint8_t)(x)) << LLWU_FILT1_FILTE_SHIFT)) & LLWU_FILT1_FILTE_MASK)
2201 #define LLWU_FILT1_FILTF_MASK                    (0x80U)
2202 #define LLWU_FILT1_FILTF_SHIFT                   (7U)
2203 #define LLWU_FILT1_FILTF(x)                      (((uint8_t)(((uint8_t)(x)) << LLWU_FILT1_FILTF_SHIFT)) & LLWU_FILT1_FILTF_MASK)
2204
2205 /*! @name FILT2 - LLWU Pin Filter 2 register */
2206 #define LLWU_FILT2_FILTSEL_MASK                  (0xFU)
2207 #define LLWU_FILT2_FILTSEL_SHIFT                 (0U)
2208 #define LLWU_FILT2_FILTSEL(x)                    (((uint8_t)(((uint8_t)(x)) << LLWU_FILT2_FILTSEL_SHIFT)) & LLWU_FILT2_FILTSEL_MASK)
2209 #define LLWU_FILT2_FILTE_MASK                    (0x60U)
2210 #define LLWU_FILT2_FILTE_SHIFT                   (5U)
2211 #define LLWU_FILT2_FILTE(x)                      (((uint8_t)(((uint8_t)(x)) << LLWU_FILT2_FILTE_SHIFT)) & LLWU_FILT2_FILTE_MASK)
2212 #define LLWU_FILT2_FILTF_MASK                    (0x80U)
2213 #define LLWU_FILT2_FILTF_SHIFT                   (7U)
2214 #define LLWU_FILT2_FILTF(x)                      (((uint8_t)(((uint8_t)(x)) << LLWU_FILT2_FILTF_SHIFT)) & LLWU_FILT2_FILTF_MASK)
2215
2216
2217 /*!
2218  * @}
2219  */ /* end of group LLWU_Register_Masks */
2220
2221
2222 /* LLWU - Peripheral instance base addresses */
2223 /** Peripheral LLWU base address */
2224 #define LLWU_BASE                                (0x4007C000u)
2225 /** Peripheral LLWU base pointer */
2226 #define LLWU                                     ((LLWU_Type *)LLWU_BASE)
2227 /** Array initializer of LLWU peripheral base addresses */
2228 #define LLWU_BASE_ADDRS                          { LLWU_BASE }
2229 /** Array initializer of LLWU peripheral base pointers */
2230 #define LLWU_BASE_PTRS                           { LLWU }
2231 /** Interrupt vectors for the LLWU peripheral type */
2232 #define LLWU_IRQS                                { LLWU_IRQn }
2233
2234 /*!
2235  * @}
2236  */ /* end of group LLWU_Peripheral_Access_Layer */
2237
2238
2239 /* ----------------------------------------------------------------------------
2240    -- LPTMR Peripheral Access Layer
2241    ---------------------------------------------------------------------------- */
2242
2243 /*!
2244  * @addtogroup LPTMR_Peripheral_Access_Layer LPTMR Peripheral Access Layer
2245  * @{
2246  */
2247
2248 /** LPTMR - Register Layout Typedef */
2249 typedef struct {
2250   __IO uint32_t CSR;                               /**< Low Power Timer Control Status Register, offset: 0x0 */
2251   __IO uint32_t PSR;                               /**< Low Power Timer Prescale Register, offset: 0x4 */
2252   __IO uint32_t CMR;                               /**< Low Power Timer Compare Register, offset: 0x8 */
2253   __IO uint32_t CNR;                               /**< Low Power Timer Counter Register, offset: 0xC */
2254 } LPTMR_Type;
2255
2256 /* ----------------------------------------------------------------------------
2257    -- LPTMR Register Masks
2258    ---------------------------------------------------------------------------- */
2259
2260 /*!
2261  * @addtogroup LPTMR_Register_Masks LPTMR Register Masks
2262  * @{
2263  */
2264
2265 /*! @name CSR - Low Power Timer Control Status Register */
2266 #define LPTMR_CSR_TEN_MASK                       (0x1U)
2267 #define LPTMR_CSR_TEN_SHIFT                      (0U)
2268 #define LPTMR_CSR_TEN(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TEN_SHIFT)) & LPTMR_CSR_TEN_MASK)
2269 #define LPTMR_CSR_TMS_MASK                       (0x2U)
2270 #define LPTMR_CSR_TMS_SHIFT                      (1U)
2271 #define LPTMR_CSR_TMS(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TMS_SHIFT)) & LPTMR_CSR_TMS_MASK)
2272 #define LPTMR_CSR_TFC_MASK                       (0x4U)
2273 #define LPTMR_CSR_TFC_SHIFT                      (2U)
2274 #define LPTMR_CSR_TFC(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TFC_SHIFT)) & LPTMR_CSR_TFC_MASK)
2275 #define LPTMR_CSR_TPP_MASK                       (0x8U)
2276 #define LPTMR_CSR_TPP_SHIFT                      (3U)
2277 #define LPTMR_CSR_TPP(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TPP_SHIFT)) & LPTMR_CSR_TPP_MASK)
2278 #define LPTMR_CSR_TPS_MASK                       (0x30U)
2279 #define LPTMR_CSR_TPS_SHIFT                      (4U)
2280 #define LPTMR_CSR_TPS(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TPS_SHIFT)) & LPTMR_CSR_TPS_MASK)
2281 #define LPTMR_CSR_TIE_MASK                       (0x40U)
2282 #define LPTMR_CSR_TIE_SHIFT                      (6U)
2283 #define LPTMR_CSR_TIE(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TIE_SHIFT)) & LPTMR_CSR_TIE_MASK)
2284 #define LPTMR_CSR_TCF_MASK                       (0x80U)
2285 #define LPTMR_CSR_TCF_SHIFT                      (7U)
2286 #define LPTMR_CSR_TCF(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_CSR_TCF_SHIFT)) & LPTMR_CSR_TCF_MASK)
2287
2288 /*! @name PSR - Low Power Timer Prescale Register */
2289 #define LPTMR_PSR_PCS_MASK                       (0x3U)
2290 #define LPTMR_PSR_PCS_SHIFT                      (0U)
2291 #define LPTMR_PSR_PCS(x)                         (((uint32_t)(((uint32_t)(x)) << LPTMR_PSR_PCS_SHIFT)) & LPTMR_PSR_PCS_MASK)
2292 #define LPTMR_PSR_PBYP_MASK                      (0x4U)
2293 #define LPTMR_PSR_PBYP_SHIFT                     (2U)
2294 #define LPTMR_PSR_PBYP(x)                        (((uint32_t)(((uint32_t)(x)) << LPTMR_PSR_PBYP_SHIFT)) & LPTMR_PSR_PBYP_MASK)
2295 #define LPTMR_PSR_PRESCALE_MASK                  (0x78U)
2296 #define LPTMR_PSR_PRESCALE_SHIFT                 (3U)
2297 #define LPTMR_PSR_PRESCALE(x)                    (((uint32_t)(((uint32_t)(x)) << LPTMR_PSR_PRESCALE_SHIFT)) & LPTMR_PSR_PRESCALE_MASK)
2298
2299 /*! @name CMR - Low Power Timer Compare Register */
2300 #define LPTMR_CMR_COMPARE_MASK                   (0xFFFFU)
2301 #define LPTMR_CMR_COMPARE_SHIFT                  (0U)
2302 #define LPTMR_CMR_COMPARE(x)                     (((uint32_t)(((uint32_t)(x)) << LPTMR_CMR_COMPARE_SHIFT)) & LPTMR_CMR_COMPARE_MASK)
2303
2304 /*! @name CNR - Low Power Timer Counter Register */
2305 #define LPTMR_CNR_COUNTER_MASK                   (0xFFFFU)
2306 #define LPTMR_CNR_COUNTER_SHIFT                  (0U)
2307 #define LPTMR_CNR_COUNTER(x)                     (((uint32_t)(((uint32_t)(x)) << LPTMR_CNR_COUNTER_SHIFT)) & LPTMR_CNR_COUNTER_MASK)
2308
2309
2310 /*!
2311  * @}
2312  */ /* end of group LPTMR_Register_Masks */
2313
2314
2315 /* LPTMR - Peripheral instance base addresses */
2316 /** Peripheral LPTMR0 base address */
2317 #define LPTMR0_BASE                              (0x40040000u)
2318 /** Peripheral LPTMR0 base pointer */
2319 #define LPTMR0                                   ((LPTMR_Type *)LPTMR0_BASE)
2320 /** Array initializer of LPTMR peripheral base addresses */
2321 #define LPTMR_BASE_ADDRS                         { LPTMR0_BASE }
2322 /** Array initializer of LPTMR peripheral base pointers */
2323 #define LPTMR_BASE_PTRS                          { LPTMR0 }
2324 /** Interrupt vectors for the LPTMR peripheral type */
2325 #define LPTMR_IRQS                               { LPTMR0_IRQn }
2326
2327 /*!
2328  * @}
2329  */ /* end of group LPTMR_Peripheral_Access_Layer */
2330
2331
2332 /* ----------------------------------------------------------------------------
2333    -- MCG Peripheral Access Layer
2334    ---------------------------------------------------------------------------- */
2335
2336 /*!
2337  * @addtogroup MCG_Peripheral_Access_Layer MCG Peripheral Access Layer
2338  * @{
2339  */
2340
2341 /** MCG - Register Layout Typedef */
2342 typedef struct {
2343   __IO uint8_t C1;                                 /**< MCG Control 1 Register, offset: 0x0 */
2344   __IO uint8_t C2;                                 /**< MCG Control 2 Register, offset: 0x1 */
2345   __IO uint8_t C3;                                 /**< MCG Control 3 Register, offset: 0x2 */
2346   __IO uint8_t C4;                                 /**< MCG Control 4 Register, offset: 0x3 */
2347   __IO uint8_t C5;                                 /**< MCG Control 5 Register, offset: 0x4 */
2348   __IO uint8_t C6;                                 /**< MCG Control 6 Register, offset: 0x5 */
2349   __IO uint8_t S;                                  /**< MCG Status Register, offset: 0x6 */
2350        uint8_t RESERVED_0[1];
2351   __IO uint8_t SC;                                 /**< MCG Status and Control Register, offset: 0x8 */
2352        uint8_t RESERVED_1[1];
2353   __IO uint8_t ATCVH;                              /**< MCG Auto Trim Compare Value High Register, offset: 0xA */
2354   __IO uint8_t ATCVL;                              /**< MCG Auto Trim Compare Value Low Register, offset: 0xB */
2355   __IO uint8_t C7;                                 /**< MCG Control 7 Register, offset: 0xC */
2356   __IO uint8_t C8;                                 /**< MCG Control 8 Register, offset: 0xD */
2357        uint8_t C9;                                 /**< MCG Control 9 Register, offset: 0xE */
2358        uint8_t C10;                                /**< MCG Control 10 Register, offset: 0xF */
2359 } MCG_Type;
2360
2361 /* ----------------------------------------------------------------------------
2362    -- MCG Register Masks
2363    ---------------------------------------------------------------------------- */
2364
2365 /*!
2366  * @addtogroup MCG_Register_Masks MCG Register Masks
2367  * @{
2368  */
2369
2370 /*! @name C1 - MCG Control 1 Register */
2371 #define MCG_C1_IREFSTEN_MASK                     (0x1U)
2372 #define MCG_C1_IREFSTEN_SHIFT                    (0U)
2373 #define MCG_C1_IREFSTEN(x)                       (((uint8_t)(((uint8_t)(x)) << MCG_C1_IREFSTEN_SHIFT)) & MCG_C1_IREFSTEN_MASK)
2374 #define MCG_C1_IRCLKEN_MASK                      (0x2U)
2375 #define MCG_C1_IRCLKEN_SHIFT                     (1U)
2376 #define MCG_C1_IRCLKEN(x)                        (((uint8_t)(((uint8_t)(x)) << MCG_C1_IRCLKEN_SHIFT)) & MCG_C1_IRCLKEN_MASK)
2377 #define MCG_C1_IREFS_MASK                        (0x4U)
2378 #define MCG_C1_IREFS_SHIFT                       (2U)
2379 #define MCG_C1_IREFS(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_C1_IREFS_SHIFT)) & MCG_C1_IREFS_MASK)
2380 #define MCG_C1_FRDIV_MASK                        (0x38U)
2381 #define MCG_C1_FRDIV_SHIFT                       (3U)
2382 #define MCG_C1_FRDIV(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_C1_FRDIV_SHIFT)) & MCG_C1_FRDIV_MASK)
2383 #define MCG_C1_CLKS_MASK                         (0xC0U)
2384 #define MCG_C1_CLKS_SHIFT                        (6U)
2385 #define MCG_C1_CLKS(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_C1_CLKS_SHIFT)) & MCG_C1_CLKS_MASK)
2386
2387 /*! @name C2 - MCG Control 2 Register */
2388 #define MCG_C2_IRCS_MASK                         (0x1U)
2389 #define MCG_C2_IRCS_SHIFT                        (0U)
2390 #define MCG_C2_IRCS(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_C2_IRCS_SHIFT)) & MCG_C2_IRCS_MASK)
2391 #define MCG_C2_LP_MASK                           (0x2U)
2392 #define MCG_C2_LP_SHIFT                          (1U)
2393 #define MCG_C2_LP(x)                             (((uint8_t)(((uint8_t)(x)) << MCG_C2_LP_SHIFT)) & MCG_C2_LP_MASK)
2394 #define MCG_C2_EREFS0_MASK                       (0x4U)
2395 #define MCG_C2_EREFS0_SHIFT                      (2U)
2396 #define MCG_C2_EREFS0(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C2_EREFS0_SHIFT)) & MCG_C2_EREFS0_MASK)
2397 #define MCG_C2_HGO0_MASK                         (0x8U)
2398 #define MCG_C2_HGO0_SHIFT                        (3U)
2399 #define MCG_C2_HGO0(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_C2_HGO0_SHIFT)) & MCG_C2_HGO0_MASK)
2400 #define MCG_C2_RANGE0_MASK                       (0x30U)
2401 #define MCG_C2_RANGE0_SHIFT                      (4U)
2402 #define MCG_C2_RANGE0(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C2_RANGE0_SHIFT)) & MCG_C2_RANGE0_MASK)
2403 #define MCG_C2_FCFTRIM_MASK                      (0x40U)
2404 #define MCG_C2_FCFTRIM_SHIFT                     (6U)
2405 #define MCG_C2_FCFTRIM(x)                        (((uint8_t)(((uint8_t)(x)) << MCG_C2_FCFTRIM_SHIFT)) & MCG_C2_FCFTRIM_MASK)
2406 #define MCG_C2_LOCRE0_MASK                       (0x80U)
2407 #define MCG_C2_LOCRE0_SHIFT                      (7U)
2408 #define MCG_C2_LOCRE0(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C2_LOCRE0_SHIFT)) & MCG_C2_LOCRE0_MASK)
2409
2410 /*! @name C3 - MCG Control 3 Register */
2411 #define MCG_C3_SCTRIM_MASK                       (0xFFU)
2412 #define MCG_C3_SCTRIM_SHIFT                      (0U)
2413 #define MCG_C3_SCTRIM(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C3_SCTRIM_SHIFT)) & MCG_C3_SCTRIM_MASK)
2414
2415 /*! @name C4 - MCG Control 4 Register */
2416 #define MCG_C4_SCFTRIM_MASK                      (0x1U)
2417 #define MCG_C4_SCFTRIM_SHIFT                     (0U)
2418 #define MCG_C4_SCFTRIM(x)                        (((uint8_t)(((uint8_t)(x)) << MCG_C4_SCFTRIM_SHIFT)) & MCG_C4_SCFTRIM_MASK)
2419 #define MCG_C4_FCTRIM_MASK                       (0x1EU)
2420 #define MCG_C4_FCTRIM_SHIFT                      (1U)
2421 #define MCG_C4_FCTRIM(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C4_FCTRIM_SHIFT)) & MCG_C4_FCTRIM_MASK)
2422 #define MCG_C4_DRST_DRS_MASK                     (0x60U)
2423 #define MCG_C4_DRST_DRS_SHIFT                    (5U)
2424 #define MCG_C4_DRST_DRS(x)                       (((uint8_t)(((uint8_t)(x)) << MCG_C4_DRST_DRS_SHIFT)) & MCG_C4_DRST_DRS_MASK)
2425 #define MCG_C4_DMX32_MASK                        (0x80U)
2426 #define MCG_C4_DMX32_SHIFT                       (7U)
2427 #define MCG_C4_DMX32(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_C4_DMX32_SHIFT)) & MCG_C4_DMX32_MASK)
2428
2429 /*! @name C5 - MCG Control 5 Register */
2430 #define MCG_C5_PRDIV0_MASK                       (0x1FU)
2431 #define MCG_C5_PRDIV0_SHIFT                      (0U)
2432 #define MCG_C5_PRDIV0(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C5_PRDIV0_SHIFT)) & MCG_C5_PRDIV0_MASK)
2433 #define MCG_C5_PLLSTEN0_MASK                     (0x20U)
2434 #define MCG_C5_PLLSTEN0_SHIFT                    (5U)
2435 #define MCG_C5_PLLSTEN0(x)                       (((uint8_t)(((uint8_t)(x)) << MCG_C5_PLLSTEN0_SHIFT)) & MCG_C5_PLLSTEN0_MASK)
2436 #define MCG_C5_PLLCLKEN0_MASK                    (0x40U)
2437 #define MCG_C5_PLLCLKEN0_SHIFT                   (6U)
2438 #define MCG_C5_PLLCLKEN0(x)                      (((uint8_t)(((uint8_t)(x)) << MCG_C5_PLLCLKEN0_SHIFT)) & MCG_C5_PLLCLKEN0_MASK)
2439
2440 /*! @name C6 - MCG Control 6 Register */
2441 #define MCG_C6_VDIV0_MASK                        (0x1FU)
2442 #define MCG_C6_VDIV0_SHIFT                       (0U)
2443 #define MCG_C6_VDIV0(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_C6_VDIV0_SHIFT)) & MCG_C6_VDIV0_MASK)
2444 #define MCG_C6_CME0_MASK                         (0x20U)
2445 #define MCG_C6_CME0_SHIFT                        (5U)
2446 #define MCG_C6_CME0(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_C6_CME0_SHIFT)) & MCG_C6_CME0_MASK)
2447 #define MCG_C6_PLLS_MASK                         (0x40U)
2448 #define MCG_C6_PLLS_SHIFT                        (6U)
2449 #define MCG_C6_PLLS(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_C6_PLLS_SHIFT)) & MCG_C6_PLLS_MASK)
2450 #define MCG_C6_LOLIE0_MASK                       (0x80U)
2451 #define MCG_C6_LOLIE0_SHIFT                      (7U)
2452 #define MCG_C6_LOLIE0(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C6_LOLIE0_SHIFT)) & MCG_C6_LOLIE0_MASK)
2453
2454 /*! @name S - MCG Status Register */
2455 #define MCG_S_IRCST_MASK                         (0x1U)
2456 #define MCG_S_IRCST_SHIFT                        (0U)
2457 #define MCG_S_IRCST(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_S_IRCST_SHIFT)) & MCG_S_IRCST_MASK)
2458 #define MCG_S_OSCINIT0_MASK                      (0x2U)
2459 #define MCG_S_OSCINIT0_SHIFT                     (1U)
2460 #define MCG_S_OSCINIT0(x)                        (((uint8_t)(((uint8_t)(x)) << MCG_S_OSCINIT0_SHIFT)) & MCG_S_OSCINIT0_MASK)
2461 #define MCG_S_CLKST_MASK                         (0xCU)
2462 #define MCG_S_CLKST_SHIFT                        (2U)
2463 #define MCG_S_CLKST(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_S_CLKST_SHIFT)) & MCG_S_CLKST_MASK)
2464 #define MCG_S_IREFST_MASK                        (0x10U)
2465 #define MCG_S_IREFST_SHIFT                       (4U)
2466 #define MCG_S_IREFST(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_S_IREFST_SHIFT)) & MCG_S_IREFST_MASK)
2467 #define MCG_S_PLLST_MASK                         (0x20U)
2468 #define MCG_S_PLLST_SHIFT                        (5U)
2469 #define MCG_S_PLLST(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_S_PLLST_SHIFT)) & MCG_S_PLLST_MASK)
2470 #define MCG_S_LOCK0_MASK                         (0x40U)
2471 #define MCG_S_LOCK0_SHIFT                        (6U)
2472 #define MCG_S_LOCK0(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_S_LOCK0_SHIFT)) & MCG_S_LOCK0_MASK)
2473 #define MCG_S_LOLS0_MASK                         (0x80U)
2474 #define MCG_S_LOLS0_SHIFT                        (7U)
2475 #define MCG_S_LOLS0(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_S_LOLS0_SHIFT)) & MCG_S_LOLS0_MASK)
2476
2477 /*! @name SC - MCG Status and Control Register */
2478 #define MCG_SC_LOCS0_MASK                        (0x1U)
2479 #define MCG_SC_LOCS0_SHIFT                       (0U)
2480 #define MCG_SC_LOCS0(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_SC_LOCS0_SHIFT)) & MCG_SC_LOCS0_MASK)
2481 #define MCG_SC_FCRDIV_MASK                       (0xEU)
2482 #define MCG_SC_FCRDIV_SHIFT                      (1U)
2483 #define MCG_SC_FCRDIV(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_SC_FCRDIV_SHIFT)) & MCG_SC_FCRDIV_MASK)
2484 #define MCG_SC_FLTPRSRV_MASK                     (0x10U)
2485 #define MCG_SC_FLTPRSRV_SHIFT                    (4U)
2486 #define MCG_SC_FLTPRSRV(x)                       (((uint8_t)(((uint8_t)(x)) << MCG_SC_FLTPRSRV_SHIFT)) & MCG_SC_FLTPRSRV_MASK)
2487 #define MCG_SC_ATMF_MASK                         (0x20U)
2488 #define MCG_SC_ATMF_SHIFT                        (5U)
2489 #define MCG_SC_ATMF(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_SC_ATMF_SHIFT)) & MCG_SC_ATMF_MASK)
2490 #define MCG_SC_ATMS_MASK                         (0x40U)
2491 #define MCG_SC_ATMS_SHIFT                        (6U)
2492 #define MCG_SC_ATMS(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_SC_ATMS_SHIFT)) & MCG_SC_ATMS_MASK)
2493 #define MCG_SC_ATME_MASK                         (0x80U)
2494 #define MCG_SC_ATME_SHIFT                        (7U)
2495 #define MCG_SC_ATME(x)                           (((uint8_t)(((uint8_t)(x)) << MCG_SC_ATME_SHIFT)) & MCG_SC_ATME_MASK)
2496
2497 /*! @name ATCVH - MCG Auto Trim Compare Value High Register */
2498 #define MCG_ATCVH_ATCVH_MASK                     (0xFFU)
2499 #define MCG_ATCVH_ATCVH_SHIFT                    (0U)
2500 #define MCG_ATCVH_ATCVH(x)                       (((uint8_t)(((uint8_t)(x)) << MCG_ATCVH_ATCVH_SHIFT)) & MCG_ATCVH_ATCVH_MASK)
2501
2502 /*! @name ATCVL - MCG Auto Trim Compare Value Low Register */
2503 #define MCG_ATCVL_ATCVL_MASK                     (0xFFU)
2504 #define MCG_ATCVL_ATCVL_SHIFT                    (0U)
2505 #define MCG_ATCVL_ATCVL(x)                       (((uint8_t)(((uint8_t)(x)) << MCG_ATCVL_ATCVL_SHIFT)) & MCG_ATCVL_ATCVL_MASK)
2506
2507 /*! @name C7 - MCG Control 7 Register */
2508 #define MCG_C7_OSCSEL_MASK                       (0x1U)
2509 #define MCG_C7_OSCSEL_SHIFT                      (0U)
2510 #define MCG_C7_OSCSEL(x)                         (((uint8_t)(((uint8_t)(x)) << MCG_C7_OSCSEL_SHIFT)) & MCG_C7_OSCSEL_MASK)
2511
2512 /*! @name C8 - MCG Control 8 Register */
2513 #define MCG_C8_LOLRE_MASK                        (0x40U)
2514 #define MCG_C8_LOLRE_SHIFT                       (6U)
2515 #define MCG_C8_LOLRE(x)                          (((uint8_t)(((uint8_t)(x)) << MCG_C8_LOLRE_SHIFT)) & MCG_C8_LOLRE_MASK)
2516
2517
2518 /*!
2519  * @}
2520  */ /* end of group MCG_Register_Masks */
2521
2522
2523 /* MCG - Peripheral instance base addresses */
2524 /** Peripheral MCG base address */
2525 #define MCG_BASE                                 (0x40064000u)
2526 /** Peripheral MCG base pointer */
2527 #define MCG                                      ((MCG_Type *)MCG_BASE)
2528 /** Array initializer of MCG peripheral base addresses */
2529 #define MCG_BASE_ADDRS                           { MCG_BASE }
2530 /** Array initializer of MCG peripheral base pointers */
2531 #define MCG_BASE_PTRS                            { MCG }
2532 /** Interrupt vectors for the MCG peripheral type */
2533 #define MCG_IRQS                                 { MCG_IRQn }
2534 /* MCG C2[EREFS] backward compatibility */
2535 #define MCG_C2_EREFS_MASK         (MCG_C2_EREFS0_MASK)
2536 #define MCG_C2_EREFS_SHIFT        (MCG_C2_EREFS0_SHIFT)
2537 #define MCG_C2_EREFS_WIDTH        (MCG_C2_EREFS0_WIDTH)
2538 #define MCG_C2_EREFS(x)           (MCG_C2_EREFS0(x))
2539
2540 /* MCG C2[HGO] backward compatibility */
2541 #define MCG_C2_HGO_MASK         (MCG_C2_HGO0_MASK)
2542 #define MCG_C2_HGO_SHIFT        (MCG_C2_HGO0_SHIFT)
2543 #define MCG_C2_HGO_WIDTH        (MCG_C2_HGO0_WIDTH)
2544 #define MCG_C2_HGO(x)           (MCG_C2_HGO0(x))
2545
2546 /* MCG C2[RANGE] backward compatibility */
2547 #define MCG_C2_RANGE_MASK         (MCG_C2_RANGE0_MASK)
2548 #define MCG_C2_RANGE_SHIFT        (MCG_C2_RANGE0_SHIFT)
2549 #define MCG_C2_RANGE_WIDTH        (MCG_C2_RANGE0_WIDTH)
2550 #define MCG_C2_RANGE(x)           (MCG_C2_RANGE0(x))
2551
2552
2553 /*!
2554  * @}
2555  */ /* end of group MCG_Peripheral_Access_Layer */
2556
2557
2558 /* ----------------------------------------------------------------------------
2559    -- MCM Peripheral Access Layer
2560    ---------------------------------------------------------------------------- */
2561
2562 /*!
2563  * @addtogroup MCM_Peripheral_Access_Layer MCM Peripheral Access Layer
2564  * @{
2565  */
2566
2567 /** MCM - Register Layout Typedef */
2568 typedef struct {
2569        uint8_t RESERVED_0[8];
2570   __I  uint16_t PLASC;                             /**< Crossbar Switch (AXBS) Slave Configuration, offset: 0x8 */
2571   __I  uint16_t PLAMC;                             /**< Crossbar Switch (AXBS) Master Configuration, offset: 0xA */
2572   __IO uint32_t PLACR;                             /**< Platform Control Register, offset: 0xC */
2573        uint8_t RESERVED_1[48];
2574   __IO uint32_t CPO;                               /**< Compute Operation Control Register, offset: 0x40 */
2575 } MCM_Type;
2576
2577 /* ----------------------------------------------------------------------------
2578    -- MCM Register Masks
2579    ---------------------------------------------------------------------------- */
2580
2581 /*!
2582  * @addtogroup MCM_Register_Masks MCM Register Masks
2583  * @{
2584  */
2585
2586 /*! @name PLASC - Crossbar Switch (AXBS) Slave Configuration */
2587 #define MCM_PLASC_ASC_MASK                       (0xFFU)
2588 #define MCM_PLASC_ASC_SHIFT                      (0U)
2589 #define MCM_PLASC_ASC(x)                         (((uint16_t)(((uint16_t)(x)) << MCM_PLASC_ASC_SHIFT)) & MCM_PLASC_ASC_MASK)
2590
2591 /*! @name PLAMC - Crossbar Switch (AXBS) Master Configuration */
2592 #define MCM_PLAMC_AMC_MASK                       (0xFFU)
2593 #define MCM_PLAMC_AMC_SHIFT                      (0U)
2594 #define MCM_PLAMC_AMC(x)                         (((uint16_t)(((uint16_t)(x)) << MCM_PLAMC_AMC_SHIFT)) & MCM_PLAMC_AMC_MASK)
2595
2596 /*! @name PLACR - Platform Control Register */
2597 #define MCM_PLACR_ARB_MASK                       (0x200U)
2598 #define MCM_PLACR_ARB_SHIFT                      (9U)
2599 #define MCM_PLACR_ARB(x)                         (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_ARB_SHIFT)) & MCM_PLACR_ARB_MASK)
2600 #define MCM_PLACR_CFCC_MASK                      (0x400U)
2601 #define MCM_PLACR_CFCC_SHIFT                     (10U)
2602 #define MCM_PLACR_CFCC(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_CFCC_SHIFT)) & MCM_PLACR_CFCC_MASK)
2603 #define MCM_PLACR_DFCDA_MASK                     (0x800U)
2604 #define MCM_PLACR_DFCDA_SHIFT                    (11U)
2605 #define MCM_PLACR_DFCDA(x)                       (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_DFCDA_SHIFT)) & MCM_PLACR_DFCDA_MASK)
2606 #define MCM_PLACR_DFCIC_MASK                     (0x1000U)
2607 #define MCM_PLACR_DFCIC_SHIFT                    (12U)
2608 #define MCM_PLACR_DFCIC(x)                       (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_DFCIC_SHIFT)) & MCM_PLACR_DFCIC_MASK)
2609 #define MCM_PLACR_DFCC_MASK                      (0x2000U)
2610 #define MCM_PLACR_DFCC_SHIFT                     (13U)
2611 #define MCM_PLACR_DFCC(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_DFCC_SHIFT)) & MCM_PLACR_DFCC_MASK)
2612 #define MCM_PLACR_EFDS_MASK                      (0x4000U)
2613 #define MCM_PLACR_EFDS_SHIFT                     (14U)
2614 #define MCM_PLACR_EFDS(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_EFDS_SHIFT)) & MCM_PLACR_EFDS_MASK)
2615 #define MCM_PLACR_DFCS_MASK                      (0x8000U)
2616 #define MCM_PLACR_DFCS_SHIFT                     (15U)
2617 #define MCM_PLACR_DFCS(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_DFCS_SHIFT)) & MCM_PLACR_DFCS_MASK)
2618 #define MCM_PLACR_ESFC_MASK                      (0x10000U)
2619 #define MCM_PLACR_ESFC_SHIFT                     (16U)
2620 #define MCM_PLACR_ESFC(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_PLACR_ESFC_SHIFT)) & MCM_PLACR_ESFC_MASK)
2621
2622 /*! @name CPO - Compute Operation Control Register */
2623 #define MCM_CPO_CPOREQ_MASK                      (0x1U)
2624 #define MCM_CPO_CPOREQ_SHIFT                     (0U)
2625 #define MCM_CPO_CPOREQ(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_CPO_CPOREQ_SHIFT)) & MCM_CPO_CPOREQ_MASK)
2626 #define MCM_CPO_CPOACK_MASK                      (0x2U)
2627 #define MCM_CPO_CPOACK_SHIFT                     (1U)
2628 #define MCM_CPO_CPOACK(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_CPO_CPOACK_SHIFT)) & MCM_CPO_CPOACK_MASK)
2629 #define MCM_CPO_CPOWOI_MASK                      (0x4U)
2630 #define MCM_CPO_CPOWOI_SHIFT                     (2U)
2631 #define MCM_CPO_CPOWOI(x)                        (((uint32_t)(((uint32_t)(x)) << MCM_CPO_CPOWOI_SHIFT)) & MCM_CPO_CPOWOI_MASK)
2632
2633
2634 /*!
2635  * @}
2636  */ /* end of group MCM_Register_Masks */
2637
2638
2639 /* MCM - Peripheral instance base addresses */
2640 /** Peripheral MCM base address */
2641 #define MCM_BASE                                 (0xF0003000u)
2642 /** Peripheral MCM base pointer */
2643 #define MCM                                      ((MCM_Type *)MCM_BASE)
2644 /** Array initializer of MCM peripheral base addresses */
2645 #define MCM_BASE_ADDRS                           { MCM_BASE }
2646 /** Array initializer of MCM peripheral base pointers */
2647 #define MCM_BASE_PTRS                            { MCM }
2648
2649 /*!
2650  * @}
2651  */ /* end of group MCM_Peripheral_Access_Layer */
2652
2653
2654 /* ----------------------------------------------------------------------------
2655    -- MTB Peripheral Access Layer
2656    ---------------------------------------------------------------------------- */
2657
2658 /*!
2659  * @addtogroup MTB_Peripheral_Access_Layer MTB Peripheral Access Layer
2660  * @{
2661  */
2662
2663 /** MTB - Register Layout Typedef */
2664 typedef struct {
2665   __IO uint32_t POSITION;                          /**< MTB Position Register, offset: 0x0 */
2666   __IO uint32_t MASTER;                            /**< MTB Master Register, offset: 0x4 */
2667   __IO uint32_t FLOW;                              /**< MTB Flow Register, offset: 0x8 */
2668   __I  uint32_t BASE;                              /**< MTB Base Register, offset: 0xC */
2669        uint8_t RESERVED_0[3824];
2670   __I  uint32_t MODECTRL;                          /**< Integration Mode Control Register, offset: 0xF00 */
2671        uint8_t RESERVED_1[156];
2672   __I  uint32_t TAGSET;                            /**< Claim TAG Set Register, offset: 0xFA0 */
2673   __I  uint32_t TAGCLEAR;                          /**< Claim TAG Clear Register, offset: 0xFA4 */
2674        uint8_t RESERVED_2[8];
2675   __I  uint32_t LOCKACCESS;                        /**< Lock Access Register, offset: 0xFB0 */
2676   __I  uint32_t LOCKSTAT;                          /**< Lock Status Register, offset: 0xFB4 */
2677   __I  uint32_t AUTHSTAT;                          /**< Authentication Status Register, offset: 0xFB8 */
2678   __I  uint32_t DEVICEARCH;                        /**< Device Architecture Register, offset: 0xFBC */
2679        uint8_t RESERVED_3[8];
2680   __I  uint32_t DEVICECFG;                         /**< Device Configuration Register, offset: 0xFC8 */
2681   __I  uint32_t DEVICETYPID;                       /**< Device Type Identifier Register, offset: 0xFCC */
2682   __I  uint32_t PERIPHID4;                         /**< Peripheral ID Register, offset: 0xFD0 */
2683   __I  uint32_t PERIPHID5;                         /**< Peripheral ID Register, offset: 0xFD4 */
2684   __I  uint32_t PERIPHID6;                         /**< Peripheral ID Register, offset: 0xFD8 */
2685   __I  uint32_t PERIPHID7;                         /**< Peripheral ID Register, offset: 0xFDC */
2686   __I  uint32_t PERIPHID0;                         /**< Peripheral ID Register, offset: 0xFE0 */
2687   __I  uint32_t PERIPHID1;                         /**< Peripheral ID Register, offset: 0xFE4 */
2688   __I  uint32_t PERIPHID2;                         /**< Peripheral ID Register, offset: 0xFE8 */
2689   __I  uint32_t PERIPHID3;                         /**< Peripheral ID Register, offset: 0xFEC */
2690   __I  uint32_t COMPID[4];                         /**< Component ID Register, array offset: 0xFF0, array step: 0x4 */
2691 } MTB_Type;
2692
2693 /* ----------------------------------------------------------------------------
2694    -- MTB Register Masks
2695    ---------------------------------------------------------------------------- */
2696
2697 /*!
2698  * @addtogroup MTB_Register_Masks MTB Register Masks
2699  * @{
2700  */
2701
2702 /*! @name POSITION - MTB Position Register */
2703 #define MTB_POSITION_WRAP_MASK                   (0x4U)
2704 #define MTB_POSITION_WRAP_SHIFT                  (2U)
2705 #define MTB_POSITION_WRAP(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_POSITION_WRAP_SHIFT)) & MTB_POSITION_WRAP_MASK)
2706 #define MTB_POSITION_POINTER_MASK                (0xFFFFFFF8U)
2707 #define MTB_POSITION_POINTER_SHIFT               (3U)
2708 #define MTB_POSITION_POINTER(x)                  (((uint32_t)(((uint32_t)(x)) << MTB_POSITION_POINTER_SHIFT)) & MTB_POSITION_POINTER_MASK)
2709
2710 /*! @name MASTER - MTB Master Register */
2711 #define MTB_MASTER_MASK_MASK                     (0x1FU)
2712 #define MTB_MASTER_MASK_SHIFT                    (0U)
2713 #define MTB_MASTER_MASK(x)                       (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_MASK_SHIFT)) & MTB_MASTER_MASK_MASK)
2714 #define MTB_MASTER_TSTARTEN_MASK                 (0x20U)
2715 #define MTB_MASTER_TSTARTEN_SHIFT                (5U)
2716 #define MTB_MASTER_TSTARTEN(x)                   (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_TSTARTEN_SHIFT)) & MTB_MASTER_TSTARTEN_MASK)
2717 #define MTB_MASTER_TSTOPEN_MASK                  (0x40U)
2718 #define MTB_MASTER_TSTOPEN_SHIFT                 (6U)
2719 #define MTB_MASTER_TSTOPEN(x)                    (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_TSTOPEN_SHIFT)) & MTB_MASTER_TSTOPEN_MASK)
2720 #define MTB_MASTER_SFRWPRIV_MASK                 (0x80U)
2721 #define MTB_MASTER_SFRWPRIV_SHIFT                (7U)
2722 #define MTB_MASTER_SFRWPRIV(x)                   (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_SFRWPRIV_SHIFT)) & MTB_MASTER_SFRWPRIV_MASK)
2723 #define MTB_MASTER_RAMPRIV_MASK                  (0x100U)
2724 #define MTB_MASTER_RAMPRIV_SHIFT                 (8U)
2725 #define MTB_MASTER_RAMPRIV(x)                    (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_RAMPRIV_SHIFT)) & MTB_MASTER_RAMPRIV_MASK)
2726 #define MTB_MASTER_HALTREQ_MASK                  (0x200U)
2727 #define MTB_MASTER_HALTREQ_SHIFT                 (9U)
2728 #define MTB_MASTER_HALTREQ(x)                    (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_HALTREQ_SHIFT)) & MTB_MASTER_HALTREQ_MASK)
2729 #define MTB_MASTER_EN_MASK                       (0x80000000U)
2730 #define MTB_MASTER_EN_SHIFT                      (31U)
2731 #define MTB_MASTER_EN(x)                         (((uint32_t)(((uint32_t)(x)) << MTB_MASTER_EN_SHIFT)) & MTB_MASTER_EN_MASK)
2732
2733 /*! @name FLOW - MTB Flow Register */
2734 #define MTB_FLOW_AUTOSTOP_MASK                   (0x1U)
2735 #define MTB_FLOW_AUTOSTOP_SHIFT                  (0U)
2736 #define MTB_FLOW_AUTOSTOP(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_FLOW_AUTOSTOP_SHIFT)) & MTB_FLOW_AUTOSTOP_MASK)
2737 #define MTB_FLOW_AUTOHALT_MASK                   (0x2U)
2738 #define MTB_FLOW_AUTOHALT_SHIFT                  (1U)
2739 #define MTB_FLOW_AUTOHALT(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_FLOW_AUTOHALT_SHIFT)) & MTB_FLOW_AUTOHALT_MASK)
2740 #define MTB_FLOW_WATERMARK_MASK                  (0xFFFFFFF8U)
2741 #define MTB_FLOW_WATERMARK_SHIFT                 (3U)
2742 #define MTB_FLOW_WATERMARK(x)                    (((uint32_t)(((uint32_t)(x)) << MTB_FLOW_WATERMARK_SHIFT)) & MTB_FLOW_WATERMARK_MASK)
2743
2744 /*! @name BASE - MTB Base Register */
2745 #define MTB_BASE_BASEADDR_MASK                   (0xFFFFFFFFU)
2746 #define MTB_BASE_BASEADDR_SHIFT                  (0U)
2747 #define MTB_BASE_BASEADDR(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_BASE_BASEADDR_SHIFT)) & MTB_BASE_BASEADDR_MASK)
2748
2749 /*! @name MODECTRL - Integration Mode Control Register */
2750 #define MTB_MODECTRL_MODECTRL_MASK               (0xFFFFFFFFU)
2751 #define MTB_MODECTRL_MODECTRL_SHIFT              (0U)
2752 #define MTB_MODECTRL_MODECTRL(x)                 (((uint32_t)(((uint32_t)(x)) << MTB_MODECTRL_MODECTRL_SHIFT)) & MTB_MODECTRL_MODECTRL_MASK)
2753
2754 /*! @name TAGSET - Claim TAG Set Register */
2755 #define MTB_TAGSET_TAGSET_MASK                   (0xFFFFFFFFU)
2756 #define MTB_TAGSET_TAGSET_SHIFT                  (0U)
2757 #define MTB_TAGSET_TAGSET(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_TAGSET_TAGSET_SHIFT)) & MTB_TAGSET_TAGSET_MASK)
2758
2759 /*! @name TAGCLEAR - Claim TAG Clear Register */
2760 #define MTB_TAGCLEAR_TAGCLEAR_MASK               (0xFFFFFFFFU)
2761 #define MTB_TAGCLEAR_TAGCLEAR_SHIFT              (0U)
2762 #define MTB_TAGCLEAR_TAGCLEAR(x)                 (((uint32_t)(((uint32_t)(x)) << MTB_TAGCLEAR_TAGCLEAR_SHIFT)) & MTB_TAGCLEAR_TAGCLEAR_MASK)
2763
2764 /*! @name LOCKACCESS - Lock Access Register */
2765 #define MTB_LOCKACCESS_LOCKACCESS_MASK           (0xFFFFFFFFU)
2766 #define MTB_LOCKACCESS_LOCKACCESS_SHIFT          (0U)
2767 #define MTB_LOCKACCESS_LOCKACCESS(x)             (((uint32_t)(((uint32_t)(x)) << MTB_LOCKACCESS_LOCKACCESS_SHIFT)) & MTB_LOCKACCESS_LOCKACCESS_MASK)
2768
2769 /*! @name LOCKSTAT - Lock Status Register */
2770 #define MTB_LOCKSTAT_LOCKSTAT_MASK               (0xFFFFFFFFU)
2771 #define MTB_LOCKSTAT_LOCKSTAT_SHIFT              (0U)
2772 #define MTB_LOCKSTAT_LOCKSTAT(x)                 (((uint32_t)(((uint32_t)(x)) << MTB_LOCKSTAT_LOCKSTAT_SHIFT)) & MTB_LOCKSTAT_LOCKSTAT_MASK)
2773
2774 /*! @name AUTHSTAT - Authentication Status Register */
2775 #define MTB_AUTHSTAT_BIT0_MASK                   (0x1U)
2776 #define MTB_AUTHSTAT_BIT0_SHIFT                  (0U)
2777 #define MTB_AUTHSTAT_BIT0(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_AUTHSTAT_BIT0_SHIFT)) & MTB_AUTHSTAT_BIT0_MASK)
2778 #define MTB_AUTHSTAT_BIT1_MASK                   (0x2U)
2779 #define MTB_AUTHSTAT_BIT1_SHIFT                  (1U)
2780 #define MTB_AUTHSTAT_BIT1(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_AUTHSTAT_BIT1_SHIFT)) & MTB_AUTHSTAT_BIT1_MASK)
2781 #define MTB_AUTHSTAT_BIT2_MASK                   (0x4U)
2782 #define MTB_AUTHSTAT_BIT2_SHIFT                  (2U)
2783 #define MTB_AUTHSTAT_BIT2(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_AUTHSTAT_BIT2_SHIFT)) & MTB_AUTHSTAT_BIT2_MASK)
2784 #define MTB_AUTHSTAT_BIT3_MASK                   (0x8U)
2785 #define MTB_AUTHSTAT_BIT3_SHIFT                  (3U)
2786 #define MTB_AUTHSTAT_BIT3(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_AUTHSTAT_BIT3_SHIFT)) & MTB_AUTHSTAT_BIT3_MASK)
2787
2788 /*! @name DEVICEARCH - Device Architecture Register */
2789 #define MTB_DEVICEARCH_DEVICEARCH_MASK           (0xFFFFFFFFU)
2790 #define MTB_DEVICEARCH_DEVICEARCH_SHIFT          (0U)
2791 #define MTB_DEVICEARCH_DEVICEARCH(x)             (((uint32_t)(((uint32_t)(x)) << MTB_DEVICEARCH_DEVICEARCH_SHIFT)) & MTB_DEVICEARCH_DEVICEARCH_MASK)
2792
2793 /*! @name DEVICECFG - Device Configuration Register */
2794 #define MTB_DEVICECFG_DEVICECFG_MASK             (0xFFFFFFFFU)
2795 #define MTB_DEVICECFG_DEVICECFG_SHIFT            (0U)
2796 #define MTB_DEVICECFG_DEVICECFG(x)               (((uint32_t)(((uint32_t)(x)) << MTB_DEVICECFG_DEVICECFG_SHIFT)) & MTB_DEVICECFG_DEVICECFG_MASK)
2797
2798 /*! @name DEVICETYPID - Device Type Identifier Register */
2799 #define MTB_DEVICETYPID_DEVICETYPID_MASK         (0xFFFFFFFFU)
2800 #define MTB_DEVICETYPID_DEVICETYPID_SHIFT        (0U)
2801 #define MTB_DEVICETYPID_DEVICETYPID(x)           (((uint32_t)(((uint32_t)(x)) << MTB_DEVICETYPID_DEVICETYPID_SHIFT)) & MTB_DEVICETYPID_DEVICETYPID_MASK)
2802
2803 /*! @name PERIPHID4 - Peripheral ID Register */
2804 #define MTB_PERIPHID4_PERIPHID_MASK              (0xFFFFFFFFU)
2805 #define MTB_PERIPHID4_PERIPHID_SHIFT             (0U)
2806 #define MTB_PERIPHID4_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID4_PERIPHID_SHIFT)) & MTB_PERIPHID4_PERIPHID_MASK)
2807
2808 /*! @name PERIPHID5 - Peripheral ID Register */
2809 #define MTB_PERIPHID5_PERIPHID_MASK              (0xFFFFFFFFU)
2810 #define MTB_PERIPHID5_PERIPHID_SHIFT             (0U)
2811 #define MTB_PERIPHID5_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID5_PERIPHID_SHIFT)) & MTB_PERIPHID5_PERIPHID_MASK)
2812
2813 /*! @name PERIPHID6 - Peripheral ID Register */
2814 #define MTB_PERIPHID6_PERIPHID_MASK              (0xFFFFFFFFU)
2815 #define MTB_PERIPHID6_PERIPHID_SHIFT             (0U)
2816 #define MTB_PERIPHID6_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID6_PERIPHID_SHIFT)) & MTB_PERIPHID6_PERIPHID_MASK)
2817
2818 /*! @name PERIPHID7 - Peripheral ID Register */
2819 #define MTB_PERIPHID7_PERIPHID_MASK              (0xFFFFFFFFU)
2820 #define MTB_PERIPHID7_PERIPHID_SHIFT             (0U)
2821 #define MTB_PERIPHID7_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID7_PERIPHID_SHIFT)) & MTB_PERIPHID7_PERIPHID_MASK)
2822
2823 /*! @name PERIPHID0 - Peripheral ID Register */
2824 #define MTB_PERIPHID0_PERIPHID_MASK              (0xFFFFFFFFU)
2825 #define MTB_PERIPHID0_PERIPHID_SHIFT             (0U)
2826 #define MTB_PERIPHID0_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID0_PERIPHID_SHIFT)) & MTB_PERIPHID0_PERIPHID_MASK)
2827
2828 /*! @name PERIPHID1 - Peripheral ID Register */
2829 #define MTB_PERIPHID1_PERIPHID_MASK              (0xFFFFFFFFU)
2830 #define MTB_PERIPHID1_PERIPHID_SHIFT             (0U)
2831 #define MTB_PERIPHID1_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID1_PERIPHID_SHIFT)) & MTB_PERIPHID1_PERIPHID_MASK)
2832
2833 /*! @name PERIPHID2 - Peripheral ID Register */
2834 #define MTB_PERIPHID2_PERIPHID_MASK              (0xFFFFFFFFU)
2835 #define MTB_PERIPHID2_PERIPHID_SHIFT             (0U)
2836 #define MTB_PERIPHID2_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID2_PERIPHID_SHIFT)) & MTB_PERIPHID2_PERIPHID_MASK)
2837
2838 /*! @name PERIPHID3 - Peripheral ID Register */
2839 #define MTB_PERIPHID3_PERIPHID_MASK              (0xFFFFFFFFU)
2840 #define MTB_PERIPHID3_PERIPHID_SHIFT             (0U)
2841 #define MTB_PERIPHID3_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << MTB_PERIPHID3_PERIPHID_SHIFT)) & MTB_PERIPHID3_PERIPHID_MASK)
2842
2843 /*! @name COMPID - Component ID Register */
2844 #define MTB_COMPID_COMPID_MASK                   (0xFFFFFFFFU)
2845 #define MTB_COMPID_COMPID_SHIFT                  (0U)
2846 #define MTB_COMPID_COMPID(x)                     (((uint32_t)(((uint32_t)(x)) << MTB_COMPID_COMPID_SHIFT)) & MTB_COMPID_COMPID_MASK)
2847
2848 /* The count of MTB_COMPID */
2849 #define MTB_COMPID_COUNT                         (4U)
2850
2851
2852 /*!
2853  * @}
2854  */ /* end of group MTB_Register_Masks */
2855
2856
2857 /* MTB - Peripheral instance base addresses */
2858 /** Peripheral MTB base address */
2859 #define MTB_BASE                                 (0xF0000000u)
2860 /** Peripheral MTB base pointer */
2861 #define MTB                                      ((MTB_Type *)MTB_BASE)
2862 /** Array initializer of MTB peripheral base addresses */
2863 #define MTB_BASE_ADDRS                           { MTB_BASE }
2864 /** Array initializer of MTB peripheral base pointers */
2865 #define MTB_BASE_PTRS                            { MTB }
2866
2867 /*!
2868  * @}
2869  */ /* end of group MTB_Peripheral_Access_Layer */
2870
2871
2872 /* ----------------------------------------------------------------------------
2873    -- MTBDWT Peripheral Access Layer
2874    ---------------------------------------------------------------------------- */
2875
2876 /*!
2877  * @addtogroup MTBDWT_Peripheral_Access_Layer MTBDWT Peripheral Access Layer
2878  * @{
2879  */
2880
2881 /** MTBDWT - Register Layout Typedef */
2882 typedef struct {
2883   __I  uint32_t CTRL;                              /**< MTB DWT Control Register, offset: 0x0 */
2884        uint8_t RESERVED_0[28];
2885   struct {                                         /* offset: 0x20, array step: 0x10 */
2886     __IO uint32_t COMP;                              /**< MTB_DWT Comparator Register, array offset: 0x20, array step: 0x10 */
2887     __IO uint32_t MASK;                              /**< MTB_DWT Comparator Mask Register, array offset: 0x24, array step: 0x10 */
2888     __IO uint32_t FCT;                               /**< MTB_DWT Comparator Function Register 0..MTB_DWT Comparator Function Register 1, array offset: 0x28, array step: 0x10 */
2889          uint8_t RESERVED_0[4];
2890   } COMPARATOR[2];
2891        uint8_t RESERVED_1[448];
2892   __IO uint32_t TBCTRL;                            /**< MTB_DWT Trace Buffer Control Register, offset: 0x200 */
2893        uint8_t RESERVED_2[3524];
2894   __I  uint32_t DEVICECFG;                         /**< Device Configuration Register, offset: 0xFC8 */
2895   __I  uint32_t DEVICETYPID;                       /**< Device Type Identifier Register, offset: 0xFCC */
2896   __I  uint32_t PERIPHID4;                         /**< Peripheral ID Register, offset: 0xFD0 */
2897   __I  uint32_t PERIPHID5;                         /**< Peripheral ID Register, offset: 0xFD4 */
2898   __I  uint32_t PERIPHID6;                         /**< Peripheral ID Register, offset: 0xFD8 */
2899   __I  uint32_t PERIPHID7;                         /**< Peripheral ID Register, offset: 0xFDC */
2900   __I  uint32_t PERIPHID0;                         /**< Peripheral ID Register, offset: 0xFE0 */
2901   __I  uint32_t PERIPHID1;                         /**< Peripheral ID Register, offset: 0xFE4 */
2902   __I  uint32_t PERIPHID2;                         /**< Peripheral ID Register, offset: 0xFE8 */
2903   __I  uint32_t PERIPHID3;                         /**< Peripheral ID Register, offset: 0xFEC */
2904   __I  uint32_t COMPID[4];                         /**< Component ID Register, array offset: 0xFF0, array step: 0x4 */
2905 } MTBDWT_Type;
2906
2907 /* ----------------------------------------------------------------------------
2908    -- MTBDWT Register Masks
2909    ---------------------------------------------------------------------------- */
2910
2911 /*!
2912  * @addtogroup MTBDWT_Register_Masks MTBDWT Register Masks
2913  * @{
2914  */
2915
2916 /*! @name CTRL - MTB DWT Control Register */
2917 #define MTBDWT_CTRL_DWTCFGCTRL_MASK              (0xFFFFFFFU)
2918 #define MTBDWT_CTRL_DWTCFGCTRL_SHIFT             (0U)
2919 #define MTBDWT_CTRL_DWTCFGCTRL(x)                (((uint32_t)(((uint32_t)(x)) << MTBDWT_CTRL_DWTCFGCTRL_SHIFT)) & MTBDWT_CTRL_DWTCFGCTRL_MASK)
2920 #define MTBDWT_CTRL_NUMCMP_MASK                  (0xF0000000U)
2921 #define MTBDWT_CTRL_NUMCMP_SHIFT                 (28U)
2922 #define MTBDWT_CTRL_NUMCMP(x)                    (((uint32_t)(((uint32_t)(x)) << MTBDWT_CTRL_NUMCMP_SHIFT)) & MTBDWT_CTRL_NUMCMP_MASK)
2923
2924 /*! @name COMP - MTB_DWT Comparator Register */
2925 #define MTBDWT_COMP_COMP_MASK                    (0xFFFFFFFFU)
2926 #define MTBDWT_COMP_COMP_SHIFT                   (0U)
2927 #define MTBDWT_COMP_COMP(x)                      (((uint32_t)(((uint32_t)(x)) << MTBDWT_COMP_COMP_SHIFT)) & MTBDWT_COMP_COMP_MASK)
2928
2929 /* The count of MTBDWT_COMP */
2930 #define MTBDWT_COMP_COUNT                        (2U)
2931
2932 /*! @name MASK - MTB_DWT Comparator Mask Register */
2933 #define MTBDWT_MASK_MASK_MASK                    (0x1FU)
2934 #define MTBDWT_MASK_MASK_SHIFT                   (0U)
2935 #define MTBDWT_MASK_MASK(x)                      (((uint32_t)(((uint32_t)(x)) << MTBDWT_MASK_MASK_SHIFT)) & MTBDWT_MASK_MASK_MASK)
2936
2937 /* The count of MTBDWT_MASK */
2938 #define MTBDWT_MASK_COUNT                        (2U)
2939
2940 /*! @name FCT - MTB_DWT Comparator Function Register 0..MTB_DWT Comparator Function Register 1 */
2941 #define MTBDWT_FCT_FUNCTION_MASK                 (0xFU)
2942 #define MTBDWT_FCT_FUNCTION_SHIFT                (0U)
2943 #define MTBDWT_FCT_FUNCTION(x)                   (((uint32_t)(((uint32_t)(x)) << MTBDWT_FCT_FUNCTION_SHIFT)) & MTBDWT_FCT_FUNCTION_MASK)
2944 #define MTBDWT_FCT_DATAVMATCH_MASK               (0x100U)
2945 #define MTBDWT_FCT_DATAVMATCH_SHIFT              (8U)
2946 #define MTBDWT_FCT_DATAVMATCH(x)                 (((uint32_t)(((uint32_t)(x)) << MTBDWT_FCT_DATAVMATCH_SHIFT)) & MTBDWT_FCT_DATAVMATCH_MASK)
2947 #define MTBDWT_FCT_DATAVSIZE_MASK                (0xC00U)
2948 #define MTBDWT_FCT_DATAVSIZE_SHIFT               (10U)
2949 #define MTBDWT_FCT_DATAVSIZE(x)                  (((uint32_t)(((uint32_t)(x)) << MTBDWT_FCT_DATAVSIZE_SHIFT)) & MTBDWT_FCT_DATAVSIZE_MASK)
2950 #define MTBDWT_FCT_DATAVADDR0_MASK               (0xF000U)
2951 #define MTBDWT_FCT_DATAVADDR0_SHIFT              (12U)
2952 #define MTBDWT_FCT_DATAVADDR0(x)                 (((uint32_t)(((uint32_t)(x)) << MTBDWT_FCT_DATAVADDR0_SHIFT)) & MTBDWT_FCT_DATAVADDR0_MASK)
2953 #define MTBDWT_FCT_MATCHED_MASK                  (0x1000000U)
2954 #define MTBDWT_FCT_MATCHED_SHIFT                 (24U)
2955 #define MTBDWT_FCT_MATCHED(x)                    (((uint32_t)(((uint32_t)(x)) << MTBDWT_FCT_MATCHED_SHIFT)) & MTBDWT_FCT_MATCHED_MASK)
2956
2957 /* The count of MTBDWT_FCT */
2958 #define MTBDWT_FCT_COUNT                         (2U)
2959
2960 /*! @name TBCTRL - MTB_DWT Trace Buffer Control Register */
2961 #define MTBDWT_TBCTRL_ACOMP0_MASK                (0x1U)
2962 #define MTBDWT_TBCTRL_ACOMP0_SHIFT               (0U)
2963 #define MTBDWT_TBCTRL_ACOMP0(x)                  (((uint32_t)(((uint32_t)(x)) << MTBDWT_TBCTRL_ACOMP0_SHIFT)) & MTBDWT_TBCTRL_ACOMP0_MASK)
2964 #define MTBDWT_TBCTRL_ACOMP1_MASK                (0x2U)
2965 #define MTBDWT_TBCTRL_ACOMP1_SHIFT               (1U)
2966 #define MTBDWT_TBCTRL_ACOMP1(x)                  (((uint32_t)(((uint32_t)(x)) << MTBDWT_TBCTRL_ACOMP1_SHIFT)) & MTBDWT_TBCTRL_ACOMP1_MASK)
2967 #define MTBDWT_TBCTRL_NUMCOMP_MASK               (0xF0000000U)
2968 #define MTBDWT_TBCTRL_NUMCOMP_SHIFT              (28U)
2969 #define MTBDWT_TBCTRL_NUMCOMP(x)                 (((uint32_t)(((uint32_t)(x)) << MTBDWT_TBCTRL_NUMCOMP_SHIFT)) & MTBDWT_TBCTRL_NUMCOMP_MASK)
2970
2971 /*! @name DEVICECFG - Device Configuration Register */
2972 #define MTBDWT_DEVICECFG_DEVICECFG_MASK          (0xFFFFFFFFU)
2973 #define MTBDWT_DEVICECFG_DEVICECFG_SHIFT         (0U)
2974 #define MTBDWT_DEVICECFG_DEVICECFG(x)            (((uint32_t)(((uint32_t)(x)) << MTBDWT_DEVICECFG_DEVICECFG_SHIFT)) & MTBDWT_DEVICECFG_DEVICECFG_MASK)
2975
2976 /*! @name DEVICETYPID - Device Type Identifier Register */
2977 #define MTBDWT_DEVICETYPID_DEVICETYPID_MASK      (0xFFFFFFFFU)
2978 #define MTBDWT_DEVICETYPID_DEVICETYPID_SHIFT     (0U)
2979 #define MTBDWT_DEVICETYPID_DEVICETYPID(x)        (((uint32_t)(((uint32_t)(x)) << MTBDWT_DEVICETYPID_DEVICETYPID_SHIFT)) & MTBDWT_DEVICETYPID_DEVICETYPID_MASK)
2980
2981 /*! @name PERIPHID4 - Peripheral ID Register */
2982 #define MTBDWT_PERIPHID4_PERIPHID_MASK           (0xFFFFFFFFU)
2983 #define MTBDWT_PERIPHID4_PERIPHID_SHIFT          (0U)
2984 #define MTBDWT_PERIPHID4_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID4_PERIPHID_SHIFT)) & MTBDWT_PERIPHID4_PERIPHID_MASK)
2985
2986 /*! @name PERIPHID5 - Peripheral ID Register */
2987 #define MTBDWT_PERIPHID5_PERIPHID_MASK           (0xFFFFFFFFU)
2988 #define MTBDWT_PERIPHID5_PERIPHID_SHIFT          (0U)
2989 #define MTBDWT_PERIPHID5_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID5_PERIPHID_SHIFT)) & MTBDWT_PERIPHID5_PERIPHID_MASK)
2990
2991 /*! @name PERIPHID6 - Peripheral ID Register */
2992 #define MTBDWT_PERIPHID6_PERIPHID_MASK           (0xFFFFFFFFU)
2993 #define MTBDWT_PERIPHID6_PERIPHID_SHIFT          (0U)
2994 #define MTBDWT_PERIPHID6_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID6_PERIPHID_SHIFT)) & MTBDWT_PERIPHID6_PERIPHID_MASK)
2995
2996 /*! @name PERIPHID7 - Peripheral ID Register */
2997 #define MTBDWT_PERIPHID7_PERIPHID_MASK           (0xFFFFFFFFU)
2998 #define MTBDWT_PERIPHID7_PERIPHID_SHIFT          (0U)
2999 #define MTBDWT_PERIPHID7_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID7_PERIPHID_SHIFT)) & MTBDWT_PERIPHID7_PERIPHID_MASK)
3000
3001 /*! @name PERIPHID0 - Peripheral ID Register */
3002 #define MTBDWT_PERIPHID0_PERIPHID_MASK           (0xFFFFFFFFU)
3003 #define MTBDWT_PERIPHID0_PERIPHID_SHIFT          (0U)
3004 #define MTBDWT_PERIPHID0_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID0_PERIPHID_SHIFT)) & MTBDWT_PERIPHID0_PERIPHID_MASK)
3005
3006 /*! @name PERIPHID1 - Peripheral ID Register */
3007 #define MTBDWT_PERIPHID1_PERIPHID_MASK           (0xFFFFFFFFU)
3008 #define MTBDWT_PERIPHID1_PERIPHID_SHIFT          (0U)
3009 #define MTBDWT_PERIPHID1_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID1_PERIPHID_SHIFT)) & MTBDWT_PERIPHID1_PERIPHID_MASK)
3010
3011 /*! @name PERIPHID2 - Peripheral ID Register */
3012 #define MTBDWT_PERIPHID2_PERIPHID_MASK           (0xFFFFFFFFU)
3013 #define MTBDWT_PERIPHID2_PERIPHID_SHIFT          (0U)
3014 #define MTBDWT_PERIPHID2_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID2_PERIPHID_SHIFT)) & MTBDWT_PERIPHID2_PERIPHID_MASK)
3015
3016 /*! @name PERIPHID3 - Peripheral ID Register */
3017 #define MTBDWT_PERIPHID3_PERIPHID_MASK           (0xFFFFFFFFU)
3018 #define MTBDWT_PERIPHID3_PERIPHID_SHIFT          (0U)
3019 #define MTBDWT_PERIPHID3_PERIPHID(x)             (((uint32_t)(((uint32_t)(x)) << MTBDWT_PERIPHID3_PERIPHID_SHIFT)) & MTBDWT_PERIPHID3_PERIPHID_MASK)
3020
3021 /*! @name COMPID - Component ID Register */
3022 #define MTBDWT_COMPID_COMPID_MASK                (0xFFFFFFFFU)
3023 #define MTBDWT_COMPID_COMPID_SHIFT               (0U)
3024 #define MTBDWT_COMPID_COMPID(x)                  (((uint32_t)(((uint32_t)(x)) << MTBDWT_COMPID_COMPID_SHIFT)) & MTBDWT_COMPID_COMPID_MASK)
3025
3026 /* The count of MTBDWT_COMPID */
3027 #define MTBDWT_COMPID_COUNT                      (4U)
3028
3029
3030 /*!
3031  * @}
3032  */ /* end of group MTBDWT_Register_Masks */
3033
3034
3035 /* MTBDWT - Peripheral instance base addresses */
3036 /** Peripheral MTBDWT base address */
3037 #define MTBDWT_BASE                              (0xF0001000u)
3038 /** Peripheral MTBDWT base pointer */
3039 #define MTBDWT                                   ((MTBDWT_Type *)MTBDWT_BASE)
3040 /** Array initializer of MTBDWT peripheral base addresses */
3041 #define MTBDWT_BASE_ADDRS                        { MTBDWT_BASE }
3042 /** Array initializer of MTBDWT peripheral base pointers */
3043 #define MTBDWT_BASE_PTRS                         { MTBDWT }
3044
3045 /*!
3046  * @}
3047  */ /* end of group MTBDWT_Peripheral_Access_Layer */
3048
3049
3050 /* ----------------------------------------------------------------------------
3051    -- NV Peripheral Access Layer
3052    ---------------------------------------------------------------------------- */
3053
3054 /*!
3055  * @addtogroup NV_Peripheral_Access_Layer NV Peripheral Access Layer
3056  * @{
3057  */
3058
3059 /** NV - Register Layout Typedef */
3060 typedef struct {
3061   __I  uint8_t BACKKEY3;                           /**< Backdoor Comparison Key 3., offset: 0x0 */
3062   __I  uint8_t BACKKEY2;                           /**< Backdoor Comparison Key 2., offset: 0x1 */
3063   __I  uint8_t BACKKEY1;                           /**< Backdoor Comparison Key 1., offset: 0x2 */
3064   __I  uint8_t BACKKEY0;                           /**< Backdoor Comparison Key 0., offset: 0x3 */
3065   __I  uint8_t BACKKEY7;                           /**< Backdoor Comparison Key 7., offset: 0x4 */
3066   __I  uint8_t BACKKEY6;                           /**< Backdoor Comparison Key 6., offset: 0x5 */
3067   __I  uint8_t BACKKEY5;                           /**< Backdoor Comparison Key 5., offset: 0x6 */
3068   __I  uint8_t BACKKEY4;                           /**< Backdoor Comparison Key 4., offset: 0x7 */
3069   __I  uint8_t FPROT3;                             /**< Non-volatile P-Flash Protection 1 - Low Register, offset: 0x8 */
3070   __I  uint8_t FPROT2;                             /**< Non-volatile P-Flash Protection 1 - High Register, offset: 0x9 */
3071   __I  uint8_t FPROT1;                             /**< Non-volatile P-Flash Protection 0 - Low Register, offset: 0xA */
3072   __I  uint8_t FPROT0;                             /**< Non-volatile P-Flash Protection 0 - High Register, offset: 0xB */
3073   __I  uint8_t FSEC;                               /**< Non-volatile Flash Security Register, offset: 0xC */
3074   __I  uint8_t FOPT;                               /**< Non-volatile Flash Option Register, offset: 0xD */
3075 } NV_Type;
3076
3077 /* ----------------------------------------------------------------------------
3078    -- NV Register Masks
3079    ---------------------------------------------------------------------------- */
3080
3081 /*!
3082  * @addtogroup NV_Register_Masks NV Register Masks
3083  * @{
3084  */
3085
3086 /*! @name BACKKEY3 - Backdoor Comparison Key 3. */
3087 #define NV_BACKKEY3_KEY_MASK                     (0xFFU)
3088 #define NV_BACKKEY3_KEY_SHIFT                    (0U)
3089 #define NV_BACKKEY3_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY3_KEY_SHIFT)) & NV_BACKKEY3_KEY_MASK)
3090
3091 /*! @name BACKKEY2 - Backdoor Comparison Key 2. */
3092 #define NV_BACKKEY2_KEY_MASK                     (0xFFU)
3093 #define NV_BACKKEY2_KEY_SHIFT                    (0U)
3094 #define NV_BACKKEY2_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY2_KEY_SHIFT)) & NV_BACKKEY2_KEY_MASK)
3095
3096 /*! @name BACKKEY1 - Backdoor Comparison Key 1. */
3097 #define NV_BACKKEY1_KEY_MASK                     (0xFFU)
3098 #define NV_BACKKEY1_KEY_SHIFT                    (0U)
3099 #define NV_BACKKEY1_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY1_KEY_SHIFT)) & NV_BACKKEY1_KEY_MASK)
3100
3101 /*! @name BACKKEY0 - Backdoor Comparison Key 0. */
3102 #define NV_BACKKEY0_KEY_MASK                     (0xFFU)
3103 #define NV_BACKKEY0_KEY_SHIFT                    (0U)
3104 #define NV_BACKKEY0_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY0_KEY_SHIFT)) & NV_BACKKEY0_KEY_MASK)
3105
3106 /*! @name BACKKEY7 - Backdoor Comparison Key 7. */
3107 #define NV_BACKKEY7_KEY_MASK                     (0xFFU)
3108 #define NV_BACKKEY7_KEY_SHIFT                    (0U)
3109 #define NV_BACKKEY7_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY7_KEY_SHIFT)) & NV_BACKKEY7_KEY_MASK)
3110
3111 /*! @name BACKKEY6 - Backdoor Comparison Key 6. */
3112 #define NV_BACKKEY6_KEY_MASK                     (0xFFU)
3113 #define NV_BACKKEY6_KEY_SHIFT                    (0U)
3114 #define NV_BACKKEY6_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY6_KEY_SHIFT)) & NV_BACKKEY6_KEY_MASK)
3115
3116 /*! @name BACKKEY5 - Backdoor Comparison Key 5. */
3117 #define NV_BACKKEY5_KEY_MASK                     (0xFFU)
3118 #define NV_BACKKEY5_KEY_SHIFT                    (0U)
3119 #define NV_BACKKEY5_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY5_KEY_SHIFT)) & NV_BACKKEY5_KEY_MASK)
3120
3121 /*! @name BACKKEY4 - Backdoor Comparison Key 4. */
3122 #define NV_BACKKEY4_KEY_MASK                     (0xFFU)
3123 #define NV_BACKKEY4_KEY_SHIFT                    (0U)
3124 #define NV_BACKKEY4_KEY(x)                       (((uint8_t)(((uint8_t)(x)) << NV_BACKKEY4_KEY_SHIFT)) & NV_BACKKEY4_KEY_MASK)
3125
3126 /*! @name FPROT3 - Non-volatile P-Flash Protection 1 - Low Register */
3127 #define NV_FPROT3_PROT_MASK                      (0xFFU)
3128 #define NV_FPROT3_PROT_SHIFT                     (0U)
3129 #define NV_FPROT3_PROT(x)                        (((uint8_t)(((uint8_t)(x)) << NV_FPROT3_PROT_SHIFT)) & NV_FPROT3_PROT_MASK)
3130
3131 /*! @name FPROT2 - Non-volatile P-Flash Protection 1 - High Register */
3132 #define NV_FPROT2_PROT_MASK                      (0xFFU)
3133 #define NV_FPROT2_PROT_SHIFT                     (0U)
3134 #define NV_FPROT2_PROT(x)                        (((uint8_t)(((uint8_t)(x)) << NV_FPROT2_PROT_SHIFT)) & NV_FPROT2_PROT_MASK)
3135
3136 /*! @name FPROT1 - Non-volatile P-Flash Protection 0 - Low Register */
3137 #define NV_FPROT1_PROT_MASK                      (0xFFU)
3138 #define NV_FPROT1_PROT_SHIFT                     (0U)
3139 #define NV_FPROT1_PROT(x)                        (((uint8_t)(((uint8_t)(x)) << NV_FPROT1_PROT_SHIFT)) & NV_FPROT1_PROT_MASK)
3140
3141 /*! @name FPROT0 - Non-volatile P-Flash Protection 0 - High Register */
3142 #define NV_FPROT0_PROT_MASK                      (0xFFU)
3143 #define NV_FPROT0_PROT_SHIFT                     (0U)
3144 #define NV_FPROT0_PROT(x)                        (((uint8_t)(((uint8_t)(x)) << NV_FPROT0_PROT_SHIFT)) & NV_FPROT0_PROT_MASK)
3145
3146 /*! @name FSEC - Non-volatile Flash Security Register */
3147 #define NV_FSEC_SEC_MASK                         (0x3U)
3148 #define NV_FSEC_SEC_SHIFT                        (0U)
3149 #define NV_FSEC_SEC(x)                           (((uint8_t)(((uint8_t)(x)) << NV_FSEC_SEC_SHIFT)) & NV_FSEC_SEC_MASK)
3150 #define NV_FSEC_FSLACC_MASK                      (0xCU)
3151 #define NV_FSEC_FSLACC_SHIFT                     (2U)
3152 #define NV_FSEC_FSLACC(x)                        (((uint8_t)(((uint8_t)(x)) << NV_FSEC_FSLACC_SHIFT)) & NV_FSEC_FSLACC_MASK)
3153 #define NV_FSEC_MEEN_MASK                        (0x30U)
3154 #define NV_FSEC_MEEN_SHIFT                       (4U)
3155 #define NV_FSEC_MEEN(x)                          (((uint8_t)(((uint8_t)(x)) << NV_FSEC_MEEN_SHIFT)) & NV_FSEC_MEEN_MASK)
3156 #define NV_FSEC_KEYEN_MASK                       (0xC0U)
3157 #define NV_FSEC_KEYEN_SHIFT                      (6U)
3158 #define NV_FSEC_KEYEN(x)                         (((uint8_t)(((uint8_t)(x)) << NV_FSEC_KEYEN_SHIFT)) & NV_FSEC_KEYEN_MASK)
3159
3160 /*! @name FOPT - Non-volatile Flash Option Register */
3161 #define NV_FOPT_LPBOOT0_MASK                     (0x1U)
3162 #define NV_FOPT_LPBOOT0_SHIFT                    (0U)
3163 #define NV_FOPT_LPBOOT0(x)                       (((uint8_t)(((uint8_t)(x)) << NV_FOPT_LPBOOT0_SHIFT)) & NV_FOPT_LPBOOT0_MASK)
3164 #define NV_FOPT_NMI_DIS_MASK                     (0x4U)
3165 #define NV_FOPT_NMI_DIS_SHIFT                    (2U)
3166 #define NV_FOPT_NMI_DIS(x)                       (((uint8_t)(((uint8_t)(x)) << NV_FOPT_NMI_DIS_SHIFT)) & NV_FOPT_NMI_DIS_MASK)
3167 #define NV_FOPT_RESET_PIN_CFG_MASK               (0x8U)
3168 #define NV_FOPT_RESET_PIN_CFG_SHIFT              (3U)
3169 #define NV_FOPT_RESET_PIN_CFG(x)                 (((uint8_t)(((uint8_t)(x)) << NV_FOPT_RESET_PIN_CFG_SHIFT)) & NV_FOPT_RESET_PIN_CFG_MASK)
3170 #define NV_FOPT_LPBOOT1_MASK                     (0x10U)
3171 #define NV_FOPT_LPBOOT1_SHIFT                    (4U)
3172 #define NV_FOPT_LPBOOT1(x)                       (((uint8_t)(((uint8_t)(x)) << NV_FOPT_LPBOOT1_SHIFT)) & NV_FOPT_LPBOOT1_MASK)
3173 #define NV_FOPT_FAST_INIT_MASK                   (0x20U)
3174 #define NV_FOPT_FAST_INIT_SHIFT                  (5U)
3175 #define NV_FOPT_FAST_INIT(x)                     (((uint8_t)(((uint8_t)(x)) << NV_FOPT_FAST_INIT_SHIFT)) & NV_FOPT_FAST_INIT_MASK)
3176
3177
3178 /*!
3179  * @}
3180  */ /* end of group NV_Register_Masks */
3181
3182
3183 /* NV - Peripheral instance base addresses */
3184 /** Peripheral FTFA_FlashConfig base address */
3185 #define FTFA_FlashConfig_BASE                    (0x400u)
3186 /** Peripheral FTFA_FlashConfig base pointer */
3187 #define FTFA_FlashConfig                         ((NV_Type *)FTFA_FlashConfig_BASE)
3188 /** Array initializer of NV peripheral base addresses */
3189 #define NV_BASE_ADDRS                            { FTFA_FlashConfig_BASE }
3190 /** Array initializer of NV peripheral base pointers */
3191 #define NV_BASE_PTRS                             { FTFA_FlashConfig }
3192
3193 /*!
3194  * @}
3195  */ /* end of group NV_Peripheral_Access_Layer */
3196
3197
3198 /* ----------------------------------------------------------------------------
3199    -- OSC Peripheral Access Layer
3200    ---------------------------------------------------------------------------- */
3201
3202 /*!
3203  * @addtogroup OSC_Peripheral_Access_Layer OSC Peripheral Access Layer
3204  * @{
3205  */
3206
3207 /** OSC - Register Layout Typedef */
3208 typedef struct {
3209   __IO uint8_t CR;                                 /**< OSC Control Register, offset: 0x0 */
3210 } OSC_Type;
3211
3212 /* ----------------------------------------------------------------------------
3213    -- OSC Register Masks
3214    ---------------------------------------------------------------------------- */
3215
3216 /*!
3217  * @addtogroup OSC_Register_Masks OSC Register Masks
3218  * @{
3219  */
3220
3221 /*! @name CR - OSC Control Register */
3222 #define OSC_CR_SC16P_MASK                        (0x1U)
3223 #define OSC_CR_SC16P_SHIFT                       (0U)
3224 #define OSC_CR_SC16P(x)                          (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC16P_SHIFT)) & OSC_CR_SC16P_MASK)
3225 #define OSC_CR_SC8P_MASK                         (0x2U)
3226 #define OSC_CR_SC8P_SHIFT                        (1U)
3227 #define OSC_CR_SC8P(x)                           (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC8P_SHIFT)) & OSC_CR_SC8P_MASK)
3228 #define OSC_CR_SC4P_MASK                         (0x4U)
3229 #define OSC_CR_SC4P_SHIFT                        (2U)
3230 #define OSC_CR_SC4P(x)                           (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC4P_SHIFT)) & OSC_CR_SC4P_MASK)
3231 #define OSC_CR_SC2P_MASK                         (0x8U)
3232 #define OSC_CR_SC2P_SHIFT                        (3U)
3233 #define OSC_CR_SC2P(x)                           (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
3234 #define OSC_CR_EREFSTEN_MASK                     (0x20U)
3235 #define OSC_CR_EREFSTEN_SHIFT                    (5U)
3236 #define OSC_CR_EREFSTEN(x)                       (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
3237 #define OSC_CR_ERCLKEN_MASK                      (0x80U)
3238 #define OSC_CR_ERCLKEN_SHIFT                     (7U)
3239 #define OSC_CR_ERCLKEN(x)                        (((uint8_t)(((uint8_t)(x)) << OSC_CR_ERCLKEN_SHIFT)) & OSC_CR_ERCLKEN_MASK)
3240
3241
3242 /*!
3243  * @}
3244  */ /* end of group OSC_Register_Masks */
3245
3246
3247 /* OSC - Peripheral instance base addresses */
3248 /** Peripheral OSC0 base address */
3249 #define OSC0_BASE                                (0x40065000u)
3250 /** Peripheral OSC0 base pointer */
3251 #define OSC0                                     ((OSC_Type *)OSC0_BASE)
3252 /** Array initializer of OSC peripheral base addresses */
3253 #define OSC_BASE_ADDRS                           { OSC0_BASE }
3254 /** Array initializer of OSC peripheral base pointers */
3255 #define OSC_BASE_PTRS                            { OSC0 }
3256
3257 /*!
3258  * @}
3259  */ /* end of group OSC_Peripheral_Access_Layer */
3260
3261
3262 /* ----------------------------------------------------------------------------
3263    -- PIT Peripheral Access Layer
3264    ---------------------------------------------------------------------------- */
3265
3266 /*!
3267  * @addtogroup PIT_Peripheral_Access_Layer PIT Peripheral Access Layer
3268  * @{
3269  */
3270
3271 /** PIT - Register Layout Typedef */
3272 typedef struct {
3273   __IO uint32_t MCR;                               /**< PIT Module Control Register, offset: 0x0 */
3274        uint8_t RESERVED_0[220];
3275   __I  uint32_t LTMR64H;                           /**< PIT Upper Lifetime Timer Register, offset: 0xE0 */
3276   __I  uint32_t LTMR64L;                           /**< PIT Lower Lifetime Timer Register, offset: 0xE4 */
3277        uint8_t RESERVED_1[24];
3278   struct {                                         /* offset: 0x100, array step: 0x10 */
3279     __IO uint32_t LDVAL;                             /**< Timer Load Value Register, array offset: 0x100, array step: 0x10 */
3280     __I  uint32_t CVAL;                              /**< Current Timer Value Register, array offset: 0x104, array step: 0x10 */
3281     __IO uint32_t TCTRL;                             /**< Timer Control Register, array offset: 0x108, array step: 0x10 */
3282     __IO uint32_t TFLG;                              /**< Timer Flag Register, array offset: 0x10C, array step: 0x10 */
3283   } CHANNEL[2];
3284 } PIT_Type;
3285
3286 /* ----------------------------------------------------------------------------
3287    -- PIT Register Masks
3288    ---------------------------------------------------------------------------- */
3289
3290 /*!
3291  * @addtogroup PIT_Register_Masks PIT Register Masks
3292  * @{
3293  */
3294
3295 /*! @name MCR - PIT Module Control Register */
3296 #define PIT_MCR_FRZ_MASK                         (0x1U)
3297 #define PIT_MCR_FRZ_SHIFT                        (0U)
3298 #define PIT_MCR_FRZ(x)                           (((uint32_t)(((uint32_t)(x)) << PIT_MCR_FRZ_SHIFT)) & PIT_MCR_FRZ_MASK)
3299 #define PIT_MCR_MDIS_MASK                        (0x2U)
3300 #define PIT_MCR_MDIS_SHIFT                       (1U)
3301 #define PIT_MCR_MDIS(x)                          (((uint32_t)(((uint32_t)(x)) << PIT_MCR_MDIS_SHIFT)) & PIT_MCR_MDIS_MASK)
3302
3303 /*! @name LTMR64H - PIT Upper Lifetime Timer Register */
3304 #define PIT_LTMR64H_LTH_MASK                     (0xFFFFFFFFU)
3305 #define PIT_LTMR64H_LTH_SHIFT                    (0U)
3306 #define PIT_LTMR64H_LTH(x)                       (((uint32_t)(((uint32_t)(x)) << PIT_LTMR64H_LTH_SHIFT)) & PIT_LTMR64H_LTH_MASK)
3307
3308 /*! @name LTMR64L - PIT Lower Lifetime Timer Register */
3309 #define PIT_LTMR64L_LTL_MASK                     (0xFFFFFFFFU)
3310 #define PIT_LTMR64L_LTL_SHIFT                    (0U)
3311 #define PIT_LTMR64L_LTL(x)                       (((uint32_t)(((uint32_t)(x)) << PIT_LTMR64L_LTL_SHIFT)) & PIT_LTMR64L_LTL_MASK)
3312
3313 /*! @name LDVAL - Timer Load Value Register */
3314 #define PIT_LDVAL_TSV_MASK                       (0xFFFFFFFFU)
3315 #define PIT_LDVAL_TSV_SHIFT                      (0U)
3316 #define PIT_LDVAL_TSV(x)                         (((uint32_t)(((uint32_t)(x)) << PIT_LDVAL_TSV_SHIFT)) & PIT_LDVAL_TSV_MASK)
3317
3318 /* The count of PIT_LDVAL */
3319 #define PIT_LDVAL_COUNT                          (2U)
3320
3321 /*! @name CVAL - Current Timer Value Register */
3322 #define PIT_CVAL_TVL_MASK                        (0xFFFFFFFFU)
3323 #define PIT_CVAL_TVL_SHIFT                       (0U)
3324 #define PIT_CVAL_TVL(x)                          (((uint32_t)(((uint32_t)(x)) << PIT_CVAL_TVL_SHIFT)) & PIT_CVAL_TVL_MASK)
3325
3326 /* The count of PIT_CVAL */
3327 #define PIT_CVAL_COUNT                           (2U)
3328
3329 /*! @name TCTRL - Timer Control Register */
3330 #define PIT_TCTRL_TEN_MASK                       (0x1U)
3331 #define PIT_TCTRL_TEN_SHIFT                      (0U)
3332 #define PIT_TCTRL_TEN(x)                         (((uint32_t)(((uint32_t)(x)) << PIT_TCTRL_TEN_SHIFT)) & PIT_TCTRL_TEN_MASK)
3333 #define PIT_TCTRL_TIE_MASK                       (0x2U)
3334 #define PIT_TCTRL_TIE_SHIFT                      (1U)
3335 #define PIT_TCTRL_TIE(x)                         (((uint32_t)(((uint32_t)(x)) << PIT_TCTRL_TIE_SHIFT)) & PIT_TCTRL_TIE_MASK)
3336 #define PIT_TCTRL_CHN_MASK                       (0x4U)
3337 #define PIT_TCTRL_CHN_SHIFT                      (2U)
3338 #define PIT_TCTRL_CHN(x)                         (((uint32_t)(((uint32_t)(x)) << PIT_TCTRL_CHN_SHIFT)) & PIT_TCTRL_CHN_MASK)
3339
3340 /* The count of PIT_TCTRL */
3341 #define PIT_TCTRL_COUNT                          (2U)
3342
3343 /*! @name TFLG - Timer Flag Register */
3344 #define PIT_TFLG_TIF_MASK                        (0x1U)
3345 #define PIT_TFLG_TIF_SHIFT                       (0U)
3346 #define PIT_TFLG_TIF(x)                          (((uint32_t)(((uint32_t)(x)) << PIT_TFLG_TIF_SHIFT)) & PIT_TFLG_TIF_MASK)
3347
3348 /* The count of PIT_TFLG */
3349 #define PIT_TFLG_COUNT                           (2U)
3350
3351
3352 /*!
3353  * @}
3354  */ /* end of group PIT_Register_Masks */
3355
3356
3357 /* PIT - Peripheral instance base addresses */
3358 /** Peripheral PIT base address */
3359 #define PIT_BASE                                 (0x40037000u)
3360 /** Peripheral PIT base pointer */
3361 #define PIT                                      ((PIT_Type *)PIT_BASE)
3362 /** Array initializer of PIT peripheral base addresses */
3363 #define PIT_BASE_ADDRS                           { PIT_BASE }
3364 /** Array initializer of PIT peripheral base pointers */
3365 #define PIT_BASE_PTRS                            { PIT }
3366 /** Interrupt vectors for the PIT peripheral type */
3367 #define PIT_IRQS                                 { { PIT_IRQn, PIT_IRQn, PIT_IRQn, PIT_IRQn } }
3368
3369 /*!
3370  * @}
3371  */ /* end of group PIT_Peripheral_Access_Layer */
3372
3373
3374 /* ----------------------------------------------------------------------------
3375    -- PMC Peripheral Access Layer
3376    ---------------------------------------------------------------------------- */
3377
3378 /*!
3379  * @addtogroup PMC_Peripheral_Access_Layer PMC Peripheral Access Layer
3380  * @{
3381  */
3382
3383 /** PMC - Register Layout Typedef */
3384 typedef struct {
3385   __IO uint8_t LVDSC1;                             /**< Low Voltage Detect Status And Control 1 register, offset: 0x0 */
3386   __IO uint8_t LVDSC2;                             /**< Low Voltage Detect Status And Control 2 register, offset: 0x1 */
3387   __IO uint8_t REGSC;                              /**< Regulator Status And Control register, offset: 0x2 */
3388 } PMC_Type;
3389
3390 /* ----------------------------------------------------------------------------
3391    -- PMC Register Masks
3392    ---------------------------------------------------------------------------- */
3393
3394 /*!
3395  * @addtogroup PMC_Register_Masks PMC Register Masks
3396  * @{
3397  */
3398
3399 /*! @name LVDSC1 - Low Voltage Detect Status And Control 1 register */
3400 #define PMC_LVDSC1_LVDV_MASK                     (0x3U)
3401 #define PMC_LVDSC1_LVDV_SHIFT                    (0U)
3402 #define PMC_LVDSC1_LVDV(x)                       (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC1_LVDV_SHIFT)) & PMC_LVDSC1_LVDV_MASK)
3403 #define PMC_LVDSC1_LVDRE_MASK                    (0x10U)
3404 #define PMC_LVDSC1_LVDRE_SHIFT                   (4U)
3405 #define PMC_LVDSC1_LVDRE(x)                      (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC1_LVDRE_SHIFT)) & PMC_LVDSC1_LVDRE_MASK)
3406 #define PMC_LVDSC1_LVDIE_MASK                    (0x20U)
3407 #define PMC_LVDSC1_LVDIE_SHIFT                   (5U)
3408 #define PMC_LVDSC1_LVDIE(x)                      (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC1_LVDIE_SHIFT)) & PMC_LVDSC1_LVDIE_MASK)
3409 #define PMC_LVDSC1_LVDACK_MASK                   (0x40U)
3410 #define PMC_LVDSC1_LVDACK_SHIFT                  (6U)
3411 #define PMC_LVDSC1_LVDACK(x)                     (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC1_LVDACK_SHIFT)) & PMC_LVDSC1_LVDACK_MASK)
3412 #define PMC_LVDSC1_LVDF_MASK                     (0x80U)
3413 #define PMC_LVDSC1_LVDF_SHIFT                    (7U)
3414 #define PMC_LVDSC1_LVDF(x)                       (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC1_LVDF_SHIFT)) & PMC_LVDSC1_LVDF_MASK)
3415
3416 /*! @name LVDSC2 - Low Voltage Detect Status And Control 2 register */
3417 #define PMC_LVDSC2_LVWV_MASK                     (0x3U)
3418 #define PMC_LVDSC2_LVWV_SHIFT                    (0U)
3419 #define PMC_LVDSC2_LVWV(x)                       (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC2_LVWV_SHIFT)) & PMC_LVDSC2_LVWV_MASK)
3420 #define PMC_LVDSC2_LVWIE_MASK                    (0x20U)
3421 #define PMC_LVDSC2_LVWIE_SHIFT                   (5U)
3422 #define PMC_LVDSC2_LVWIE(x)                      (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC2_LVWIE_SHIFT)) & PMC_LVDSC2_LVWIE_MASK)
3423 #define PMC_LVDSC2_LVWACK_MASK                   (0x40U)
3424 #define PMC_LVDSC2_LVWACK_SHIFT                  (6U)
3425 #define PMC_LVDSC2_LVWACK(x)                     (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC2_LVWACK_SHIFT)) & PMC_LVDSC2_LVWACK_MASK)
3426 #define PMC_LVDSC2_LVWF_MASK                     (0x80U)
3427 #define PMC_LVDSC2_LVWF_SHIFT                    (7U)
3428 #define PMC_LVDSC2_LVWF(x)                       (((uint8_t)(((uint8_t)(x)) << PMC_LVDSC2_LVWF_SHIFT)) & PMC_LVDSC2_LVWF_MASK)
3429
3430 /*! @name REGSC - Regulator Status And Control register */
3431 #define PMC_REGSC_BGBE_MASK                      (0x1U)
3432 #define PMC_REGSC_BGBE_SHIFT                     (0U)
3433 #define PMC_REGSC_BGBE(x)                        (((uint8_t)(((uint8_t)(x)) << PMC_REGSC_BGBE_SHIFT)) & PMC_REGSC_BGBE_MASK)
3434 #define PMC_REGSC_REGONS_MASK                    (0x4U)
3435 #define PMC_REGSC_REGONS_SHIFT                   (2U)
3436 #define PMC_REGSC_REGONS(x)                      (((uint8_t)(((uint8_t)(x)) << PMC_REGSC_REGONS_SHIFT)) & PMC_REGSC_REGONS_MASK)
3437 #define PMC_REGSC_ACKISO_MASK                    (0x8U)
3438 #define PMC_REGSC_ACKISO_SHIFT                   (3U)
3439 #define PMC_REGSC_ACKISO(x)                      (((uint8_t)(((uint8_t)(x)) << PMC_REGSC_ACKISO_SHIFT)) & PMC_REGSC_ACKISO_MASK)
3440 #define PMC_REGSC_BGEN_MASK                      (0x10U)
3441 #define PMC_REGSC_BGEN_SHIFT                     (4U)
3442 #define PMC_REGSC_BGEN(x)                        (((uint8_t)(((uint8_t)(x)) << PMC_REGSC_BGEN_SHIFT)) & PMC_REGSC_BGEN_MASK)
3443
3444
3445 /*!
3446  * @}
3447  */ /* end of group PMC_Register_Masks */
3448
3449
3450 /* PMC - Peripheral instance base addresses */
3451 /** Peripheral PMC base address */
3452 #define PMC_BASE                                 (0x4007D000u)
3453 /** Peripheral PMC base pointer */
3454 #define PMC                                      ((PMC_Type *)PMC_BASE)
3455 /** Array initializer of PMC peripheral base addresses */
3456 #define PMC_BASE_ADDRS                           { PMC_BASE }
3457 /** Array initializer of PMC peripheral base pointers */
3458 #define PMC_BASE_PTRS                            { PMC }
3459 /** Interrupt vectors for the PMC peripheral type */
3460 #define PMC_IRQS                                 { LVD_LVW_IRQn }
3461
3462 /*!
3463  * @}
3464  */ /* end of group PMC_Peripheral_Access_Layer */
3465
3466
3467 /* ----------------------------------------------------------------------------
3468    -- PORT Peripheral Access Layer
3469    ---------------------------------------------------------------------------- */
3470
3471 /*!
3472  * @addtogroup PORT_Peripheral_Access_Layer PORT Peripheral Access Layer
3473  * @{
3474  */
3475
3476 /** PORT - Register Layout Typedef */
3477 typedef struct {
3478   __IO uint32_t PCR[32];                           /**< Pin Control Register n, array offset: 0x0, array step: 0x4 */
3479   __O  uint32_t GPCLR;                             /**< Global Pin Control Low Register, offset: 0x80 */
3480   __O  uint32_t GPCHR;                             /**< Global Pin Control High Register, offset: 0x84 */
3481        uint8_t RESERVED_0[24];
3482   __IO uint32_t ISFR;                              /**< Interrupt Status Flag Register, offset: 0xA0 */
3483 } PORT_Type;
3484
3485 /* ----------------------------------------------------------------------------
3486    -- PORT Register Masks
3487    ---------------------------------------------------------------------------- */
3488
3489 /*!
3490  * @addtogroup PORT_Register_Masks PORT Register Masks
3491  * @{
3492  */
3493
3494 /*! @name PCR - Pin Control Register n */
3495 #define PORT_PCR_PS_MASK                         (0x1U)
3496 #define PORT_PCR_PS_SHIFT                        (0U)
3497 #define PORT_PCR_PS(x)                           (((uint32_t)(((uint32_t)(x)) << PORT_PCR_PS_SHIFT)) & PORT_PCR_PS_MASK)
3498 #define PORT_PCR_PE_MASK                         (0x2U)
3499 #define PORT_PCR_PE_SHIFT                        (1U)
3500 #define PORT_PCR_PE(x)                           (((uint32_t)(((uint32_t)(x)) << PORT_PCR_PE_SHIFT)) & PORT_PCR_PE_MASK)
3501 #define PORT_PCR_SRE_MASK                        (0x4U)
3502 #define PORT_PCR_SRE_SHIFT                       (2U)
3503 #define PORT_PCR_SRE(x)                          (((uint32_t)(((uint32_t)(x)) << PORT_PCR_SRE_SHIFT)) & PORT_PCR_SRE_MASK)
3504 #define PORT_PCR_PFE_MASK                        (0x10U)
3505 #define PORT_PCR_PFE_SHIFT                       (4U)
3506 #define PORT_PCR_PFE(x)                          (((uint32_t)(((uint32_t)(x)) << PORT_PCR_PFE_SHIFT)) & PORT_PCR_PFE_MASK)
3507 #define PORT_PCR_DSE_MASK                        (0x40U)
3508 #define PORT_PCR_DSE_SHIFT                       (6U)
3509 #define PORT_PCR_DSE(x)                          (((uint32_t)(((uint32_t)(x)) << PORT_PCR_DSE_SHIFT)) & PORT_PCR_DSE_MASK)
3510 #define PORT_PCR_MUX_MASK                        (0x700U)
3511 #define PORT_PCR_MUX_SHIFT                       (8U)
3512 #define PORT_PCR_MUX(x)                          (((uint32_t)(((uint32_t)(x)) << PORT_PCR_MUX_SHIFT)) & PORT_PCR_MUX_MASK)
3513 #define PORT_PCR_IRQC_MASK                       (0xF0000U)
3514 #define PORT_PCR_IRQC_SHIFT                      (16U)
3515 #define PORT_PCR_IRQC(x)                         (((uint32_t)(((uint32_t)(x)) << PORT_PCR_IRQC_SHIFT)) & PORT_PCR_IRQC_MASK)
3516 #define PORT_PCR_ISF_MASK                        (0x1000000U)
3517 #define PORT_PCR_ISF_SHIFT                       (24U)
3518 #define PORT_PCR_ISF(x)                          (((uint32_t)(((uint32_t)(x)) << PORT_PCR_ISF_SHIFT)) & PORT_PCR_ISF_MASK)
3519
3520 /* The count of PORT_PCR */
3521 #define PORT_PCR_COUNT                           (32U)
3522
3523 /*! @name GPCLR - Global Pin Control Low Register */
3524 #define PORT_GPCLR_GPWD_MASK                     (0xFFFFU)
3525 #define PORT_GPCLR_GPWD_SHIFT                    (0U)
3526 #define PORT_GPCLR_GPWD(x)                       (((uint32_t)(((uint32_t)(x)) << PORT_GPCLR_GPWD_SHIFT)) & PORT_GPCLR_GPWD_MASK)
3527 #define PORT_GPCLR_GPWE_MASK                     (0xFFFF0000U)
3528 #define PORT_GPCLR_GPWE_SHIFT                    (16U)
3529 #define PORT_GPCLR_GPWE(x)                       (((uint32_t)(((uint32_t)(x)) << PORT_GPCLR_GPWE_SHIFT)) & PORT_GPCLR_GPWE_MASK)
3530
3531 /*! @name GPCHR - Global Pin Control High Register */
3532 #define PORT_GPCHR_GPWD_MASK                     (0xFFFFU)
3533 #define PORT_GPCHR_GPWD_SHIFT                    (0U)
3534 #define PORT_GPCHR_GPWD(x)                       (((uint32_t)(((uint32_t)(x)) << PORT_GPCHR_GPWD_SHIFT)) & PORT_GPCHR_GPWD_MASK)
3535 #define PORT_GPCHR_GPWE_MASK                     (0xFFFF0000U)
3536 #define PORT_GPCHR_GPWE_SHIFT                    (16U)
3537 #define PORT_GPCHR_GPWE(x)                       (((uint32_t)(((uint32_t)(x)) << PORT_GPCHR_GPWE_SHIFT)) & PORT_GPCHR_GPWE_MASK)
3538
3539 /*! @name ISFR - Interrupt Status Flag Register */
3540 #define PORT_ISFR_ISF_MASK                       (0xFFFFFFFFU)
3541 #define PORT_ISFR_ISF_SHIFT                      (0U)
3542 #define PORT_ISFR_ISF(x)                         (((uint32_t)(((uint32_t)(x)) << PORT_ISFR_ISF_SHIFT)) & PORT_ISFR_ISF_MASK)
3543
3544
3545 /*!
3546  * @}
3547  */ /* end of group PORT_Register_Masks */
3548
3549
3550 /* PORT - Peripheral instance base addresses */
3551 /** Peripheral PORTA base address */
3552 #define PORTA_BASE                               (0x40049000u)
3553 /** Peripheral PORTA base pointer */
3554 #define PORTA                                    ((PORT_Type *)PORTA_BASE)
3555 /** Peripheral PORTB base address */
3556 #define PORTB_BASE                               (0x4004A000u)
3557 /** Peripheral PORTB base pointer */
3558 #define PORTB                                    ((PORT_Type *)PORTB_BASE)
3559 /** Peripheral PORTC base address */
3560 #define PORTC_BASE                               (0x4004B000u)
3561 /** Peripheral PORTC base pointer */
3562 #define PORTC                                    ((PORT_Type *)PORTC_BASE)
3563 /** Peripheral PORTD base address */
3564 #define PORTD_BASE                               (0x4004C000u)
3565 /** Peripheral PORTD base pointer */
3566 #define PORTD                                    ((PORT_Type *)PORTD_BASE)
3567 /** Peripheral PORTE base address */
3568 #define PORTE_BASE                               (0x4004D000u)
3569 /** Peripheral PORTE base pointer */
3570 #define PORTE                                    ((PORT_Type *)PORTE_BASE)
3571 /** Array initializer of PORT peripheral base addresses */
3572 #define PORT_BASE_ADDRS                          { PORTA_BASE, PORTB_BASE, PORTC_BASE, PORTD_BASE, PORTE_BASE }
3573 /** Array initializer of PORT peripheral base pointers */
3574 #define PORT_BASE_PTRS                           { PORTA, PORTB, PORTC, PORTD, PORTE }
3575 /** Interrupt vectors for the PORT peripheral type */
3576 #define PORT_IRQS                                { PORTA_IRQn, NotAvail_IRQn, PORTC_PORTD_IRQn, PORTC_PORTD_IRQn, NotAvail_IRQn }
3577
3578 /*!
3579  * @}
3580  */ /* end of group PORT_Peripheral_Access_Layer */
3581
3582
3583 /* ----------------------------------------------------------------------------
3584    -- RCM Peripheral Access Layer
3585    ---------------------------------------------------------------------------- */
3586
3587 /*!
3588  * @addtogroup RCM_Peripheral_Access_Layer RCM Peripheral Access Layer
3589  * @{
3590  */
3591
3592 /** RCM - Register Layout Typedef */
3593 typedef struct {
3594   __I  uint8_t SRS0;                               /**< System Reset Status Register 0, offset: 0x0 */
3595   __I  uint8_t SRS1;                               /**< System Reset Status Register 1, offset: 0x1 */
3596        uint8_t RESERVED_0[2];
3597   __IO uint8_t RPFC;                               /**< Reset Pin Filter Control register, offset: 0x4 */
3598   __IO uint8_t RPFW;                               /**< Reset Pin Filter Width register, offset: 0x5 */
3599 } RCM_Type;
3600
3601 /* ----------------------------------------------------------------------------
3602    -- RCM Register Masks
3603    ---------------------------------------------------------------------------- */
3604
3605 /*!
3606  * @addtogroup RCM_Register_Masks RCM Register Masks
3607  * @{
3608  */
3609
3610 /*! @name SRS0 - System Reset Status Register 0 */
3611 #define RCM_SRS0_WAKEUP_MASK                     (0x1U)
3612 #define RCM_SRS0_WAKEUP_SHIFT                    (0U)
3613 #define RCM_SRS0_WAKEUP(x)                       (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_WAKEUP_SHIFT)) & RCM_SRS0_WAKEUP_MASK)
3614 #define RCM_SRS0_LVD_MASK                        (0x2U)
3615 #define RCM_SRS0_LVD_SHIFT                       (1U)
3616 #define RCM_SRS0_LVD(x)                          (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_LVD_SHIFT)) & RCM_SRS0_LVD_MASK)
3617 #define RCM_SRS0_LOC_MASK                        (0x4U)
3618 #define RCM_SRS0_LOC_SHIFT                       (2U)
3619 #define RCM_SRS0_LOC(x)                          (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_LOC_SHIFT)) & RCM_SRS0_LOC_MASK)
3620 #define RCM_SRS0_LOL_MASK                        (0x8U)
3621 #define RCM_SRS0_LOL_SHIFT                       (3U)
3622 #define RCM_SRS0_LOL(x)                          (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_LOL_SHIFT)) & RCM_SRS0_LOL_MASK)
3623 #define RCM_SRS0_WDOG_MASK                       (0x20U)
3624 #define RCM_SRS0_WDOG_SHIFT                      (5U)
3625 #define RCM_SRS0_WDOG(x)                         (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_WDOG_SHIFT)) & RCM_SRS0_WDOG_MASK)
3626 #define RCM_SRS0_PIN_MASK                        (0x40U)
3627 #define RCM_SRS0_PIN_SHIFT                       (6U)
3628 #define RCM_SRS0_PIN(x)                          (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_PIN_SHIFT)) & RCM_SRS0_PIN_MASK)
3629 #define RCM_SRS0_POR_MASK                        (0x80U)
3630 #define RCM_SRS0_POR_SHIFT                       (7U)
3631 #define RCM_SRS0_POR(x)                          (((uint8_t)(((uint8_t)(x)) << RCM_SRS0_POR_SHIFT)) & RCM_SRS0_POR_MASK)
3632
3633 /*! @name SRS1 - System Reset Status Register 1 */
3634 #define RCM_SRS1_LOCKUP_MASK                     (0x2U)
3635 #define RCM_SRS1_LOCKUP_SHIFT                    (1U)
3636 #define RCM_SRS1_LOCKUP(x)                       (((uint8_t)(((uint8_t)(x)) << RCM_SRS1_LOCKUP_SHIFT)) & RCM_SRS1_LOCKUP_MASK)
3637 #define RCM_SRS1_SW_MASK                         (0x4U)
3638 #define RCM_SRS1_SW_SHIFT                        (2U)
3639 #define RCM_SRS1_SW(x)                           (((uint8_t)(((uint8_t)(x)) << RCM_SRS1_SW_SHIFT)) & RCM_SRS1_SW_MASK)
3640 #define RCM_SRS1_MDM_AP_MASK                     (0x8U)
3641 #define RCM_SRS1_MDM_AP_SHIFT                    (3U)
3642 #define RCM_SRS1_MDM_AP(x)                       (((uint8_t)(((uint8_t)(x)) << RCM_SRS1_MDM_AP_SHIFT)) & RCM_SRS1_MDM_AP_MASK)
3643 #define RCM_SRS1_SACKERR_MASK                    (0x20U)
3644 #define RCM_SRS1_SACKERR_SHIFT                   (5U)
3645 #define RCM_SRS1_SACKERR(x)                      (((uint8_t)(((uint8_t)(x)) << RCM_SRS1_SACKERR_SHIFT)) & RCM_SRS1_SACKERR_MASK)
3646
3647 /*! @name RPFC - Reset Pin Filter Control register */
3648 #define RCM_RPFC_RSTFLTSRW_MASK                  (0x3U)
3649 #define RCM_RPFC_RSTFLTSRW_SHIFT                 (0U)
3650 #define RCM_RPFC_RSTFLTSRW(x)                    (((uint8_t)(((uint8_t)(x)) << RCM_RPFC_RSTFLTSRW_SHIFT)) & RCM_RPFC_RSTFLTSRW_MASK)
3651 #define RCM_RPFC_RSTFLTSS_MASK                   (0x4U)
3652 #define RCM_RPFC_RSTFLTSS_SHIFT                  (2U)
3653 #define RCM_RPFC_RSTFLTSS(x)                     (((uint8_t)(((uint8_t)(x)) << RCM_RPFC_RSTFLTSS_SHIFT)) & RCM_RPFC_RSTFLTSS_MASK)
3654
3655 /*! @name RPFW - Reset Pin Filter Width register */
3656 #define RCM_RPFW_RSTFLTSEL_MASK                  (0x1FU)
3657 #define RCM_RPFW_RSTFLTSEL_SHIFT                 (0U)
3658 #define RCM_RPFW_RSTFLTSEL(x)                    (((uint8_t)(((uint8_t)(x)) << RCM_RPFW_RSTFLTSEL_SHIFT)) & RCM_RPFW_RSTFLTSEL_MASK)
3659
3660
3661 /*!
3662  * @}
3663  */ /* end of group RCM_Register_Masks */
3664
3665
3666 /* RCM - Peripheral instance base addresses */
3667 /** Peripheral RCM base address */
3668 #define RCM_BASE                                 (0x4007F000u)
3669 /** Peripheral RCM base pointer */
3670 #define RCM                                      ((RCM_Type *)RCM_BASE)
3671 /** Array initializer of RCM peripheral base addresses */
3672 #define RCM_BASE_ADDRS                           { RCM_BASE }
3673 /** Array initializer of RCM peripheral base pointers */
3674 #define RCM_BASE_PTRS                            { RCM }
3675
3676 /*!
3677  * @}
3678  */ /* end of group RCM_Peripheral_Access_Layer */
3679
3680
3681 /* ----------------------------------------------------------------------------
3682    -- ROM Peripheral Access Layer
3683    ---------------------------------------------------------------------------- */
3684
3685 /*!
3686  * @addtogroup ROM_Peripheral_Access_Layer ROM Peripheral Access Layer
3687  * @{
3688  */
3689
3690 /** ROM - Register Layout Typedef */
3691 typedef struct {
3692   __I  uint32_t ENTRY[3];                          /**< Entry, array offset: 0x0, array step: 0x4 */
3693   __I  uint32_t TABLEMARK;                         /**< End of Table Marker Register, offset: 0xC */
3694        uint8_t RESERVED_0[4028];
3695   __I  uint32_t SYSACCESS;                         /**< System Access Register, offset: 0xFCC */
3696   __I  uint32_t PERIPHID4;                         /**< Peripheral ID Register, offset: 0xFD0 */
3697   __I  uint32_t PERIPHID5;                         /**< Peripheral ID Register, offset: 0xFD4 */
3698   __I  uint32_t PERIPHID6;                         /**< Peripheral ID Register, offset: 0xFD8 */
3699   __I  uint32_t PERIPHID7;                         /**< Peripheral ID Register, offset: 0xFDC */
3700   __I  uint32_t PERIPHID0;                         /**< Peripheral ID Register, offset: 0xFE0 */
3701   __I  uint32_t PERIPHID1;                         /**< Peripheral ID Register, offset: 0xFE4 */
3702   __I  uint32_t PERIPHID2;                         /**< Peripheral ID Register, offset: 0xFE8 */
3703   __I  uint32_t PERIPHID3;                         /**< Peripheral ID Register, offset: 0xFEC */
3704   __I  uint32_t COMPID[4];                         /**< Component ID Register, array offset: 0xFF0, array step: 0x4 */
3705 } ROM_Type;
3706
3707 /* ----------------------------------------------------------------------------
3708    -- ROM Register Masks
3709    ---------------------------------------------------------------------------- */
3710
3711 /*!
3712  * @addtogroup ROM_Register_Masks ROM Register Masks
3713  * @{
3714  */
3715
3716 /*! @name ENTRY - Entry */
3717 #define ROM_ENTRY_ENTRY_MASK                     (0xFFFFFFFFU)
3718 #define ROM_ENTRY_ENTRY_SHIFT                    (0U)
3719 #define ROM_ENTRY_ENTRY(x)                       (((uint32_t)(((uint32_t)(x)) << ROM_ENTRY_ENTRY_SHIFT)) & ROM_ENTRY_ENTRY_MASK)
3720
3721 /* The count of ROM_ENTRY */
3722 #define ROM_ENTRY_COUNT                          (3U)
3723
3724 /*! @name TABLEMARK - End of Table Marker Register */
3725 #define ROM_TABLEMARK_MARK_MASK                  (0xFFFFFFFFU)
3726 #define ROM_TABLEMARK_MARK_SHIFT                 (0U)
3727 #define ROM_TABLEMARK_MARK(x)                    (((uint32_t)(((uint32_t)(x)) << ROM_TABLEMARK_MARK_SHIFT)) & ROM_TABLEMARK_MARK_MASK)
3728
3729 /*! @name SYSACCESS - System Access Register */
3730 #define ROM_SYSACCESS_SYSACCESS_MASK             (0xFFFFFFFFU)
3731 #define ROM_SYSACCESS_SYSACCESS_SHIFT            (0U)
3732 #define ROM_SYSACCESS_SYSACCESS(x)               (((uint32_t)(((uint32_t)(x)) << ROM_SYSACCESS_SYSACCESS_SHIFT)) & ROM_SYSACCESS_SYSACCESS_MASK)
3733
3734 /*! @name PERIPHID4 - Peripheral ID Register */
3735 #define ROM_PERIPHID4_PERIPHID_MASK              (0xFFFFFFFFU)
3736 #define ROM_PERIPHID4_PERIPHID_SHIFT             (0U)
3737 #define ROM_PERIPHID4_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID4_PERIPHID_SHIFT)) & ROM_PERIPHID4_PERIPHID_MASK)
3738
3739 /*! @name PERIPHID5 - Peripheral ID Register */
3740 #define ROM_PERIPHID5_PERIPHID_MASK              (0xFFFFFFFFU)
3741 #define ROM_PERIPHID5_PERIPHID_SHIFT             (0U)
3742 #define ROM_PERIPHID5_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID5_PERIPHID_SHIFT)) & ROM_PERIPHID5_PERIPHID_MASK)
3743
3744 /*! @name PERIPHID6 - Peripheral ID Register */
3745 #define ROM_PERIPHID6_PERIPHID_MASK              (0xFFFFFFFFU)
3746 #define ROM_PERIPHID6_PERIPHID_SHIFT             (0U)
3747 #define ROM_PERIPHID6_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID6_PERIPHID_SHIFT)) & ROM_PERIPHID6_PERIPHID_MASK)
3748
3749 /*! @name PERIPHID7 - Peripheral ID Register */
3750 #define ROM_PERIPHID7_PERIPHID_MASK              (0xFFFFFFFFU)
3751 #define ROM_PERIPHID7_PERIPHID_SHIFT             (0U)
3752 #define ROM_PERIPHID7_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID7_PERIPHID_SHIFT)) & ROM_PERIPHID7_PERIPHID_MASK)
3753
3754 /*! @name PERIPHID0 - Peripheral ID Register */
3755 #define ROM_PERIPHID0_PERIPHID_MASK              (0xFFFFFFFFU)
3756 #define ROM_PERIPHID0_PERIPHID_SHIFT             (0U)
3757 #define ROM_PERIPHID0_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID0_PERIPHID_SHIFT)) & ROM_PERIPHID0_PERIPHID_MASK)
3758
3759 /*! @name PERIPHID1 - Peripheral ID Register */
3760 #define ROM_PERIPHID1_PERIPHID_MASK              (0xFFFFFFFFU)
3761 #define ROM_PERIPHID1_PERIPHID_SHIFT             (0U)
3762 #define ROM_PERIPHID1_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID1_PERIPHID_SHIFT)) & ROM_PERIPHID1_PERIPHID_MASK)
3763
3764 /*! @name PERIPHID2 - Peripheral ID Register */
3765 #define ROM_PERIPHID2_PERIPHID_MASK              (0xFFFFFFFFU)
3766 #define ROM_PERIPHID2_PERIPHID_SHIFT             (0U)
3767 #define ROM_PERIPHID2_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID2_PERIPHID_SHIFT)) & ROM_PERIPHID2_PERIPHID_MASK)
3768
3769 /*! @name PERIPHID3 - Peripheral ID Register */
3770 #define ROM_PERIPHID3_PERIPHID_MASK              (0xFFFFFFFFU)
3771 #define ROM_PERIPHID3_PERIPHID_SHIFT             (0U)
3772 #define ROM_PERIPHID3_PERIPHID(x)                (((uint32_t)(((uint32_t)(x)) << ROM_PERIPHID3_PERIPHID_SHIFT)) & ROM_PERIPHID3_PERIPHID_MASK)
3773
3774 /*! @name COMPID - Component ID Register */
3775 #define ROM_COMPID_COMPID_MASK                   (0xFFFFFFFFU)
3776 #define ROM_COMPID_COMPID_SHIFT                  (0U)
3777 #define ROM_COMPID_COMPID(x)                     (((uint32_t)(((uint32_t)(x)) << ROM_COMPID_COMPID_SHIFT)) & ROM_COMPID_COMPID_MASK)
3778
3779 /* The count of ROM_COMPID */
3780 #define ROM_COMPID_COUNT                         (4U)
3781
3782
3783 /*!
3784  * @}
3785  */ /* end of group ROM_Register_Masks */
3786
3787
3788 /* ROM - Peripheral instance base addresses */
3789 /** Peripheral ROM base address */
3790 #define ROM_BASE                                 (0xF0002000u)
3791 /** Peripheral ROM base pointer */
3792 #define ROM                                      ((ROM_Type *)ROM_BASE)
3793 /** Array initializer of ROM peripheral base addresses */
3794 #define ROM_BASE_ADDRS                           { ROM_BASE }
3795 /** Array initializer of ROM peripheral base pointers */
3796 #define ROM_BASE_PTRS                            { ROM }
3797
3798 /*!
3799  * @}
3800  */ /* end of group ROM_Peripheral_Access_Layer */
3801
3802
3803 /* ----------------------------------------------------------------------------
3804    -- RTC Peripheral Access Layer
3805    ---------------------------------------------------------------------------- */
3806
3807 /*!
3808  * @addtogroup RTC_Peripheral_Access_Layer RTC Peripheral Access Layer
3809  * @{
3810  */
3811
3812 /** RTC - Register Layout Typedef */
3813 typedef struct {
3814   __IO uint32_t TSR;                               /**< RTC Time Seconds Register, offset: 0x0 */
3815   __IO uint32_t TPR;                               /**< RTC Time Prescaler Register, offset: 0x4 */
3816   __IO uint32_t TAR;                               /**< RTC Time Alarm Register, offset: 0x8 */
3817   __IO uint32_t TCR;                               /**< RTC Time Compensation Register, offset: 0xC */
3818   __IO uint32_t CR;                                /**< RTC Control Register, offset: 0x10 */
3819   __IO uint32_t SR;                                /**< RTC Status Register, offset: 0x14 */
3820   __IO uint32_t LR;                                /**< RTC Lock Register, offset: 0x18 */
3821   __IO uint32_t IER;                               /**< RTC Interrupt Enable Register, offset: 0x1C */
3822 } RTC_Type;
3823
3824 /* ----------------------------------------------------------------------------
3825    -- RTC Register Masks
3826    ---------------------------------------------------------------------------- */
3827
3828 /*!
3829  * @addtogroup RTC_Register_Masks RTC Register Masks
3830  * @{
3831  */
3832
3833 /*! @name TSR - RTC Time Seconds Register */
3834 #define RTC_TSR_TSR_MASK                         (0xFFFFFFFFU)
3835 #define RTC_TSR_TSR_SHIFT                        (0U)
3836 #define RTC_TSR_TSR(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TSR_TSR_SHIFT)) & RTC_TSR_TSR_MASK)
3837
3838 /*! @name TPR - RTC Time Prescaler Register */
3839 #define RTC_TPR_TPR_MASK                         (0xFFFFU)
3840 #define RTC_TPR_TPR_SHIFT                        (0U)
3841 #define RTC_TPR_TPR(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TPR_TPR_SHIFT)) & RTC_TPR_TPR_MASK)
3842
3843 /*! @name TAR - RTC Time Alarm Register */
3844 #define RTC_TAR_TAR_MASK                         (0xFFFFFFFFU)
3845 #define RTC_TAR_TAR_SHIFT                        (0U)
3846 #define RTC_TAR_TAR(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TAR_TAR_SHIFT)) & RTC_TAR_TAR_MASK)
3847
3848 /*! @name TCR - RTC Time Compensation Register */
3849 #define RTC_TCR_TCR_MASK                         (0xFFU)
3850 #define RTC_TCR_TCR_SHIFT                        (0U)
3851 #define RTC_TCR_TCR(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TCR_TCR_SHIFT)) & RTC_TCR_TCR_MASK)
3852 #define RTC_TCR_CIR_MASK                         (0xFF00U)
3853 #define RTC_TCR_CIR_SHIFT                        (8U)
3854 #define RTC_TCR_CIR(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TCR_CIR_SHIFT)) & RTC_TCR_CIR_MASK)
3855 #define RTC_TCR_TCV_MASK                         (0xFF0000U)
3856 #define RTC_TCR_TCV_SHIFT                        (16U)
3857 #define RTC_TCR_TCV(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TCR_TCV_SHIFT)) & RTC_TCR_TCV_MASK)
3858 #define RTC_TCR_CIC_MASK                         (0xFF000000U)
3859 #define RTC_TCR_CIC_SHIFT                        (24U)
3860 #define RTC_TCR_CIC(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_TCR_CIC_SHIFT)) & RTC_TCR_CIC_MASK)
3861
3862 /*! @name CR - RTC Control Register */
3863 #define RTC_CR_SWR_MASK                          (0x1U)
3864 #define RTC_CR_SWR_SHIFT                         (0U)
3865 #define RTC_CR_SWR(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_CR_SWR_SHIFT)) & RTC_CR_SWR_MASK)
3866 #define RTC_CR_WPE_MASK                          (0x2U)
3867 #define RTC_CR_WPE_SHIFT                         (1U)
3868 #define RTC_CR_WPE(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_CR_WPE_SHIFT)) & RTC_CR_WPE_MASK)
3869 #define RTC_CR_SUP_MASK                          (0x4U)
3870 #define RTC_CR_SUP_SHIFT                         (2U)
3871 #define RTC_CR_SUP(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_CR_SUP_SHIFT)) & RTC_CR_SUP_MASK)
3872 #define RTC_CR_UM_MASK                           (0x8U)
3873 #define RTC_CR_UM_SHIFT                          (3U)
3874 #define RTC_CR_UM(x)                             (((uint32_t)(((uint32_t)(x)) << RTC_CR_UM_SHIFT)) & RTC_CR_UM_MASK)
3875 #define RTC_CR_WPS_MASK                          (0x10U)
3876 #define RTC_CR_WPS_SHIFT                         (4U)
3877 #define RTC_CR_WPS(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_CR_WPS_SHIFT)) & RTC_CR_WPS_MASK)
3878 #define RTC_CR_OSCE_MASK                         (0x100U)
3879 #define RTC_CR_OSCE_SHIFT                        (8U)
3880 #define RTC_CR_OSCE(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_CR_OSCE_SHIFT)) & RTC_CR_OSCE_MASK)
3881 #define RTC_CR_CLKO_MASK                         (0x200U)
3882 #define RTC_CR_CLKO_SHIFT                        (9U)
3883 #define RTC_CR_CLKO(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_CR_CLKO_SHIFT)) & RTC_CR_CLKO_MASK)
3884 #define RTC_CR_SC16P_MASK                        (0x400U)
3885 #define RTC_CR_SC16P_SHIFT                       (10U)
3886 #define RTC_CR_SC16P(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_CR_SC16P_SHIFT)) & RTC_CR_SC16P_MASK)
3887 #define RTC_CR_SC8P_MASK                         (0x800U)
3888 #define RTC_CR_SC8P_SHIFT                        (11U)
3889 #define RTC_CR_SC8P(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_CR_SC8P_SHIFT)) & RTC_CR_SC8P_MASK)
3890 #define RTC_CR_SC4P_MASK                         (0x1000U)
3891 #define RTC_CR_SC4P_SHIFT                        (12U)
3892 #define RTC_CR_SC4P(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_CR_SC4P_SHIFT)) & RTC_CR_SC4P_MASK)
3893 #define RTC_CR_SC2P_MASK                         (0x2000U)
3894 #define RTC_CR_SC2P_SHIFT                        (13U)
3895 #define RTC_CR_SC2P(x)                           (((uint32_t)(((uint32_t)(x)) << RTC_CR_SC2P_SHIFT)) & RTC_CR_SC2P_MASK)
3896
3897 /*! @name SR - RTC Status Register */
3898 #define RTC_SR_TIF_MASK                          (0x1U)
3899 #define RTC_SR_TIF_SHIFT                         (0U)
3900 #define RTC_SR_TIF(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_SR_TIF_SHIFT)) & RTC_SR_TIF_MASK)
3901 #define RTC_SR_TOF_MASK                          (0x2U)
3902 #define RTC_SR_TOF_SHIFT                         (1U)
3903 #define RTC_SR_TOF(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_SR_TOF_SHIFT)) & RTC_SR_TOF_MASK)
3904 #define RTC_SR_TAF_MASK                          (0x4U)
3905 #define RTC_SR_TAF_SHIFT                         (2U)
3906 #define RTC_SR_TAF(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_SR_TAF_SHIFT)) & RTC_SR_TAF_MASK)
3907 #define RTC_SR_TCE_MASK                          (0x10U)
3908 #define RTC_SR_TCE_SHIFT                         (4U)
3909 #define RTC_SR_TCE(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_SR_TCE_SHIFT)) & RTC_SR_TCE_MASK)
3910
3911 /*! @name LR - RTC Lock Register */
3912 #define RTC_LR_TCL_MASK                          (0x8U)
3913 #define RTC_LR_TCL_SHIFT                         (3U)
3914 #define RTC_LR_TCL(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_LR_TCL_SHIFT)) & RTC_LR_TCL_MASK)
3915 #define RTC_LR_CRL_MASK                          (0x10U)
3916 #define RTC_LR_CRL_SHIFT                         (4U)
3917 #define RTC_LR_CRL(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_LR_CRL_SHIFT)) & RTC_LR_CRL_MASK)
3918 #define RTC_LR_SRL_MASK                          (0x20U)
3919 #define RTC_LR_SRL_SHIFT                         (5U)
3920 #define RTC_LR_SRL(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_LR_SRL_SHIFT)) & RTC_LR_SRL_MASK)
3921 #define RTC_LR_LRL_MASK                          (0x40U)
3922 #define RTC_LR_LRL_SHIFT                         (6U)
3923 #define RTC_LR_LRL(x)                            (((uint32_t)(((uint32_t)(x)) << RTC_LR_LRL_SHIFT)) & RTC_LR_LRL_MASK)
3924
3925 /*! @name IER - RTC Interrupt Enable Register */
3926 #define RTC_IER_TIIE_MASK                        (0x1U)
3927 #define RTC_IER_TIIE_SHIFT                       (0U)
3928 #define RTC_IER_TIIE(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_IER_TIIE_SHIFT)) & RTC_IER_TIIE_MASK)
3929 #define RTC_IER_TOIE_MASK                        (0x2U)
3930 #define RTC_IER_TOIE_SHIFT                       (1U)
3931 #define RTC_IER_TOIE(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_IER_TOIE_SHIFT)) & RTC_IER_TOIE_MASK)
3932 #define RTC_IER_TAIE_MASK                        (0x4U)
3933 #define RTC_IER_TAIE_SHIFT                       (2U)
3934 #define RTC_IER_TAIE(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_IER_TAIE_SHIFT)) & RTC_IER_TAIE_MASK)
3935 #define RTC_IER_TSIE_MASK                        (0x10U)
3936 #define RTC_IER_TSIE_SHIFT                       (4U)
3937 #define RTC_IER_TSIE(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_IER_TSIE_SHIFT)) & RTC_IER_TSIE_MASK)
3938 #define RTC_IER_WPON_MASK                        (0x80U)
3939 #define RTC_IER_WPON_SHIFT                       (7U)
3940 #define RTC_IER_WPON(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_IER_WPON_SHIFT)) & RTC_IER_WPON_MASK)
3941
3942
3943 /*!
3944  * @}
3945  */ /* end of group RTC_Register_Masks */
3946
3947
3948 /* RTC - Peripheral instance base addresses */
3949 /** Peripheral RTC base address */
3950 #define RTC_BASE                                 (0x4003D000u)
3951 /** Peripheral RTC base pointer */
3952 #define RTC                                      ((RTC_Type *)RTC_BASE)
3953 /** Array initializer of RTC peripheral base addresses */
3954 #define RTC_BASE_ADDRS                           { RTC_BASE }
3955 /** Array initializer of RTC peripheral base pointers */
3956 #define RTC_BASE_PTRS                            { RTC }
3957 /** Interrupt vectors for the RTC peripheral type */
3958 #define RTC_IRQS                                 { RTC_IRQn }
3959 #define RTC_SECONDS_IRQS                         { RTC_Seconds_IRQn }
3960
3961 /*!
3962  * @}
3963  */ /* end of group RTC_Peripheral_Access_Layer */
3964
3965
3966 /* ----------------------------------------------------------------------------
3967    -- SIM Peripheral Access Layer
3968    ---------------------------------------------------------------------------- */
3969
3970 /*!
3971  * @addtogroup SIM_Peripheral_Access_Layer SIM Peripheral Access Layer
3972  * @{
3973  */
3974
3975 /** SIM - Register Layout Typedef */
3976 typedef struct {
3977   __IO uint32_t SOPT1;                             /**< System Options Register 1, offset: 0x0 */
3978   __IO uint32_t SOPT1CFG;                          /**< SOPT1 Configuration Register, offset: 0x4 */
3979        uint8_t RESERVED_0[4092];
3980   __IO uint32_t SOPT2;                             /**< System Options Register 2, offset: 0x1004 */
3981        uint8_t RESERVED_1[4];
3982   __IO uint32_t SOPT4;                             /**< System Options Register 4, offset: 0x100C */
3983   __IO uint32_t SOPT5;                             /**< System Options Register 5, offset: 0x1010 */
3984        uint8_t RESERVED_2[4];
3985   __IO uint32_t SOPT7;                             /**< System Options Register 7, offset: 0x1018 */
3986        uint8_t RESERVED_3[8];
3987   __I  uint32_t SDID;                              /**< System Device Identification Register, offset: 0x1024 */
3988        uint8_t RESERVED_4[12];
3989   __IO uint32_t SCGC4;                             /**< System Clock Gating Control Register 4, offset: 0x1034 */
3990   __IO uint32_t SCGC5;                             /**< System Clock Gating Control Register 5, offset: 0x1038 */
3991   __IO uint32_t SCGC6;                             /**< System Clock Gating Control Register 6, offset: 0x103C */
3992   __IO uint32_t SCGC7;                             /**< System Clock Gating Control Register 7, offset: 0x1040 */
3993   __IO uint32_t CLKDIV1;                           /**< System Clock Divider Register 1, offset: 0x1044 */
3994        uint8_t RESERVED_5[4];
3995   __IO uint32_t FCFG1;                             /**< Flash Configuration Register 1, offset: 0x104C */
3996   __I  uint32_t FCFG2;                             /**< Flash Configuration Register 2, offset: 0x1050 */
3997        uint8_t RESERVED_6[4];
3998   __I  uint32_t UIDMH;                             /**< Unique Identification Register Mid-High, offset: 0x1058 */
3999   __I  uint32_t UIDML;                             /**< Unique Identification Register Mid Low, offset: 0x105C */
4000   __I  uint32_t UIDL;                              /**< Unique Identification Register Low, offset: 0x1060 */
4001        uint8_t RESERVED_7[156];
4002   __IO uint32_t COPC;                              /**< COP Control Register, offset: 0x1100 */
4003   __O  uint32_t SRVCOP;                            /**< Service COP, offset: 0x1104 */
4004 } SIM_Type;
4005
4006 /* ----------------------------------------------------------------------------
4007    -- SIM Register Masks
4008    ---------------------------------------------------------------------------- */
4009
4010 /*!
4011  * @addtogroup SIM_Register_Masks SIM Register Masks
4012  * @{
4013  */
4014
4015 /*! @name SOPT1 - System Options Register 1 */
4016 #define SIM_SOPT1_OSC32KSEL_MASK                 (0xC0000U)
4017 #define SIM_SOPT1_OSC32KSEL_SHIFT                (18U)
4018 #define SIM_SOPT1_OSC32KSEL(x)                   (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1_OSC32KSEL_SHIFT)) & SIM_SOPT1_OSC32KSEL_MASK)
4019 #define SIM_SOPT1_USBVSTBY_MASK                  (0x20000000U)
4020 #define SIM_SOPT1_USBVSTBY_SHIFT                 (29U)
4021 #define SIM_SOPT1_USBVSTBY(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1_USBVSTBY_SHIFT)) & SIM_SOPT1_USBVSTBY_MASK)
4022 #define SIM_SOPT1_USBSSTBY_MASK                  (0x40000000U)
4023 #define SIM_SOPT1_USBSSTBY_SHIFT                 (30U)
4024 #define SIM_SOPT1_USBSSTBY(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1_USBSSTBY_SHIFT)) & SIM_SOPT1_USBSSTBY_MASK)
4025 #define SIM_SOPT1_USBREGEN_MASK                  (0x80000000U)
4026 #define SIM_SOPT1_USBREGEN_SHIFT                 (31U)
4027 #define SIM_SOPT1_USBREGEN(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1_USBREGEN_SHIFT)) & SIM_SOPT1_USBREGEN_MASK)
4028
4029 /*! @name SOPT1CFG - SOPT1 Configuration Register */
4030 #define SIM_SOPT1CFG_URWE_MASK                   (0x1000000U)
4031 #define SIM_SOPT1CFG_URWE_SHIFT                  (24U)
4032 #define SIM_SOPT1CFG_URWE(x)                     (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1CFG_URWE_SHIFT)) & SIM_SOPT1CFG_URWE_MASK)
4033 #define SIM_SOPT1CFG_UVSWE_MASK                  (0x2000000U)
4034 #define SIM_SOPT1CFG_UVSWE_SHIFT                 (25U)
4035 #define SIM_SOPT1CFG_UVSWE(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1CFG_UVSWE_SHIFT)) & SIM_SOPT1CFG_UVSWE_MASK)
4036 #define SIM_SOPT1CFG_USSWE_MASK                  (0x4000000U)
4037 #define SIM_SOPT1CFG_USSWE_SHIFT                 (26U)
4038 #define SIM_SOPT1CFG_USSWE(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT1CFG_USSWE_SHIFT)) & SIM_SOPT1CFG_USSWE_MASK)
4039
4040 /*! @name SOPT2 - System Options Register 2 */
4041 #define SIM_SOPT2_RTCCLKOUTSEL_MASK              (0x10U)
4042 #define SIM_SOPT2_RTCCLKOUTSEL_SHIFT             (4U)
4043 #define SIM_SOPT2_RTCCLKOUTSEL(x)                (((uint32_t)(((uint32_t)(x)) << SIM_SOPT2_RTCCLKOUTSEL_SHIFT)) & SIM_SOPT2_RTCCLKOUTSEL_MASK)
4044 #define SIM_SOPT2_CLKOUTSEL_MASK                 (0xE0U)
4045 #define SIM_SOPT2_CLKOUTSEL_SHIFT                (5U)
4046 #define SIM_SOPT2_CLKOUTSEL(x)                   (((uint32_t)(((uint32_t)(x)) << SIM_SOPT2_CLKOUTSEL_SHIFT)) & SIM_SOPT2_CLKOUTSEL_MASK)
4047 #define SIM_SOPT2_PLLFLLSEL_MASK                 (0x10000U)
4048 #define SIM_SOPT2_PLLFLLSEL_SHIFT                (16U)
4049 #define SIM_SOPT2_PLLFLLSEL(x)                   (((uint32_t)(((uint32_t)(x)) << SIM_SOPT2_PLLFLLSEL_SHIFT)) & SIM_SOPT2_PLLFLLSEL_MASK)
4050 #define SIM_SOPT2_USBSRC_MASK                    (0x40000U)
4051 #define SIM_SOPT2_USBSRC_SHIFT                   (18U)
4052 #define SIM_SOPT2_USBSRC(x)                      (((uint32_t)(((uint32_t)(x)) << SIM_SOPT2_USBSRC_SHIFT)) & SIM_SOPT2_USBSRC_MASK)
4053 #define SIM_SOPT2_TPMSRC_MASK                    (0x3000000U)
4054 #define SIM_SOPT2_TPMSRC_SHIFT                   (24U)
4055 #define SIM_SOPT2_TPMSRC(x)                      (((uint32_t)(((uint32_t)(x)) << SIM_SOPT2_TPMSRC_SHIFT)) & SIM_SOPT2_TPMSRC_MASK)
4056 #define SIM_SOPT2_UART0SRC_MASK                  (0xC000000U)
4057 #define SIM_SOPT2_UART0SRC_SHIFT                 (26U)
4058 #define SIM_SOPT2_UART0SRC(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT2_UART0SRC_SHIFT)) & SIM_SOPT2_UART0SRC_MASK)
4059
4060 /*! @name SOPT4 - System Options Register 4 */
4061 #define SIM_SOPT4_TPM1CH0SRC_MASK                (0xC0000U)
4062 #define SIM_SOPT4_TPM1CH0SRC_SHIFT               (18U)
4063 #define SIM_SOPT4_TPM1CH0SRC(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT4_TPM1CH0SRC_SHIFT)) & SIM_SOPT4_TPM1CH0SRC_MASK)
4064 #define SIM_SOPT4_TPM2CH0SRC_MASK                (0x100000U)
4065 #define SIM_SOPT4_TPM2CH0SRC_SHIFT               (20U)
4066 #define SIM_SOPT4_TPM2CH0SRC(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT4_TPM2CH0SRC_SHIFT)) & SIM_SOPT4_TPM2CH0SRC_MASK)
4067 #define SIM_SOPT4_TPM0CLKSEL_MASK                (0x1000000U)
4068 #define SIM_SOPT4_TPM0CLKSEL_SHIFT               (24U)
4069 #define SIM_SOPT4_TPM0CLKSEL(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT4_TPM0CLKSEL_SHIFT)) & SIM_SOPT4_TPM0CLKSEL_MASK)
4070 #define SIM_SOPT4_TPM1CLKSEL_MASK                (0x2000000U)
4071 #define SIM_SOPT4_TPM1CLKSEL_SHIFT               (25U)
4072 #define SIM_SOPT4_TPM1CLKSEL(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT4_TPM1CLKSEL_SHIFT)) & SIM_SOPT4_TPM1CLKSEL_MASK)
4073 #define SIM_SOPT4_TPM2CLKSEL_MASK                (0x4000000U)
4074 #define SIM_SOPT4_TPM2CLKSEL_SHIFT               (26U)
4075 #define SIM_SOPT4_TPM2CLKSEL(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT4_TPM2CLKSEL_SHIFT)) & SIM_SOPT4_TPM2CLKSEL_MASK)
4076
4077 /*! @name SOPT5 - System Options Register 5 */
4078 #define SIM_SOPT5_UART0TXSRC_MASK                (0x3U)
4079 #define SIM_SOPT5_UART0TXSRC_SHIFT               (0U)
4080 #define SIM_SOPT5_UART0TXSRC(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART0TXSRC_SHIFT)) & SIM_SOPT5_UART0TXSRC_MASK)
4081 #define SIM_SOPT5_UART0RXSRC_MASK                (0x4U)
4082 #define SIM_SOPT5_UART0RXSRC_SHIFT               (2U)
4083 #define SIM_SOPT5_UART0RXSRC(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART0RXSRC_SHIFT)) & SIM_SOPT5_UART0RXSRC_MASK)
4084 #define SIM_SOPT5_UART1TXSRC_MASK                (0x30U)
4085 #define SIM_SOPT5_UART1TXSRC_SHIFT               (4U)
4086 #define SIM_SOPT5_UART1TXSRC(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART1TXSRC_SHIFT)) & SIM_SOPT5_UART1TXSRC_MASK)
4087 #define SIM_SOPT5_UART1RXSRC_MASK                (0x40U)
4088 #define SIM_SOPT5_UART1RXSRC_SHIFT               (6U)
4089 #define SIM_SOPT5_UART1RXSRC(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART1RXSRC_SHIFT)) & SIM_SOPT5_UART1RXSRC_MASK)
4090 #define SIM_SOPT5_UART0ODE_MASK                  (0x10000U)
4091 #define SIM_SOPT5_UART0ODE_SHIFT                 (16U)
4092 #define SIM_SOPT5_UART0ODE(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART0ODE_SHIFT)) & SIM_SOPT5_UART0ODE_MASK)
4093 #define SIM_SOPT5_UART1ODE_MASK                  (0x20000U)
4094 #define SIM_SOPT5_UART1ODE_SHIFT                 (17U)
4095 #define SIM_SOPT5_UART1ODE(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART1ODE_SHIFT)) & SIM_SOPT5_UART1ODE_MASK)
4096 #define SIM_SOPT5_UART2ODE_MASK                  (0x40000U)
4097 #define SIM_SOPT5_UART2ODE_SHIFT                 (18U)
4098 #define SIM_SOPT5_UART2ODE(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_SOPT5_UART2ODE_SHIFT)) & SIM_SOPT5_UART2ODE_MASK)
4099
4100 /*! @name SOPT7 - System Options Register 7 */
4101 #define SIM_SOPT7_ADC0TRGSEL_MASK                (0xFU)
4102 #define SIM_SOPT7_ADC0TRGSEL_SHIFT               (0U)
4103 #define SIM_SOPT7_ADC0TRGSEL(x)                  (((uint32_t)(((uint32_t)(x)) << SIM_SOPT7_ADC0TRGSEL_SHIFT)) & SIM_SOPT7_ADC0TRGSEL_MASK)
4104 #define SIM_SOPT7_ADC0PRETRGSEL_MASK             (0x10U)
4105 #define SIM_SOPT7_ADC0PRETRGSEL_SHIFT            (4U)
4106 #define SIM_SOPT7_ADC0PRETRGSEL(x)               (((uint32_t)(((uint32_t)(x)) << SIM_SOPT7_ADC0PRETRGSEL_SHIFT)) & SIM_SOPT7_ADC0PRETRGSEL_MASK)
4107 #define SIM_SOPT7_ADC0ALTTRGEN_MASK              (0x80U)
4108 #define SIM_SOPT7_ADC0ALTTRGEN_SHIFT             (7U)
4109 #define SIM_SOPT7_ADC0ALTTRGEN(x)                (((uint32_t)(((uint32_t)(x)) << SIM_SOPT7_ADC0ALTTRGEN_SHIFT)) & SIM_SOPT7_ADC0ALTTRGEN_MASK)
4110
4111 /*! @name SDID - System Device Identification Register */
4112 #define SIM_SDID_PINID_MASK                      (0xFU)
4113 #define SIM_SDID_PINID_SHIFT                     (0U)
4114 #define SIM_SDID_PINID(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SDID_PINID_SHIFT)) & SIM_SDID_PINID_MASK)
4115 #define SIM_SDID_DIEID_MASK                      (0xF80U)
4116 #define SIM_SDID_DIEID_SHIFT                     (7U)
4117 #define SIM_SDID_DIEID(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SDID_DIEID_SHIFT)) & SIM_SDID_DIEID_MASK)
4118 #define SIM_SDID_REVID_MASK                      (0xF000U)
4119 #define SIM_SDID_REVID_SHIFT                     (12U)
4120 #define SIM_SDID_REVID(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SDID_REVID_SHIFT)) & SIM_SDID_REVID_MASK)
4121 #define SIM_SDID_SRAMSIZE_MASK                   (0xF0000U)
4122 #define SIM_SDID_SRAMSIZE_SHIFT                  (16U)
4123 #define SIM_SDID_SRAMSIZE(x)                     (((uint32_t)(((uint32_t)(x)) << SIM_SDID_SRAMSIZE_SHIFT)) & SIM_SDID_SRAMSIZE_MASK)
4124 #define SIM_SDID_SERIESID_MASK                   (0xF00000U)
4125 #define SIM_SDID_SERIESID_SHIFT                  (20U)
4126 #define SIM_SDID_SERIESID(x)                     (((uint32_t)(((uint32_t)(x)) << SIM_SDID_SERIESID_SHIFT)) & SIM_SDID_SERIESID_MASK)
4127 #define SIM_SDID_SUBFAMID_MASK                   (0xF000000U)
4128 #define SIM_SDID_SUBFAMID_SHIFT                  (24U)
4129 #define SIM_SDID_SUBFAMID(x)                     (((uint32_t)(((uint32_t)(x)) << SIM_SDID_SUBFAMID_SHIFT)) & SIM_SDID_SUBFAMID_MASK)
4130 #define SIM_SDID_FAMID_MASK                      (0xF0000000U)
4131 #define SIM_SDID_FAMID_SHIFT                     (28U)
4132 #define SIM_SDID_FAMID(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SDID_FAMID_SHIFT)) & SIM_SDID_FAMID_MASK)
4133
4134 /*! @name SCGC4 - System Clock Gating Control Register 4 */
4135 #define SIM_SCGC4_I2C0_MASK                      (0x40U)
4136 #define SIM_SCGC4_I2C0_SHIFT                     (6U)
4137 #define SIM_SCGC4_I2C0(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_I2C0_SHIFT)) & SIM_SCGC4_I2C0_MASK)
4138 #define SIM_SCGC4_I2C1_MASK                      (0x80U)
4139 #define SIM_SCGC4_I2C1_SHIFT                     (7U)
4140 #define SIM_SCGC4_I2C1(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_I2C1_SHIFT)) & SIM_SCGC4_I2C1_MASK)
4141 #define SIM_SCGC4_UART0_MASK                     (0x400U)
4142 #define SIM_SCGC4_UART0_SHIFT                    (10U)
4143 #define SIM_SCGC4_UART0(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_UART0_SHIFT)) & SIM_SCGC4_UART0_MASK)
4144 #define SIM_SCGC4_UART1_MASK                     (0x800U)
4145 #define SIM_SCGC4_UART1_SHIFT                    (11U)
4146 #define SIM_SCGC4_UART1(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_UART1_SHIFT)) & SIM_SCGC4_UART1_MASK)
4147 #define SIM_SCGC4_UART2_MASK                     (0x1000U)
4148 #define SIM_SCGC4_UART2_SHIFT                    (12U)
4149 #define SIM_SCGC4_UART2(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_UART2_SHIFT)) & SIM_SCGC4_UART2_MASK)
4150 #define SIM_SCGC4_USBOTG_MASK                    (0x40000U)
4151 #define SIM_SCGC4_USBOTG_SHIFT                   (18U)
4152 #define SIM_SCGC4_USBOTG(x)                      (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_USBOTG_SHIFT)) & SIM_SCGC4_USBOTG_MASK)
4153 #define SIM_SCGC4_CMP_MASK                       (0x80000U)
4154 #define SIM_SCGC4_CMP_SHIFT                      (19U)
4155 #define SIM_SCGC4_CMP(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_CMP_SHIFT)) & SIM_SCGC4_CMP_MASK)
4156 #define SIM_SCGC4_SPI0_MASK                      (0x400000U)
4157 #define SIM_SCGC4_SPI0_SHIFT                     (22U)
4158 #define SIM_SCGC4_SPI0(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_SPI0_SHIFT)) & SIM_SCGC4_SPI0_MASK)
4159 #define SIM_SCGC4_SPI1_MASK                      (0x800000U)
4160 #define SIM_SCGC4_SPI1_SHIFT                     (23U)
4161 #define SIM_SCGC4_SPI1(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC4_SPI1_SHIFT)) & SIM_SCGC4_SPI1_MASK)
4162
4163 /*! @name SCGC5 - System Clock Gating Control Register 5 */
4164 #define SIM_SCGC5_LPTMR_MASK                     (0x1U)
4165 #define SIM_SCGC5_LPTMR_SHIFT                    (0U)
4166 #define SIM_SCGC5_LPTMR(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_LPTMR_SHIFT)) & SIM_SCGC5_LPTMR_MASK)
4167 #define SIM_SCGC5_TSI_MASK                       (0x20U)
4168 #define SIM_SCGC5_TSI_SHIFT                      (5U)
4169 #define SIM_SCGC5_TSI(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_TSI_SHIFT)) & SIM_SCGC5_TSI_MASK)
4170 #define SIM_SCGC5_PORTA_MASK                     (0x200U)
4171 #define SIM_SCGC5_PORTA_SHIFT                    (9U)
4172 #define SIM_SCGC5_PORTA(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_PORTA_SHIFT)) & SIM_SCGC5_PORTA_MASK)
4173 #define SIM_SCGC5_PORTB_MASK                     (0x400U)
4174 #define SIM_SCGC5_PORTB_SHIFT                    (10U)
4175 #define SIM_SCGC5_PORTB(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_PORTB_SHIFT)) & SIM_SCGC5_PORTB_MASK)
4176 #define SIM_SCGC5_PORTC_MASK                     (0x800U)
4177 #define SIM_SCGC5_PORTC_SHIFT                    (11U)
4178 #define SIM_SCGC5_PORTC(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_PORTC_SHIFT)) & SIM_SCGC5_PORTC_MASK)
4179 #define SIM_SCGC5_PORTD_MASK                     (0x1000U)
4180 #define SIM_SCGC5_PORTD_SHIFT                    (12U)
4181 #define SIM_SCGC5_PORTD(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_PORTD_SHIFT)) & SIM_SCGC5_PORTD_MASK)
4182 #define SIM_SCGC5_PORTE_MASK                     (0x2000U)
4183 #define SIM_SCGC5_PORTE_SHIFT                    (13U)
4184 #define SIM_SCGC5_PORTE(x)                       (((uint32_t)(((uint32_t)(x)) << SIM_SCGC5_PORTE_SHIFT)) & SIM_SCGC5_PORTE_MASK)
4185
4186 /*! @name SCGC6 - System Clock Gating Control Register 6 */
4187 #define SIM_SCGC6_FTF_MASK                       (0x1U)
4188 #define SIM_SCGC6_FTF_SHIFT                      (0U)
4189 #define SIM_SCGC6_FTF(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_FTF_SHIFT)) & SIM_SCGC6_FTF_MASK)
4190 #define SIM_SCGC6_DMAMUX_MASK                    (0x2U)
4191 #define SIM_SCGC6_DMAMUX_SHIFT                   (1U)
4192 #define SIM_SCGC6_DMAMUX(x)                      (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_DMAMUX_SHIFT)) & SIM_SCGC6_DMAMUX_MASK)
4193 #define SIM_SCGC6_I2S_MASK                       (0x8000U)
4194 #define SIM_SCGC6_I2S_SHIFT                      (15U)
4195 #define SIM_SCGC6_I2S(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_I2S_SHIFT)) & SIM_SCGC6_I2S_MASK)
4196 #define SIM_SCGC6_PIT_MASK                       (0x800000U)
4197 #define SIM_SCGC6_PIT_SHIFT                      (23U)
4198 #define SIM_SCGC6_PIT(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_PIT_SHIFT)) & SIM_SCGC6_PIT_MASK)
4199 #define SIM_SCGC6_TPM0_MASK                      (0x1000000U)
4200 #define SIM_SCGC6_TPM0_SHIFT                     (24U)
4201 #define SIM_SCGC6_TPM0(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_TPM0_SHIFT)) & SIM_SCGC6_TPM0_MASK)
4202 #define SIM_SCGC6_TPM1_MASK                      (0x2000000U)
4203 #define SIM_SCGC6_TPM1_SHIFT                     (25U)
4204 #define SIM_SCGC6_TPM1(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_TPM1_SHIFT)) & SIM_SCGC6_TPM1_MASK)
4205 #define SIM_SCGC6_TPM2_MASK                      (0x4000000U)
4206 #define SIM_SCGC6_TPM2_SHIFT                     (26U)
4207 #define SIM_SCGC6_TPM2(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_TPM2_SHIFT)) & SIM_SCGC6_TPM2_MASK)
4208 #define SIM_SCGC6_ADC0_MASK                      (0x8000000U)
4209 #define SIM_SCGC6_ADC0_SHIFT                     (27U)
4210 #define SIM_SCGC6_ADC0(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_ADC0_SHIFT)) & SIM_SCGC6_ADC0_MASK)
4211 #define SIM_SCGC6_RTC_MASK                       (0x20000000U)
4212 #define SIM_SCGC6_RTC_SHIFT                      (29U)
4213 #define SIM_SCGC6_RTC(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_RTC_SHIFT)) & SIM_SCGC6_RTC_MASK)
4214 #define SIM_SCGC6_DAC0_MASK                      (0x80000000U)
4215 #define SIM_SCGC6_DAC0_SHIFT                     (31U)
4216 #define SIM_SCGC6_DAC0(x)                        (((uint32_t)(((uint32_t)(x)) << SIM_SCGC6_DAC0_SHIFT)) & SIM_SCGC6_DAC0_MASK)
4217
4218 /*! @name SCGC7 - System Clock Gating Control Register 7 */
4219 #define SIM_SCGC7_DMA_MASK                       (0x100U)
4220 #define SIM_SCGC7_DMA_SHIFT                      (8U)
4221 #define SIM_SCGC7_DMA(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_SCGC7_DMA_SHIFT)) & SIM_SCGC7_DMA_MASK)
4222
4223 /*! @name CLKDIV1 - System Clock Divider Register 1 */
4224 #define SIM_CLKDIV1_OUTDIV4_MASK                 (0x70000U)
4225 #define SIM_CLKDIV1_OUTDIV4_SHIFT                (16U)
4226 #define SIM_CLKDIV1_OUTDIV4(x)                   (((uint32_t)(((uint32_t)(x)) << SIM_CLKDIV1_OUTDIV4_SHIFT)) & SIM_CLKDIV1_OUTDIV4_MASK)
4227 #define SIM_CLKDIV1_OUTDIV1_MASK                 (0xF0000000U)
4228 #define SIM_CLKDIV1_OUTDIV1_SHIFT                (28U)
4229 #define SIM_CLKDIV1_OUTDIV1(x)                   (((uint32_t)(((uint32_t)(x)) << SIM_CLKDIV1_OUTDIV1_SHIFT)) & SIM_CLKDIV1_OUTDIV1_MASK)
4230
4231 /*! @name FCFG1 - Flash Configuration Register 1 */
4232 #define SIM_FCFG1_FLASHDIS_MASK                  (0x1U)
4233 #define SIM_FCFG1_FLASHDIS_SHIFT                 (0U)
4234 #define SIM_FCFG1_FLASHDIS(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_FCFG1_FLASHDIS_SHIFT)) & SIM_FCFG1_FLASHDIS_MASK)
4235 #define SIM_FCFG1_FLASHDOZE_MASK                 (0x2U)
4236 #define SIM_FCFG1_FLASHDOZE_SHIFT                (1U)
4237 #define SIM_FCFG1_FLASHDOZE(x)                   (((uint32_t)(((uint32_t)(x)) << SIM_FCFG1_FLASHDOZE_SHIFT)) & SIM_FCFG1_FLASHDOZE_MASK)
4238 #define SIM_FCFG1_PFSIZE_MASK                    (0xF000000U)
4239 #define SIM_FCFG1_PFSIZE_SHIFT                   (24U)
4240 #define SIM_FCFG1_PFSIZE(x)                      (((uint32_t)(((uint32_t)(x)) << SIM_FCFG1_PFSIZE_SHIFT)) & SIM_FCFG1_PFSIZE_MASK)
4241
4242 /*! @name FCFG2 - Flash Configuration Register 2 */
4243 #define SIM_FCFG2_MAXADDR1_MASK                  (0x7F0000U)
4244 #define SIM_FCFG2_MAXADDR1_SHIFT                 (16U)
4245 #define SIM_FCFG2_MAXADDR1(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_FCFG2_MAXADDR1_SHIFT)) & SIM_FCFG2_MAXADDR1_MASK)
4246 #define SIM_FCFG2_MAXADDR0_MASK                  (0x7F000000U)
4247 #define SIM_FCFG2_MAXADDR0_SHIFT                 (24U)
4248 #define SIM_FCFG2_MAXADDR0(x)                    (((uint32_t)(((uint32_t)(x)) << SIM_FCFG2_MAXADDR0_SHIFT)) & SIM_FCFG2_MAXADDR0_MASK)
4249
4250 /*! @name UIDMH - Unique Identification Register Mid-High */
4251 #define SIM_UIDMH_UID_MASK                       (0xFFFFU)
4252 #define SIM_UIDMH_UID_SHIFT                      (0U)
4253 #define SIM_UIDMH_UID(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_UIDMH_UID_SHIFT)) & SIM_UIDMH_UID_MASK)
4254
4255 /*! @name UIDML - Unique Identification Register Mid Low */
4256 #define SIM_UIDML_UID_MASK                       (0xFFFFFFFFU)
4257 #define SIM_UIDML_UID_SHIFT                      (0U)
4258 #define SIM_UIDML_UID(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_UIDML_UID_SHIFT)) & SIM_UIDML_UID_MASK)
4259
4260 /*! @name UIDL - Unique Identification Register Low */
4261 #define SIM_UIDL_UID_MASK                        (0xFFFFFFFFU)
4262 #define SIM_UIDL_UID_SHIFT                       (0U)
4263 #define SIM_UIDL_UID(x)                          (((uint32_t)(((uint32_t)(x)) << SIM_UIDL_UID_SHIFT)) & SIM_UIDL_UID_MASK)
4264
4265 /*! @name COPC - COP Control Register */
4266 #define SIM_COPC_COPW_MASK                       (0x1U)
4267 #define SIM_COPC_COPW_SHIFT                      (0U)
4268 #define SIM_COPC_COPW(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_COPC_COPW_SHIFT)) & SIM_COPC_COPW_MASK)
4269 #define SIM_COPC_COPCLKS_MASK                    (0x2U)
4270 #define SIM_COPC_COPCLKS_SHIFT                   (1U)
4271 #define SIM_COPC_COPCLKS(x)                      (((uint32_t)(((uint32_t)(x)) << SIM_COPC_COPCLKS_SHIFT)) & SIM_COPC_COPCLKS_MASK)
4272 #define SIM_COPC_COPT_MASK                       (0xCU)
4273 #define SIM_COPC_COPT_SHIFT                      (2U)
4274 #define SIM_COPC_COPT(x)                         (((uint32_t)(((uint32_t)(x)) << SIM_COPC_COPT_SHIFT)) & SIM_COPC_COPT_MASK)
4275
4276 /*! @name SRVCOP - Service COP */
4277 #define SIM_SRVCOP_SRVCOP_MASK                   (0xFFU)
4278 #define SIM_SRVCOP_SRVCOP_SHIFT                  (0U)
4279 #define SIM_SRVCOP_SRVCOP(x)                     (((uint32_t)(((uint32_t)(x)) << SIM_SRVCOP_SRVCOP_SHIFT)) & SIM_SRVCOP_SRVCOP_MASK)
4280
4281
4282 /*!
4283  * @}
4284  */ /* end of group SIM_Register_Masks */
4285
4286
4287 /* SIM - Peripheral instance base addresses */
4288 /** Peripheral SIM base address */
4289 #define SIM_BASE                                 (0x40047000u)
4290 /** Peripheral SIM base pointer */
4291 #define SIM                                      ((SIM_Type *)SIM_BASE)
4292 /** Array initializer of SIM peripheral base addresses */
4293 #define SIM_BASE_ADDRS                           { SIM_BASE }
4294 /** Array initializer of SIM peripheral base pointers */
4295 #define SIM_BASE_PTRS                            { SIM }
4296
4297 /*!
4298  * @}
4299  */ /* end of group SIM_Peripheral_Access_Layer */
4300
4301
4302 /* ----------------------------------------------------------------------------
4303    -- SMC Peripheral Access Layer
4304    ---------------------------------------------------------------------------- */
4305
4306 /*!
4307  * @addtogroup SMC_Peripheral_Access_Layer SMC Peripheral Access Layer
4308  * @{
4309  */
4310
4311 /** SMC - Register Layout Typedef */
4312 typedef struct {
4313   __IO uint8_t PMPROT;                             /**< Power Mode Protection register, offset: 0x0 */
4314   __IO uint8_t PMCTRL;                             /**< Power Mode Control register, offset: 0x1 */
4315   __IO uint8_t STOPCTRL;                           /**< Stop Control Register, offset: 0x2 */
4316   __I  uint8_t PMSTAT;                             /**< Power Mode Status register, offset: 0x3 */
4317 } SMC_Type;
4318
4319 /* ----------------------------------------------------------------------------
4320    -- SMC Register Masks
4321    ---------------------------------------------------------------------------- */
4322
4323 /*!
4324  * @addtogroup SMC_Register_Masks SMC Register Masks
4325  * @{
4326  */
4327
4328 /*! @name PMPROT - Power Mode Protection register */
4329 #define SMC_PMPROT_AVLLS_MASK                    (0x2U)
4330 #define SMC_PMPROT_AVLLS_SHIFT                   (1U)
4331 #define SMC_PMPROT_AVLLS(x)                      (((uint8_t)(((uint8_t)(x)) << SMC_PMPROT_AVLLS_SHIFT)) & SMC_PMPROT_AVLLS_MASK)
4332 #define SMC_PMPROT_ALLS_MASK                     (0x8U)
4333 #define SMC_PMPROT_ALLS_SHIFT                    (3U)
4334 #define SMC_PMPROT_ALLS(x)                       (((uint8_t)(((uint8_t)(x)) << SMC_PMPROT_ALLS_SHIFT)) & SMC_PMPROT_ALLS_MASK)
4335 #define SMC_PMPROT_AVLP_MASK                     (0x20U)
4336 #define SMC_PMPROT_AVLP_SHIFT                    (5U)
4337 #define SMC_PMPROT_AVLP(x)                       (((uint8_t)(((uint8_t)(x)) << SMC_PMPROT_AVLP_SHIFT)) & SMC_PMPROT_AVLP_MASK)
4338
4339 /*! @name PMCTRL - Power Mode Control register */
4340 #define SMC_PMCTRL_STOPM_MASK                    (0x7U)
4341 #define SMC_PMCTRL_STOPM_SHIFT                   (0U)
4342 #define SMC_PMCTRL_STOPM(x)                      (((uint8_t)(((uint8_t)(x)) << SMC_PMCTRL_STOPM_SHIFT)) & SMC_PMCTRL_STOPM_MASK)
4343 #define SMC_PMCTRL_STOPA_MASK                    (0x8U)
4344 #define SMC_PMCTRL_STOPA_SHIFT                   (3U)
4345 #define SMC_PMCTRL_STOPA(x)                      (((uint8_t)(((uint8_t)(x)) << SMC_PMCTRL_STOPA_SHIFT)) & SMC_PMCTRL_STOPA_MASK)
4346 #define SMC_PMCTRL_RUNM_MASK                     (0x60U)
4347 #define SMC_PMCTRL_RUNM_SHIFT                    (5U)
4348 #define SMC_PMCTRL_RUNM(x)                       (((uint8_t)(((uint8_t)(x)) << SMC_PMCTRL_RUNM_SHIFT)) & SMC_PMCTRL_RUNM_MASK)
4349
4350 /*! @name STOPCTRL - Stop Control Register */
4351 #define SMC_STOPCTRL_VLLSM_MASK                  (0x7U)
4352 #define SMC_STOPCTRL_VLLSM_SHIFT                 (0U)
4353 #define SMC_STOPCTRL_VLLSM(x)                    (((uint8_t)(((uint8_t)(x)) << SMC_STOPCTRL_VLLSM_SHIFT)) & SMC_STOPCTRL_VLLSM_MASK)
4354 #define SMC_STOPCTRL_PORPO_MASK                  (0x20U)
4355 #define SMC_STOPCTRL_PORPO_SHIFT                 (5U)
4356 #define SMC_STOPCTRL_PORPO(x)                    (((uint8_t)(((uint8_t)(x)) << SMC_STOPCTRL_PORPO_SHIFT)) & SMC_STOPCTRL_PORPO_MASK)
4357 #define SMC_STOPCTRL_PSTOPO_MASK                 (0xC0U)
4358 #define SMC_STOPCTRL_PSTOPO_SHIFT                (6U)
4359 #define SMC_STOPCTRL_PSTOPO(x)                   (((uint8_t)(((uint8_t)(x)) << SMC_STOPCTRL_PSTOPO_SHIFT)) & SMC_STOPCTRL_PSTOPO_MASK)
4360
4361 /*! @name PMSTAT - Power Mode Status register */
4362 #define SMC_PMSTAT_PMSTAT_MASK                   (0x7FU)
4363 #define SMC_PMSTAT_PMSTAT_SHIFT                  (0U)
4364 #define SMC_PMSTAT_PMSTAT(x)                     (((uint8_t)(((uint8_t)(x)) << SMC_PMSTAT_PMSTAT_SHIFT)) & SMC_PMSTAT_PMSTAT_MASK)
4365
4366
4367 /*!
4368  * @}
4369  */ /* end of group SMC_Register_Masks */
4370
4371
4372 /* SMC - Peripheral instance base addresses */
4373 /** Peripheral SMC base address */
4374 #define SMC_BASE                                 (0x4007E000u)
4375 /** Peripheral SMC base pointer */
4376 #define SMC                                      ((SMC_Type *)SMC_BASE)
4377 /** Array initializer of SMC peripheral base addresses */
4378 #define SMC_BASE_ADDRS                           { SMC_BASE }
4379 /** Array initializer of SMC peripheral base pointers */
4380 #define SMC_BASE_PTRS                            { SMC }
4381
4382 /*!
4383  * @}
4384  */ /* end of group SMC_Peripheral_Access_Layer */
4385
4386
4387 /* ----------------------------------------------------------------------------
4388    -- SPI Peripheral Access Layer
4389    ---------------------------------------------------------------------------- */
4390
4391 /*!
4392  * @addtogroup SPI_Peripheral_Access_Layer SPI Peripheral Access Layer
4393  * @{
4394  */
4395
4396 /** SPI - Register Layout Typedef */
4397 typedef struct {
4398   __IO uint8_t S;                                  /**< SPI Status Register, offset: 0x0 */
4399   __IO uint8_t BR;                                 /**< SPI Baud Rate Register, offset: 0x1 */
4400   __IO uint8_t C2;                                 /**< SPI Control Register 2, offset: 0x2 */
4401   __IO uint8_t C1;                                 /**< SPI Control Register 1, offset: 0x3 */
4402   __IO uint8_t ML;                                 /**< SPI Match Register low, offset: 0x4 */
4403   __IO uint8_t MH;                                 /**< SPI match register high, offset: 0x5 */
4404   __IO uint8_t DL;                                 /**< SPI Data Register low, offset: 0x6 */
4405   __IO uint8_t DH;                                 /**< SPI data register high, offset: 0x7 */
4406        uint8_t RESERVED_0[2];
4407   __IO uint8_t CI;                                 /**< SPI clear interrupt register, offset: 0xA */
4408   __IO uint8_t C3;                                 /**< SPI control register 3, offset: 0xB */
4409 } SPI_Type;
4410
4411 /* ----------------------------------------------------------------------------
4412    -- SPI Register Masks
4413    ---------------------------------------------------------------------------- */
4414
4415 /*!
4416  * @addtogroup SPI_Register_Masks SPI Register Masks
4417  * @{
4418  */
4419
4420 /*! @name S - SPI Status Register */
4421 #define SPI_S_RFIFOEF_MASK                       (0x1U)
4422 #define SPI_S_RFIFOEF_SHIFT                      (0U)
4423 #define SPI_S_RFIFOEF(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_S_RFIFOEF_SHIFT)) & SPI_S_RFIFOEF_MASK)
4424 #define SPI_S_TXFULLF_MASK                       (0x2U)
4425 #define SPI_S_TXFULLF_SHIFT                      (1U)
4426 #define SPI_S_TXFULLF(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_S_TXFULLF_SHIFT)) & SPI_S_TXFULLF_MASK)
4427 #define SPI_S_TNEAREF_MASK                       (0x4U)
4428 #define SPI_S_TNEAREF_SHIFT                      (2U)
4429 #define SPI_S_TNEAREF(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_S_TNEAREF_SHIFT)) & SPI_S_TNEAREF_MASK)
4430 #define SPI_S_RNFULLF_MASK                       (0x8U)
4431 #define SPI_S_RNFULLF_SHIFT                      (3U)
4432 #define SPI_S_RNFULLF(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_S_RNFULLF_SHIFT)) & SPI_S_RNFULLF_MASK)
4433 #define SPI_S_MODF_MASK                          (0x10U)
4434 #define SPI_S_MODF_SHIFT                         (4U)
4435 #define SPI_S_MODF(x)                            (((uint8_t)(((uint8_t)(x)) << SPI_S_MODF_SHIFT)) & SPI_S_MODF_MASK)
4436 #define SPI_S_SPTEF_MASK                         (0x20U)
4437 #define SPI_S_SPTEF_SHIFT                        (5U)
4438 #define SPI_S_SPTEF(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_S_SPTEF_SHIFT)) & SPI_S_SPTEF_MASK)
4439 #define SPI_S_SPMF_MASK                          (0x40U)
4440 #define SPI_S_SPMF_SHIFT                         (6U)
4441 #define SPI_S_SPMF(x)                            (((uint8_t)(((uint8_t)(x)) << SPI_S_SPMF_SHIFT)) & SPI_S_SPMF_MASK)
4442 #define SPI_S_SPRF_MASK                          (0x80U)
4443 #define SPI_S_SPRF_SHIFT                         (7U)
4444 #define SPI_S_SPRF(x)                            (((uint8_t)(((uint8_t)(x)) << SPI_S_SPRF_SHIFT)) & SPI_S_SPRF_MASK)
4445
4446 /*! @name BR - SPI Baud Rate Register */
4447 #define SPI_BR_SPR_MASK                          (0xFU)
4448 #define SPI_BR_SPR_SHIFT                         (0U)
4449 #define SPI_BR_SPR(x)                            (((uint8_t)(((uint8_t)(x)) << SPI_BR_SPR_SHIFT)) & SPI_BR_SPR_MASK)
4450 #define SPI_BR_SPPR_MASK                         (0x70U)
4451 #define SPI_BR_SPPR_SHIFT                        (4U)
4452 #define SPI_BR_SPPR(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_BR_SPPR_SHIFT)) & SPI_BR_SPPR_MASK)
4453
4454 /*! @name C2 - SPI Control Register 2 */
4455 #define SPI_C2_SPC0_MASK                         (0x1U)
4456 #define SPI_C2_SPC0_SHIFT                        (0U)
4457 #define SPI_C2_SPC0(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_C2_SPC0_SHIFT)) & SPI_C2_SPC0_MASK)
4458 #define SPI_C2_SPISWAI_MASK                      (0x2U)
4459 #define SPI_C2_SPISWAI_SHIFT                     (1U)
4460 #define SPI_C2_SPISWAI(x)                        (((uint8_t)(((uint8_t)(x)) << SPI_C2_SPISWAI_SHIFT)) & SPI_C2_SPISWAI_MASK)
4461 #define SPI_C2_RXDMAE_MASK                       (0x4U)
4462 #define SPI_C2_RXDMAE_SHIFT                      (2U)
4463 #define SPI_C2_RXDMAE(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_C2_RXDMAE_SHIFT)) & SPI_C2_RXDMAE_MASK)
4464 #define SPI_C2_BIDIROE_MASK                      (0x8U)
4465 #define SPI_C2_BIDIROE_SHIFT                     (3U)
4466 #define SPI_C2_BIDIROE(x)                        (((uint8_t)(((uint8_t)(x)) << SPI_C2_BIDIROE_SHIFT)) & SPI_C2_BIDIROE_MASK)
4467 #define SPI_C2_MODFEN_MASK                       (0x10U)
4468 #define SPI_C2_MODFEN_SHIFT                      (4U)
4469 #define SPI_C2_MODFEN(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_C2_MODFEN_SHIFT)) & SPI_C2_MODFEN_MASK)
4470 #define SPI_C2_TXDMAE_MASK                       (0x20U)
4471 #define SPI_C2_TXDMAE_SHIFT                      (5U)
4472 #define SPI_C2_TXDMAE(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_C2_TXDMAE_SHIFT)) & SPI_C2_TXDMAE_MASK)
4473 #define SPI_C2_SPIMODE_MASK                      (0x40U)
4474 #define SPI_C2_SPIMODE_SHIFT                     (6U)
4475 #define SPI_C2_SPIMODE(x)                        (((uint8_t)(((uint8_t)(x)) << SPI_C2_SPIMODE_SHIFT)) & SPI_C2_SPIMODE_MASK)
4476 #define SPI_C2_SPMIE_MASK                        (0x80U)
4477 #define SPI_C2_SPMIE_SHIFT                       (7U)
4478 #define SPI_C2_SPMIE(x)                          (((uint8_t)(((uint8_t)(x)) << SPI_C2_SPMIE_SHIFT)) & SPI_C2_SPMIE_MASK)
4479
4480 /*! @name C1 - SPI Control Register 1 */
4481 #define SPI_C1_LSBFE_MASK                        (0x1U)
4482 #define SPI_C1_LSBFE_SHIFT                       (0U)
4483 #define SPI_C1_LSBFE(x)                          (((uint8_t)(((uint8_t)(x)) << SPI_C1_LSBFE_SHIFT)) & SPI_C1_LSBFE_MASK)
4484 #define SPI_C1_SSOE_MASK                         (0x2U)
4485 #define SPI_C1_SSOE_SHIFT                        (1U)
4486 #define SPI_C1_SSOE(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_C1_SSOE_SHIFT)) & SPI_C1_SSOE_MASK)
4487 #define SPI_C1_CPHA_MASK                         (0x4U)
4488 #define SPI_C1_CPHA_SHIFT                        (2U)
4489 #define SPI_C1_CPHA(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_C1_CPHA_SHIFT)) & SPI_C1_CPHA_MASK)
4490 #define SPI_C1_CPOL_MASK                         (0x8U)
4491 #define SPI_C1_CPOL_SHIFT                        (3U)
4492 #define SPI_C1_CPOL(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_C1_CPOL_SHIFT)) & SPI_C1_CPOL_MASK)
4493 #define SPI_C1_MSTR_MASK                         (0x10U)
4494 #define SPI_C1_MSTR_SHIFT                        (4U)
4495 #define SPI_C1_MSTR(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_C1_MSTR_SHIFT)) & SPI_C1_MSTR_MASK)
4496 #define SPI_C1_SPTIE_MASK                        (0x20U)
4497 #define SPI_C1_SPTIE_SHIFT                       (5U)
4498 #define SPI_C1_SPTIE(x)                          (((uint8_t)(((uint8_t)(x)) << SPI_C1_SPTIE_SHIFT)) & SPI_C1_SPTIE_MASK)
4499 #define SPI_C1_SPE_MASK                          (0x40U)
4500 #define SPI_C1_SPE_SHIFT                         (6U)
4501 #define SPI_C1_SPE(x)                            (((uint8_t)(((uint8_t)(x)) << SPI_C1_SPE_SHIFT)) & SPI_C1_SPE_MASK)
4502 #define SPI_C1_SPIE_MASK                         (0x80U)
4503 #define SPI_C1_SPIE_SHIFT                        (7U)
4504 #define SPI_C1_SPIE(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_C1_SPIE_SHIFT)) & SPI_C1_SPIE_MASK)
4505
4506 /*! @name ML - SPI Match Register low */
4507 #define SPI_ML_Bits_MASK                         (0xFFU)
4508 #define SPI_ML_Bits_SHIFT                        (0U)
4509 #define SPI_ML_Bits(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_ML_Bits_SHIFT)) & SPI_ML_Bits_MASK)
4510
4511 /*! @name MH - SPI match register high */
4512 #define SPI_MH_Bits_MASK                         (0xFFU)
4513 #define SPI_MH_Bits_SHIFT                        (0U)
4514 #define SPI_MH_Bits(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_MH_Bits_SHIFT)) & SPI_MH_Bits_MASK)
4515
4516 /*! @name DL - SPI Data Register low */
4517 #define SPI_DL_Bits_MASK                         (0xFFU)
4518 #define SPI_DL_Bits_SHIFT                        (0U)
4519 #define SPI_DL_Bits(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_DL_Bits_SHIFT)) & SPI_DL_Bits_MASK)
4520
4521 /*! @name DH - SPI data register high */
4522 #define SPI_DH_Bits_MASK                         (0xFFU)
4523 #define SPI_DH_Bits_SHIFT                        (0U)
4524 #define SPI_DH_Bits(x)                           (((uint8_t)(((uint8_t)(x)) << SPI_DH_Bits_SHIFT)) & SPI_DH_Bits_MASK)
4525
4526 /*! @name CI - SPI clear interrupt register */
4527 #define SPI_CI_SPRFCI_MASK                       (0x1U)
4528 #define SPI_CI_SPRFCI_SHIFT                      (0U)
4529 #define SPI_CI_SPRFCI(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_CI_SPRFCI_SHIFT)) & SPI_CI_SPRFCI_MASK)
4530 #define SPI_CI_SPTEFCI_MASK                      (0x2U)
4531 #define SPI_CI_SPTEFCI_SHIFT                     (1U)
4532 #define SPI_CI_SPTEFCI(x)                        (((uint8_t)(((uint8_t)(x)) << SPI_CI_SPTEFCI_SHIFT)) & SPI_CI_SPTEFCI_MASK)
4533 #define SPI_CI_RNFULLFCI_MASK                    (0x4U)
4534 #define SPI_CI_RNFULLFCI_SHIFT                   (2U)
4535 #define SPI_CI_RNFULLFCI(x)                      (((uint8_t)(((uint8_t)(x)) << SPI_CI_RNFULLFCI_SHIFT)) & SPI_CI_RNFULLFCI_MASK)
4536 #define SPI_CI_TNEAREFCI_MASK                    (0x8U)
4537 #define SPI_CI_TNEAREFCI_SHIFT                   (3U)
4538 #define SPI_CI_TNEAREFCI(x)                      (((uint8_t)(((uint8_t)(x)) << SPI_CI_TNEAREFCI_SHIFT)) & SPI_CI_TNEAREFCI_MASK)
4539 #define SPI_CI_RXFOF_MASK                        (0x10U)
4540 #define SPI_CI_RXFOF_SHIFT                       (4U)
4541 #define SPI_CI_RXFOF(x)                          (((uint8_t)(((uint8_t)(x)) << SPI_CI_RXFOF_SHIFT)) & SPI_CI_RXFOF_MASK)
4542 #define SPI_CI_TXFOF_MASK                        (0x20U)
4543 #define SPI_CI_TXFOF_SHIFT                       (5U)
4544 #define SPI_CI_TXFOF(x)                          (((uint8_t)(((uint8_t)(x)) << SPI_CI_TXFOF_SHIFT)) & SPI_CI_TXFOF_MASK)
4545 #define SPI_CI_RXFERR_MASK                       (0x40U)
4546 #define SPI_CI_RXFERR_SHIFT                      (6U)
4547 #define SPI_CI_RXFERR(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_CI_RXFERR_SHIFT)) & SPI_CI_RXFERR_MASK)
4548 #define SPI_CI_TXFERR_MASK                       (0x80U)
4549 #define SPI_CI_TXFERR_SHIFT                      (7U)
4550 #define SPI_CI_TXFERR(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_CI_TXFERR_SHIFT)) & SPI_CI_TXFERR_MASK)
4551
4552 /*! @name C3 - SPI control register 3 */
4553 #define SPI_C3_FIFOMODE_MASK                     (0x1U)
4554 #define SPI_C3_FIFOMODE_SHIFT                    (0U)
4555 #define SPI_C3_FIFOMODE(x)                       (((uint8_t)(((uint8_t)(x)) << SPI_C3_FIFOMODE_SHIFT)) & SPI_C3_FIFOMODE_MASK)
4556 #define SPI_C3_RNFULLIEN_MASK                    (0x2U)
4557 #define SPI_C3_RNFULLIEN_SHIFT                   (1U)
4558 #define SPI_C3_RNFULLIEN(x)                      (((uint8_t)(((uint8_t)(x)) << SPI_C3_RNFULLIEN_SHIFT)) & SPI_C3_RNFULLIEN_MASK)
4559 #define SPI_C3_TNEARIEN_MASK                     (0x4U)
4560 #define SPI_C3_TNEARIEN_SHIFT                    (2U)
4561 #define SPI_C3_TNEARIEN(x)                       (((uint8_t)(((uint8_t)(x)) << SPI_C3_TNEARIEN_SHIFT)) & SPI_C3_TNEARIEN_MASK)
4562 #define SPI_C3_INTCLR_MASK                       (0x8U)
4563 #define SPI_C3_INTCLR_SHIFT                      (3U)
4564 #define SPI_C3_INTCLR(x)                         (((uint8_t)(((uint8_t)(x)) << SPI_C3_INTCLR_SHIFT)) & SPI_C3_INTCLR_MASK)
4565 #define SPI_C3_RNFULLF_MARK_MASK                 (0x10U)
4566 #define SPI_C3_RNFULLF_MARK_SHIFT                (4U)
4567 #define SPI_C3_RNFULLF_MARK(x)                   (((uint8_t)(((uint8_t)(x)) << SPI_C3_RNFULLF_MARK_SHIFT)) & SPI_C3_RNFULLF_MARK_MASK)
4568 #define SPI_C3_TNEAREF_MARK_MASK                 (0x20U)
4569 #define SPI_C3_TNEAREF_MARK_SHIFT                (5U)
4570 #define SPI_C3_TNEAREF_MARK(x)                   (((uint8_t)(((uint8_t)(x)) << SPI_C3_TNEAREF_MARK_SHIFT)) & SPI_C3_TNEAREF_MARK_MASK)
4571
4572
4573 /*!
4574  * @}
4575  */ /* end of group SPI_Register_Masks */
4576
4577
4578 /* SPI - Peripheral instance base addresses */
4579 /** Peripheral SPI0 base address */
4580 #define SPI0_BASE                                (0x40076000u)
4581 /** Peripheral SPI0 base pointer */
4582 #define SPI0                                     ((SPI_Type *)SPI0_BASE)
4583 /** Peripheral SPI1 base address */
4584 #define SPI1_BASE                                (0x40077000u)
4585 /** Peripheral SPI1 base pointer */
4586 #define SPI1                                     ((SPI_Type *)SPI1_BASE)
4587 /** Array initializer of SPI peripheral base addresses */
4588 #define SPI_BASE_ADDRS                           { SPI0_BASE, SPI1_BASE }
4589 /** Array initializer of SPI peripheral base pointers */
4590 #define SPI_BASE_PTRS                            { SPI0, SPI1 }
4591 /** Interrupt vectors for the SPI peripheral type */
4592 #define SPI_IRQS                                 { SPI0_IRQn, SPI1_IRQn }
4593
4594 /*!
4595  * @}
4596  */ /* end of group SPI_Peripheral_Access_Layer */
4597
4598
4599 /* ----------------------------------------------------------------------------
4600    -- TPM Peripheral Access Layer
4601    ---------------------------------------------------------------------------- */
4602
4603 /*!
4604  * @addtogroup TPM_Peripheral_Access_Layer TPM Peripheral Access Layer
4605  * @{
4606  */
4607
4608 /** TPM - Register Layout Typedef */
4609 typedef struct {
4610   __IO uint32_t SC;                                /**< Status and Control, offset: 0x0 */
4611   __IO uint32_t CNT;                               /**< Counter, offset: 0x4 */
4612   __IO uint32_t MOD;                               /**< Modulo, offset: 0x8 */
4613   struct {                                         /* offset: 0xC, array step: 0x8 */
4614     __IO uint32_t CnSC;                              /**< Channel (n) Status and Control, array offset: 0xC, array step: 0x8 */
4615     __IO uint32_t CnV;                               /**< Channel (n) Value, array offset: 0x10, array step: 0x8 */
4616   } CONTROLS[6];
4617        uint8_t RESERVED_0[20];
4618   __IO uint32_t STATUS;                            /**< Capture and Compare Status, offset: 0x50 */
4619        uint8_t RESERVED_1[48];
4620   __IO uint32_t CONF;                              /**< Configuration, offset: 0x84 */
4621 } TPM_Type;
4622
4623 /* ----------------------------------------------------------------------------
4624    -- TPM Register Masks
4625    ---------------------------------------------------------------------------- */
4626
4627 /*!
4628  * @addtogroup TPM_Register_Masks TPM Register Masks
4629  * @{
4630  */
4631
4632 /*! @name SC - Status and Control */
4633 #define TPM_SC_PS_MASK                           (0x7U)
4634 #define TPM_SC_PS_SHIFT                          (0U)
4635 #define TPM_SC_PS(x)                             (((uint32_t)(((uint32_t)(x)) << TPM_SC_PS_SHIFT)) & TPM_SC_PS_MASK)
4636 #define TPM_SC_CMOD_MASK                         (0x18U)
4637 #define TPM_SC_CMOD_SHIFT                        (3U)
4638 #define TPM_SC_CMOD(x)                           (((uint32_t)(((uint32_t)(x)) << TPM_SC_CMOD_SHIFT)) & TPM_SC_CMOD_MASK)
4639 #define TPM_SC_CPWMS_MASK                        (0x20U)
4640 #define TPM_SC_CPWMS_SHIFT                       (5U)
4641 #define TPM_SC_CPWMS(x)                          (((uint32_t)(((uint32_t)(x)) << TPM_SC_CPWMS_SHIFT)) & TPM_SC_CPWMS_MASK)
4642 #define TPM_SC_TOIE_MASK                         (0x40U)
4643 #define TPM_SC_TOIE_SHIFT                        (6U)
4644 #define TPM_SC_TOIE(x)                           (((uint32_t)(((uint32_t)(x)) << TPM_SC_TOIE_SHIFT)) & TPM_SC_TOIE_MASK)
4645 #define TPM_SC_TOF_MASK                          (0x80U)
4646 #define TPM_SC_TOF_SHIFT                         (7U)
4647 #define TPM_SC_TOF(x)                            (((uint32_t)(((uint32_t)(x)) << TPM_SC_TOF_SHIFT)) & TPM_SC_TOF_MASK)
4648 #define TPM_SC_DMA_MASK                          (0x100U)
4649 #define TPM_SC_DMA_SHIFT                         (8U)
4650 #define TPM_SC_DMA(x)                            (((uint32_t)(((uint32_t)(x)) << TPM_SC_DMA_SHIFT)) & TPM_SC_DMA_MASK)
4651
4652 /*! @name CNT - Counter */
4653 #define TPM_CNT_COUNT_MASK                       (0xFFFFU)
4654 #define TPM_CNT_COUNT_SHIFT                      (0U)
4655 #define TPM_CNT_COUNT(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CNT_COUNT_SHIFT)) & TPM_CNT_COUNT_MASK)
4656
4657 /*! @name MOD - Modulo */
4658 #define TPM_MOD_MOD_MASK                         (0xFFFFU)
4659 #define TPM_MOD_MOD_SHIFT                        (0U)
4660 #define TPM_MOD_MOD(x)                           (((uint32_t)(((uint32_t)(x)) << TPM_MOD_MOD_SHIFT)) & TPM_MOD_MOD_MASK)
4661
4662 /*! @name CnSC - Channel (n) Status and Control */
4663 #define TPM_CnSC_DMA_MASK                        (0x1U)
4664 #define TPM_CnSC_DMA_SHIFT                       (0U)
4665 #define TPM_CnSC_DMA(x)                          (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_DMA_SHIFT)) & TPM_CnSC_DMA_MASK)
4666 #define TPM_CnSC_ELSA_MASK                       (0x4U)
4667 #define TPM_CnSC_ELSA_SHIFT                      (2U)
4668 #define TPM_CnSC_ELSA(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_ELSA_SHIFT)) & TPM_CnSC_ELSA_MASK)
4669 #define TPM_CnSC_ELSB_MASK                       (0x8U)
4670 #define TPM_CnSC_ELSB_SHIFT                      (3U)
4671 #define TPM_CnSC_ELSB(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_ELSB_SHIFT)) & TPM_CnSC_ELSB_MASK)
4672 #define TPM_CnSC_MSA_MASK                        (0x10U)
4673 #define TPM_CnSC_MSA_SHIFT                       (4U)
4674 #define TPM_CnSC_MSA(x)                          (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_MSA_SHIFT)) & TPM_CnSC_MSA_MASK)
4675 #define TPM_CnSC_MSB_MASK                        (0x20U)
4676 #define TPM_CnSC_MSB_SHIFT                       (5U)
4677 #define TPM_CnSC_MSB(x)                          (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_MSB_SHIFT)) & TPM_CnSC_MSB_MASK)
4678 #define TPM_CnSC_CHIE_MASK                       (0x40U)
4679 #define TPM_CnSC_CHIE_SHIFT                      (6U)
4680 #define TPM_CnSC_CHIE(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_CHIE_SHIFT)) & TPM_CnSC_CHIE_MASK)
4681 #define TPM_CnSC_CHF_MASK                        (0x80U)
4682 #define TPM_CnSC_CHF_SHIFT                       (7U)
4683 #define TPM_CnSC_CHF(x)                          (((uint32_t)(((uint32_t)(x)) << TPM_CnSC_CHF_SHIFT)) & TPM_CnSC_CHF_MASK)
4684
4685 /* The count of TPM_CnSC */
4686 #define TPM_CnSC_COUNT                           (6U)
4687
4688 /*! @name CnV - Channel (n) Value */
4689 #define TPM_CnV_VAL_MASK                         (0xFFFFU)
4690 #define TPM_CnV_VAL_SHIFT                        (0U)
4691 #define TPM_CnV_VAL(x)                           (((uint32_t)(((uint32_t)(x)) << TPM_CnV_VAL_SHIFT)) & TPM_CnV_VAL_MASK)
4692
4693 /* The count of TPM_CnV */
4694 #define TPM_CnV_COUNT                            (6U)
4695
4696 /*! @name STATUS - Capture and Compare Status */
4697 #define TPM_STATUS_CH0F_MASK                     (0x1U)
4698 #define TPM_STATUS_CH0F_SHIFT                    (0U)
4699 #define TPM_STATUS_CH0F(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_CH0F_SHIFT)) & TPM_STATUS_CH0F_MASK)
4700 #define TPM_STATUS_CH1F_MASK                     (0x2U)
4701 #define TPM_STATUS_CH1F_SHIFT                    (1U)
4702 #define TPM_STATUS_CH1F(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_CH1F_SHIFT)) & TPM_STATUS_CH1F_MASK)
4703 #define TPM_STATUS_CH2F_MASK                     (0x4U)
4704 #define TPM_STATUS_CH2F_SHIFT                    (2U)
4705 #define TPM_STATUS_CH2F(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_CH2F_SHIFT)) & TPM_STATUS_CH2F_MASK)
4706 #define TPM_STATUS_CH3F_MASK                     (0x8U)
4707 #define TPM_STATUS_CH3F_SHIFT                    (3U)
4708 #define TPM_STATUS_CH3F(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_CH3F_SHIFT)) & TPM_STATUS_CH3F_MASK)
4709 #define TPM_STATUS_CH4F_MASK                     (0x10U)
4710 #define TPM_STATUS_CH4F_SHIFT                    (4U)
4711 #define TPM_STATUS_CH4F(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_CH4F_SHIFT)) & TPM_STATUS_CH4F_MASK)
4712 #define TPM_STATUS_CH5F_MASK                     (0x20U)
4713 #define TPM_STATUS_CH5F_SHIFT                    (5U)
4714 #define TPM_STATUS_CH5F(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_CH5F_SHIFT)) & TPM_STATUS_CH5F_MASK)
4715 #define TPM_STATUS_TOF_MASK                      (0x100U)
4716 #define TPM_STATUS_TOF_SHIFT                     (8U)
4717 #define TPM_STATUS_TOF(x)                        (((uint32_t)(((uint32_t)(x)) << TPM_STATUS_TOF_SHIFT)) & TPM_STATUS_TOF_MASK)
4718
4719 /*! @name CONF - Configuration */
4720 #define TPM_CONF_DOZEEN_MASK                     (0x20U)
4721 #define TPM_CONF_DOZEEN_SHIFT                    (5U)
4722 #define TPM_CONF_DOZEEN(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_CONF_DOZEEN_SHIFT)) & TPM_CONF_DOZEEN_MASK)
4723 #define TPM_CONF_DBGMODE_MASK                    (0xC0U)
4724 #define TPM_CONF_DBGMODE_SHIFT                   (6U)
4725 #define TPM_CONF_DBGMODE(x)                      (((uint32_t)(((uint32_t)(x)) << TPM_CONF_DBGMODE_SHIFT)) & TPM_CONF_DBGMODE_MASK)
4726 #define TPM_CONF_GTBEEN_MASK                     (0x200U)
4727 #define TPM_CONF_GTBEEN_SHIFT                    (9U)
4728 #define TPM_CONF_GTBEEN(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_CONF_GTBEEN_SHIFT)) & TPM_CONF_GTBEEN_MASK)
4729 #define TPM_CONF_CSOT_MASK                       (0x10000U)
4730 #define TPM_CONF_CSOT_SHIFT                      (16U)
4731 #define TPM_CONF_CSOT(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CONF_CSOT_SHIFT)) & TPM_CONF_CSOT_MASK)
4732 #define TPM_CONF_CSOO_MASK                       (0x20000U)
4733 #define TPM_CONF_CSOO_SHIFT                      (17U)
4734 #define TPM_CONF_CSOO(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CONF_CSOO_SHIFT)) & TPM_CONF_CSOO_MASK)
4735 #define TPM_CONF_CROT_MASK                       (0x40000U)
4736 #define TPM_CONF_CROT_SHIFT                      (18U)
4737 #define TPM_CONF_CROT(x)                         (((uint32_t)(((uint32_t)(x)) << TPM_CONF_CROT_SHIFT)) & TPM_CONF_CROT_MASK)
4738 #define TPM_CONF_TRGSEL_MASK                     (0xF000000U)
4739 #define TPM_CONF_TRGSEL_SHIFT                    (24U)
4740 #define TPM_CONF_TRGSEL(x)                       (((uint32_t)(((uint32_t)(x)) << TPM_CONF_TRGSEL_SHIFT)) & TPM_CONF_TRGSEL_MASK)
4741
4742
4743 /*!
4744  * @}
4745  */ /* end of group TPM_Register_Masks */
4746
4747
4748 /* TPM - Peripheral instance base addresses */
4749 /** Peripheral TPM0 base address */
4750 #define TPM0_BASE                                (0x40038000u)
4751 /** Peripheral TPM0 base pointer */
4752 #define TPM0                                     ((TPM_Type *)TPM0_BASE)
4753 /** Peripheral TPM1 base address */
4754 #define TPM1_BASE                                (0x40039000u)
4755 /** Peripheral TPM1 base pointer */
4756 #define TPM1                                     ((TPM_Type *)TPM1_BASE)
4757 /** Peripheral TPM2 base address */
4758 #define TPM2_BASE                                (0x4003A000u)
4759 /** Peripheral TPM2 base pointer */
4760 #define TPM2                                     ((TPM_Type *)TPM2_BASE)
4761 /** Array initializer of TPM peripheral base addresses */
4762 #define TPM_BASE_ADDRS                           { TPM0_BASE, TPM1_BASE, TPM2_BASE }
4763 /** Array initializer of TPM peripheral base pointers */
4764 #define TPM_BASE_PTRS                            { TPM0, TPM1, TPM2 }
4765 /** Interrupt vectors for the TPM peripheral type */
4766 #define TPM_IRQS                                 { TPM0_IRQn, TPM1_IRQn, TPM2_IRQn }
4767
4768 /*!
4769  * @}
4770  */ /* end of group TPM_Peripheral_Access_Layer */
4771
4772
4773 /* ----------------------------------------------------------------------------
4774    -- TSI Peripheral Access Layer
4775    ---------------------------------------------------------------------------- */
4776
4777 /*!
4778  * @addtogroup TSI_Peripheral_Access_Layer TSI Peripheral Access Layer
4779  * @{
4780  */
4781
4782 /** TSI - Register Layout Typedef */
4783 typedef struct {
4784   __IO uint32_t GENCS;                             /**< TSI General Control and Status Register, offset: 0x0 */
4785   __IO uint32_t DATA;                              /**< TSI DATA Register, offset: 0x4 */
4786   __IO uint32_t TSHD;                              /**< TSI Threshold Register, offset: 0x8 */
4787 } TSI_Type;
4788
4789 /* ----------------------------------------------------------------------------
4790    -- TSI Register Masks
4791    ---------------------------------------------------------------------------- */
4792
4793 /*!
4794  * @addtogroup TSI_Register_Masks TSI Register Masks
4795  * @{
4796  */
4797
4798 /*! @name GENCS - TSI General Control and Status Register */
4799 #define TSI_GENCS_CURSW_MASK                     (0x2U)
4800 #define TSI_GENCS_CURSW_SHIFT                    (1U)
4801 #define TSI_GENCS_CURSW(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_CURSW_SHIFT)) & TSI_GENCS_CURSW_MASK)
4802 #define TSI_GENCS_EOSF_MASK                      (0x4U)
4803 #define TSI_GENCS_EOSF_SHIFT                     (2U)
4804 #define TSI_GENCS_EOSF(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_EOSF_SHIFT)) & TSI_GENCS_EOSF_MASK)
4805 #define TSI_GENCS_SCNIP_MASK                     (0x8U)
4806 #define TSI_GENCS_SCNIP_SHIFT                    (3U)
4807 #define TSI_GENCS_SCNIP(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_SCNIP_SHIFT)) & TSI_GENCS_SCNIP_MASK)
4808 #define TSI_GENCS_STM_MASK                       (0x10U)
4809 #define TSI_GENCS_STM_SHIFT                      (4U)
4810 #define TSI_GENCS_STM(x)                         (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_STM_SHIFT)) & TSI_GENCS_STM_MASK)
4811 #define TSI_GENCS_STPE_MASK                      (0x20U)
4812 #define TSI_GENCS_STPE_SHIFT                     (5U)
4813 #define TSI_GENCS_STPE(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_STPE_SHIFT)) & TSI_GENCS_STPE_MASK)
4814 #define TSI_GENCS_TSIIEN_MASK                    (0x40U)
4815 #define TSI_GENCS_TSIIEN_SHIFT                   (6U)
4816 #define TSI_GENCS_TSIIEN(x)                      (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_TSIIEN_SHIFT)) & TSI_GENCS_TSIIEN_MASK)
4817 #define TSI_GENCS_TSIEN_MASK                     (0x80U)
4818 #define TSI_GENCS_TSIEN_SHIFT                    (7U)
4819 #define TSI_GENCS_TSIEN(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_TSIEN_SHIFT)) & TSI_GENCS_TSIEN_MASK)
4820 #define TSI_GENCS_NSCN_MASK                      (0x1F00U)
4821 #define TSI_GENCS_NSCN_SHIFT                     (8U)
4822 #define TSI_GENCS_NSCN(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_NSCN_SHIFT)) & TSI_GENCS_NSCN_MASK)
4823 #define TSI_GENCS_PS_MASK                        (0xE000U)
4824 #define TSI_GENCS_PS_SHIFT                       (13U)
4825 #define TSI_GENCS_PS(x)                          (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_PS_SHIFT)) & TSI_GENCS_PS_MASK)
4826 #define TSI_GENCS_EXTCHRG_MASK                   (0x70000U)
4827 #define TSI_GENCS_EXTCHRG_SHIFT                  (16U)
4828 #define TSI_GENCS_EXTCHRG(x)                     (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_EXTCHRG_SHIFT)) & TSI_GENCS_EXTCHRG_MASK)
4829 #define TSI_GENCS_DVOLT_MASK                     (0x180000U)
4830 #define TSI_GENCS_DVOLT_SHIFT                    (19U)
4831 #define TSI_GENCS_DVOLT(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_DVOLT_SHIFT)) & TSI_GENCS_DVOLT_MASK)
4832 #define TSI_GENCS_REFCHRG_MASK                   (0xE00000U)
4833 #define TSI_GENCS_REFCHRG_SHIFT                  (21U)
4834 #define TSI_GENCS_REFCHRG(x)                     (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_REFCHRG_SHIFT)) & TSI_GENCS_REFCHRG_MASK)
4835 #define TSI_GENCS_MODE_MASK                      (0xF000000U)
4836 #define TSI_GENCS_MODE_SHIFT                     (24U)
4837 #define TSI_GENCS_MODE(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_MODE_SHIFT)) & TSI_GENCS_MODE_MASK)
4838 #define TSI_GENCS_ESOR_MASK                      (0x10000000U)
4839 #define TSI_GENCS_ESOR_SHIFT                     (28U)
4840 #define TSI_GENCS_ESOR(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_ESOR_SHIFT)) & TSI_GENCS_ESOR_MASK)
4841 #define TSI_GENCS_OUTRGF_MASK                    (0x80000000U)
4842 #define TSI_GENCS_OUTRGF_SHIFT                   (31U)
4843 #define TSI_GENCS_OUTRGF(x)                      (((uint32_t)(((uint32_t)(x)) << TSI_GENCS_OUTRGF_SHIFT)) & TSI_GENCS_OUTRGF_MASK)
4844
4845 /*! @name DATA - TSI DATA Register */
4846 #define TSI_DATA_TSICNT_MASK                     (0xFFFFU)
4847 #define TSI_DATA_TSICNT_SHIFT                    (0U)
4848 #define TSI_DATA_TSICNT(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_DATA_TSICNT_SHIFT)) & TSI_DATA_TSICNT_MASK)
4849 #define TSI_DATA_SWTS_MASK                       (0x400000U)
4850 #define TSI_DATA_SWTS_SHIFT                      (22U)
4851 #define TSI_DATA_SWTS(x)                         (((uint32_t)(((uint32_t)(x)) << TSI_DATA_SWTS_SHIFT)) & TSI_DATA_SWTS_MASK)
4852 #define TSI_DATA_DMAEN_MASK                      (0x800000U)
4853 #define TSI_DATA_DMAEN_SHIFT                     (23U)
4854 #define TSI_DATA_DMAEN(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_DATA_DMAEN_SHIFT)) & TSI_DATA_DMAEN_MASK)
4855 #define TSI_DATA_TSICH_MASK                      (0xF0000000U)
4856 #define TSI_DATA_TSICH_SHIFT                     (28U)
4857 #define TSI_DATA_TSICH(x)                        (((uint32_t)(((uint32_t)(x)) << TSI_DATA_TSICH_SHIFT)) & TSI_DATA_TSICH_MASK)
4858
4859 /*! @name TSHD - TSI Threshold Register */
4860 #define TSI_TSHD_THRESL_MASK                     (0xFFFFU)
4861 #define TSI_TSHD_THRESL_SHIFT                    (0U)
4862 #define TSI_TSHD_THRESL(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_TSHD_THRESL_SHIFT)) & TSI_TSHD_THRESL_MASK)
4863 #define TSI_TSHD_THRESH_MASK                     (0xFFFF0000U)
4864 #define TSI_TSHD_THRESH_SHIFT                    (16U)
4865 #define TSI_TSHD_THRESH(x)                       (((uint32_t)(((uint32_t)(x)) << TSI_TSHD_THRESH_SHIFT)) & TSI_TSHD_THRESH_MASK)
4866
4867
4868 /*!
4869  * @}
4870  */ /* end of group TSI_Register_Masks */
4871
4872
4873 /* TSI - Peripheral instance base addresses */
4874 /** Peripheral TSI0 base address */
4875 #define TSI0_BASE                                (0x40045000u)
4876 /** Peripheral TSI0 base pointer */
4877 #define TSI0                                     ((TSI_Type *)TSI0_BASE)
4878 /** Array initializer of TSI peripheral base addresses */
4879 #define TSI_BASE_ADDRS                           { TSI0_BASE }
4880 /** Array initializer of TSI peripheral base pointers */
4881 #define TSI_BASE_PTRS                            { TSI0 }
4882 /** Interrupt vectors for the TSI peripheral type */
4883 #define TSI_IRQS                                 { TSI0_IRQn }
4884
4885 /*!
4886  * @}
4887  */ /* end of group TSI_Peripheral_Access_Layer */
4888
4889
4890 /* ----------------------------------------------------------------------------
4891    -- UART Peripheral Access Layer
4892    ---------------------------------------------------------------------------- */
4893
4894 /*!
4895  * @addtogroup UART_Peripheral_Access_Layer UART Peripheral Access Layer
4896  * @{
4897  */
4898
4899 /** UART - Register Layout Typedef */
4900 typedef struct {
4901   __IO uint8_t BDH;                                /**< UART Baud Rate Register: High, offset: 0x0 */
4902   __IO uint8_t BDL;                                /**< UART Baud Rate Register: Low, offset: 0x1 */
4903   __IO uint8_t C1;                                 /**< UART Control Register 1, offset: 0x2 */
4904   __IO uint8_t C2;                                 /**< UART Control Register 2, offset: 0x3 */
4905   __I  uint8_t S1;                                 /**< UART Status Register 1, offset: 0x4 */
4906   __IO uint8_t S2;                                 /**< UART Status Register 2, offset: 0x5 */
4907   __IO uint8_t C3;                                 /**< UART Control Register 3, offset: 0x6 */
4908   __IO uint8_t D;                                  /**< UART Data Register, offset: 0x7 */
4909   __IO uint8_t C4;                                 /**< UART Control Register 4, offset: 0x8 */
4910 } UART_Type;
4911
4912 /* ----------------------------------------------------------------------------
4913    -- UART Register Masks
4914    ---------------------------------------------------------------------------- */
4915
4916 /*!
4917  * @addtogroup UART_Register_Masks UART Register Masks
4918  * @{
4919  */
4920
4921 /*! @name BDH - UART Baud Rate Register: High */
4922 #define UART_BDH_SBR_MASK                        (0x1FU)
4923 #define UART_BDH_SBR_SHIFT                       (0U)
4924 #define UART_BDH_SBR(x)                          (((uint8_t)(((uint8_t)(x)) << UART_BDH_SBR_SHIFT)) & UART_BDH_SBR_MASK)
4925 #define UART_BDH_SBNS_MASK                       (0x20U)
4926 #define UART_BDH_SBNS_SHIFT                      (5U)
4927 #define UART_BDH_SBNS(x)                         (((uint8_t)(((uint8_t)(x)) << UART_BDH_SBNS_SHIFT)) & UART_BDH_SBNS_MASK)
4928 #define UART_BDH_RXEDGIE_MASK                    (0x40U)
4929 #define UART_BDH_RXEDGIE_SHIFT                   (6U)
4930 #define UART_BDH_RXEDGIE(x)                      (((uint8_t)(((uint8_t)(x)) << UART_BDH_RXEDGIE_SHIFT)) & UART_BDH_RXEDGIE_MASK)
4931 #define UART_BDH_LBKDIE_MASK                     (0x80U)
4932 #define UART_BDH_LBKDIE_SHIFT                    (7U)
4933 #define UART_BDH_LBKDIE(x)                       (((uint8_t)(((uint8_t)(x)) << UART_BDH_LBKDIE_SHIFT)) & UART_BDH_LBKDIE_MASK)
4934
4935 /*! @name BDL - UART Baud Rate Register: Low */
4936 #define UART_BDL_SBR_MASK                        (0xFFU)
4937 #define UART_BDL_SBR_SHIFT                       (0U)
4938 #define UART_BDL_SBR(x)                          (((uint8_t)(((uint8_t)(x)) << UART_BDL_SBR_SHIFT)) & UART_BDL_SBR_MASK)
4939
4940 /*! @name C1 - UART Control Register 1 */
4941 #define UART_C1_PT_MASK                          (0x1U)
4942 #define UART_C1_PT_SHIFT                         (0U)
4943 #define UART_C1_PT(x)                            (((uint8_t)(((uint8_t)(x)) << UART_C1_PT_SHIFT)) & UART_C1_PT_MASK)
4944 #define UART_C1_PE_MASK                          (0x2U)
4945 #define UART_C1_PE_SHIFT                         (1U)
4946 #define UART_C1_PE(x)                            (((uint8_t)(((uint8_t)(x)) << UART_C1_PE_SHIFT)) & UART_C1_PE_MASK)
4947 #define UART_C1_ILT_MASK                         (0x4U)
4948 #define UART_C1_ILT_SHIFT                        (2U)
4949 #define UART_C1_ILT(x)                           (((uint8_t)(((uint8_t)(x)) << UART_C1_ILT_SHIFT)) & UART_C1_ILT_MASK)
4950 #define UART_C1_WAKE_MASK                        (0x8U)
4951 #define UART_C1_WAKE_SHIFT                       (3U)
4952 #define UART_C1_WAKE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C1_WAKE_SHIFT)) & UART_C1_WAKE_MASK)
4953 #define UART_C1_M_MASK                           (0x10U)
4954 #define UART_C1_M_SHIFT                          (4U)
4955 #define UART_C1_M(x)                             (((uint8_t)(((uint8_t)(x)) << UART_C1_M_SHIFT)) & UART_C1_M_MASK)
4956 #define UART_C1_RSRC_MASK                        (0x20U)
4957 #define UART_C1_RSRC_SHIFT                       (5U)
4958 #define UART_C1_RSRC(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C1_RSRC_SHIFT)) & UART_C1_RSRC_MASK)
4959 #define UART_C1_UARTSWAI_MASK                    (0x40U)
4960 #define UART_C1_UARTSWAI_SHIFT                   (6U)
4961 #define UART_C1_UARTSWAI(x)                      (((uint8_t)(((uint8_t)(x)) << UART_C1_UARTSWAI_SHIFT)) & UART_C1_UARTSWAI_MASK)
4962 #define UART_C1_LOOPS_MASK                       (0x80U)
4963 #define UART_C1_LOOPS_SHIFT                      (7U)
4964 #define UART_C1_LOOPS(x)                         (((uint8_t)(((uint8_t)(x)) << UART_C1_LOOPS_SHIFT)) & UART_C1_LOOPS_MASK)
4965
4966 /*! @name C2 - UART Control Register 2 */
4967 #define UART_C2_SBK_MASK                         (0x1U)
4968 #define UART_C2_SBK_SHIFT                        (0U)
4969 #define UART_C2_SBK(x)                           (((uint8_t)(((uint8_t)(x)) << UART_C2_SBK_SHIFT)) & UART_C2_SBK_MASK)
4970 #define UART_C2_RWU_MASK                         (0x2U)
4971 #define UART_C2_RWU_SHIFT                        (1U)
4972 #define UART_C2_RWU(x)                           (((uint8_t)(((uint8_t)(x)) << UART_C2_RWU_SHIFT)) & UART_C2_RWU_MASK)
4973 #define UART_C2_RE_MASK                          (0x4U)
4974 #define UART_C2_RE_SHIFT                         (2U)
4975 #define UART_C2_RE(x)                            (((uint8_t)(((uint8_t)(x)) << UART_C2_RE_SHIFT)) & UART_C2_RE_MASK)
4976 #define UART_C2_TE_MASK                          (0x8U)
4977 #define UART_C2_TE_SHIFT                         (3U)
4978 #define UART_C2_TE(x)                            (((uint8_t)(((uint8_t)(x)) << UART_C2_TE_SHIFT)) & UART_C2_TE_MASK)
4979 #define UART_C2_ILIE_MASK                        (0x10U)
4980 #define UART_C2_ILIE_SHIFT                       (4U)
4981 #define UART_C2_ILIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C2_ILIE_SHIFT)) & UART_C2_ILIE_MASK)
4982 #define UART_C2_RIE_MASK                         (0x20U)
4983 #define UART_C2_RIE_SHIFT                        (5U)
4984 #define UART_C2_RIE(x)                           (((uint8_t)(((uint8_t)(x)) << UART_C2_RIE_SHIFT)) & UART_C2_RIE_MASK)
4985 #define UART_C2_TCIE_MASK                        (0x40U)
4986 #define UART_C2_TCIE_SHIFT                       (6U)
4987 #define UART_C2_TCIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C2_TCIE_SHIFT)) & UART_C2_TCIE_MASK)
4988 #define UART_C2_TIE_MASK                         (0x80U)
4989 #define UART_C2_TIE_SHIFT                        (7U)
4990 #define UART_C2_TIE(x)                           (((uint8_t)(((uint8_t)(x)) << UART_C2_TIE_SHIFT)) & UART_C2_TIE_MASK)
4991
4992 /*! @name S1 - UART Status Register 1 */
4993 #define UART_S1_PF_MASK                          (0x1U)
4994 #define UART_S1_PF_SHIFT                         (0U)
4995 #define UART_S1_PF(x)                            (((uint8_t)(((uint8_t)(x)) << UART_S1_PF_SHIFT)) & UART_S1_PF_MASK)
4996 #define UART_S1_FE_MASK                          (0x2U)
4997 #define UART_S1_FE_SHIFT                         (1U)
4998 #define UART_S1_FE(x)                            (((uint8_t)(((uint8_t)(x)) << UART_S1_FE_SHIFT)) & UART_S1_FE_MASK)
4999 #define UART_S1_NF_MASK                          (0x4U)
5000 #define UART_S1_NF_SHIFT                         (2U)
5001 #define UART_S1_NF(x)                            (((uint8_t)(((uint8_t)(x)) << UART_S1_NF_SHIFT)) & UART_S1_NF_MASK)
5002 #define UART_S1_OR_MASK                          (0x8U)
5003 #define UART_S1_OR_SHIFT                         (3U)
5004 #define UART_S1_OR(x)                            (((uint8_t)(((uint8_t)(x)) << UART_S1_OR_SHIFT)) & UART_S1_OR_MASK)
5005 #define UART_S1_IDLE_MASK                        (0x10U)
5006 #define UART_S1_IDLE_SHIFT                       (4U)
5007 #define UART_S1_IDLE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_S1_IDLE_SHIFT)) & UART_S1_IDLE_MASK)
5008 #define UART_S1_RDRF_MASK                        (0x20U)
5009 #define UART_S1_RDRF_SHIFT                       (5U)
5010 #define UART_S1_RDRF(x)                          (((uint8_t)(((uint8_t)(x)) << UART_S1_RDRF_SHIFT)) & UART_S1_RDRF_MASK)
5011 #define UART_S1_TC_MASK                          (0x40U)
5012 #define UART_S1_TC_SHIFT                         (6U)
5013 #define UART_S1_TC(x)                            (((uint8_t)(((uint8_t)(x)) << UART_S1_TC_SHIFT)) & UART_S1_TC_MASK)
5014 #define UART_S1_TDRE_MASK                        (0x80U)
5015 #define UART_S1_TDRE_SHIFT                       (7U)
5016 #define UART_S1_TDRE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_S1_TDRE_SHIFT)) & UART_S1_TDRE_MASK)
5017
5018 /*! @name S2 - UART Status Register 2 */
5019 #define UART_S2_RAF_MASK                         (0x1U)
5020 #define UART_S2_RAF_SHIFT                        (0U)
5021 #define UART_S2_RAF(x)                           (((uint8_t)(((uint8_t)(x)) << UART_S2_RAF_SHIFT)) & UART_S2_RAF_MASK)
5022 #define UART_S2_LBKDE_MASK                       (0x2U)
5023 #define UART_S2_LBKDE_SHIFT                      (1U)
5024 #define UART_S2_LBKDE(x)                         (((uint8_t)(((uint8_t)(x)) << UART_S2_LBKDE_SHIFT)) & UART_S2_LBKDE_MASK)
5025 #define UART_S2_BRK13_MASK                       (0x4U)
5026 #define UART_S2_BRK13_SHIFT                      (2U)
5027 #define UART_S2_BRK13(x)                         (((uint8_t)(((uint8_t)(x)) << UART_S2_BRK13_SHIFT)) & UART_S2_BRK13_MASK)
5028 #define UART_S2_RWUID_MASK                       (0x8U)
5029 #define UART_S2_RWUID_SHIFT                      (3U)
5030 #define UART_S2_RWUID(x)                         (((uint8_t)(((uint8_t)(x)) << UART_S2_RWUID_SHIFT)) & UART_S2_RWUID_MASK)
5031 #define UART_S2_RXINV_MASK                       (0x10U)
5032 #define UART_S2_RXINV_SHIFT                      (4U)
5033 #define UART_S2_RXINV(x)                         (((uint8_t)(((uint8_t)(x)) << UART_S2_RXINV_SHIFT)) & UART_S2_RXINV_MASK)
5034 #define UART_S2_RXEDGIF_MASK                     (0x40U)
5035 #define UART_S2_RXEDGIF_SHIFT                    (6U)
5036 #define UART_S2_RXEDGIF(x)                       (((uint8_t)(((uint8_t)(x)) << UART_S2_RXEDGIF_SHIFT)) & UART_S2_RXEDGIF_MASK)
5037 #define UART_S2_LBKDIF_MASK                      (0x80U)
5038 #define UART_S2_LBKDIF_SHIFT                     (7U)
5039 #define UART_S2_LBKDIF(x)                        (((uint8_t)(((uint8_t)(x)) << UART_S2_LBKDIF_SHIFT)) & UART_S2_LBKDIF_MASK)
5040
5041 /*! @name C3 - UART Control Register 3 */
5042 #define UART_C3_PEIE_MASK                        (0x1U)
5043 #define UART_C3_PEIE_SHIFT                       (0U)
5044 #define UART_C3_PEIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C3_PEIE_SHIFT)) & UART_C3_PEIE_MASK)
5045 #define UART_C3_FEIE_MASK                        (0x2U)
5046 #define UART_C3_FEIE_SHIFT                       (1U)
5047 #define UART_C3_FEIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C3_FEIE_SHIFT)) & UART_C3_FEIE_MASK)
5048 #define UART_C3_NEIE_MASK                        (0x4U)
5049 #define UART_C3_NEIE_SHIFT                       (2U)
5050 #define UART_C3_NEIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C3_NEIE_SHIFT)) & UART_C3_NEIE_MASK)
5051 #define UART_C3_ORIE_MASK                        (0x8U)
5052 #define UART_C3_ORIE_SHIFT                       (3U)
5053 #define UART_C3_ORIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART_C3_ORIE_SHIFT)) & UART_C3_ORIE_MASK)
5054 #define UART_C3_TXINV_MASK                       (0x10U)
5055 #define UART_C3_TXINV_SHIFT                      (4U)
5056 #define UART_C3_TXINV(x)                         (((uint8_t)(((uint8_t)(x)) << UART_C3_TXINV_SHIFT)) & UART_C3_TXINV_MASK)
5057 #define UART_C3_TXDIR_MASK                       (0x20U)
5058 #define UART_C3_TXDIR_SHIFT                      (5U)
5059 #define UART_C3_TXDIR(x)                         (((uint8_t)(((uint8_t)(x)) << UART_C3_TXDIR_SHIFT)) & UART_C3_TXDIR_MASK)
5060 #define UART_C3_T8_MASK                          (0x40U)
5061 #define UART_C3_T8_SHIFT                         (6U)
5062 #define UART_C3_T8(x)                            (((uint8_t)(((uint8_t)(x)) << UART_C3_T8_SHIFT)) & UART_C3_T8_MASK)
5063 #define UART_C3_R8_MASK                          (0x80U)
5064 #define UART_C3_R8_SHIFT                         (7U)
5065 #define UART_C3_R8(x)                            (((uint8_t)(((uint8_t)(x)) << UART_C3_R8_SHIFT)) & UART_C3_R8_MASK)
5066
5067 /*! @name D - UART Data Register */
5068 #define UART_D_R0T0_MASK                         (0x1U)
5069 #define UART_D_R0T0_SHIFT                        (0U)
5070 #define UART_D_R0T0(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R0T0_SHIFT)) & UART_D_R0T0_MASK)
5071 #define UART_D_R1T1_MASK                         (0x2U)
5072 #define UART_D_R1T1_SHIFT                        (1U)
5073 #define UART_D_R1T1(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R1T1_SHIFT)) & UART_D_R1T1_MASK)
5074 #define UART_D_R2T2_MASK                         (0x4U)
5075 #define UART_D_R2T2_SHIFT                        (2U)
5076 #define UART_D_R2T2(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R2T2_SHIFT)) & UART_D_R2T2_MASK)
5077 #define UART_D_R3T3_MASK                         (0x8U)
5078 #define UART_D_R3T3_SHIFT                        (3U)
5079 #define UART_D_R3T3(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R3T3_SHIFT)) & UART_D_R3T3_MASK)
5080 #define UART_D_R4T4_MASK                         (0x10U)
5081 #define UART_D_R4T4_SHIFT                        (4U)
5082 #define UART_D_R4T4(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R4T4_SHIFT)) & UART_D_R4T4_MASK)
5083 #define UART_D_R5T5_MASK                         (0x20U)
5084 #define UART_D_R5T5_SHIFT                        (5U)
5085 #define UART_D_R5T5(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R5T5_SHIFT)) & UART_D_R5T5_MASK)
5086 #define UART_D_R6T6_MASK                         (0x40U)
5087 #define UART_D_R6T6_SHIFT                        (6U)
5088 #define UART_D_R6T6(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R6T6_SHIFT)) & UART_D_R6T6_MASK)
5089 #define UART_D_R7T7_MASK                         (0x80U)
5090 #define UART_D_R7T7_SHIFT                        (7U)
5091 #define UART_D_R7T7(x)                           (((uint8_t)(((uint8_t)(x)) << UART_D_R7T7_SHIFT)) & UART_D_R7T7_MASK)
5092
5093 /*! @name C4 - UART Control Register 4 */
5094 #define UART_C4_RDMAS_MASK                       (0x20U)
5095 #define UART_C4_RDMAS_SHIFT                      (5U)
5096 #define UART_C4_RDMAS(x)                         (((uint8_t)(((uint8_t)(x)) << UART_C4_RDMAS_SHIFT)) & UART_C4_RDMAS_MASK)
5097 #define UART_C4_TDMAS_MASK                       (0x80U)
5098 #define UART_C4_TDMAS_SHIFT                      (7U)
5099 #define UART_C4_TDMAS(x)                         (((uint8_t)(((uint8_t)(x)) << UART_C4_TDMAS_SHIFT)) & UART_C4_TDMAS_MASK)
5100
5101
5102 /*!
5103  * @}
5104  */ /* end of group UART_Register_Masks */
5105
5106
5107 /* UART - Peripheral instance base addresses */
5108 /** Peripheral UART1 base address */
5109 #define UART1_BASE                               (0x4006B000u)
5110 /** Peripheral UART1 base pointer */
5111 #define UART1                                    ((UART_Type *)UART1_BASE)
5112 /** Peripheral UART2 base address */
5113 #define UART2_BASE                               (0x4006C000u)
5114 /** Peripheral UART2 base pointer */
5115 #define UART2                                    ((UART_Type *)UART2_BASE)
5116 /** Array initializer of UART peripheral base addresses */
5117 #define UART_BASE_ADDRS                          { 0u, UART1_BASE, UART2_BASE }
5118 /** Array initializer of UART peripheral base pointers */
5119 #define UART_BASE_PTRS                           { (UART_Type *)0u, UART1, UART2 }
5120 /** Interrupt vectors for the UART peripheral type */
5121 #define UART_RX_TX_IRQS                          { NotAvail_IRQn, UART1_IRQn, UART2_IRQn }
5122 #define UART_ERR_IRQS                            { NotAvail_IRQn, UART1_IRQn, UART2_IRQn }
5123
5124 /*!
5125  * @}
5126  */ /* end of group UART_Peripheral_Access_Layer */
5127
5128
5129 /* ----------------------------------------------------------------------------
5130    -- UART0 Peripheral Access Layer
5131    ---------------------------------------------------------------------------- */
5132
5133 /*!
5134  * @addtogroup UART0_Peripheral_Access_Layer UART0 Peripheral Access Layer
5135  * @{
5136  */
5137
5138 /** UART0 - Register Layout Typedef */
5139 typedef struct {
5140   __IO uint8_t BDH;                                /**< UART Baud Rate Register High, offset: 0x0 */
5141   __IO uint8_t BDL;                                /**< UART Baud Rate Register Low, offset: 0x1 */
5142   __IO uint8_t C1;                                 /**< UART Control Register 1, offset: 0x2 */
5143   __IO uint8_t C2;                                 /**< UART Control Register 2, offset: 0x3 */
5144   __IO uint8_t S1;                                 /**< UART Status Register 1, offset: 0x4 */
5145   __IO uint8_t S2;                                 /**< UART Status Register 2, offset: 0x5 */
5146   __IO uint8_t C3;                                 /**< UART Control Register 3, offset: 0x6 */
5147   __IO uint8_t D;                                  /**< UART Data Register, offset: 0x7 */
5148   __IO uint8_t MA1;                                /**< UART Match Address Registers 1, offset: 0x8 */
5149   __IO uint8_t MA2;                                /**< UART Match Address Registers 2, offset: 0x9 */
5150   __IO uint8_t C4;                                 /**< UART Control Register 4, offset: 0xA */
5151   __IO uint8_t C5;                                 /**< UART Control Register 5, offset: 0xB */
5152 } UART0_Type;
5153
5154 /* ----------------------------------------------------------------------------
5155    -- UART0 Register Masks
5156    ---------------------------------------------------------------------------- */
5157
5158 /*!
5159  * @addtogroup UART0_Register_Masks UART0 Register Masks
5160  * @{
5161  */
5162
5163 /*! @name BDH - UART Baud Rate Register High */
5164 #define UART0_BDH_SBR_MASK                       (0x1FU)
5165 #define UART0_BDH_SBR_SHIFT                      (0U)
5166 #define UART0_BDH_SBR(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_BDH_SBR_SHIFT)) & UART0_BDH_SBR_MASK)
5167 #define UART0_BDH_SBNS_MASK                      (0x20U)
5168 #define UART0_BDH_SBNS_SHIFT                     (5U)
5169 #define UART0_BDH_SBNS(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_BDH_SBNS_SHIFT)) & UART0_BDH_SBNS_MASK)
5170 #define UART0_BDH_RXEDGIE_MASK                   (0x40U)
5171 #define UART0_BDH_RXEDGIE_SHIFT                  (6U)
5172 #define UART0_BDH_RXEDGIE(x)                     (((uint8_t)(((uint8_t)(x)) << UART0_BDH_RXEDGIE_SHIFT)) & UART0_BDH_RXEDGIE_MASK)
5173 #define UART0_BDH_LBKDIE_MASK                    (0x80U)
5174 #define UART0_BDH_LBKDIE_SHIFT                   (7U)
5175 #define UART0_BDH_LBKDIE(x)                      (((uint8_t)(((uint8_t)(x)) << UART0_BDH_LBKDIE_SHIFT)) & UART0_BDH_LBKDIE_MASK)
5176
5177 /*! @name BDL - UART Baud Rate Register Low */
5178 #define UART0_BDL_SBR_MASK                       (0xFFU)
5179 #define UART0_BDL_SBR_SHIFT                      (0U)
5180 #define UART0_BDL_SBR(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_BDL_SBR_SHIFT)) & UART0_BDL_SBR_MASK)
5181
5182 /*! @name C1 - UART Control Register 1 */
5183 #define UART0_C1_PT_MASK                         (0x1U)
5184 #define UART0_C1_PT_SHIFT                        (0U)
5185 #define UART0_C1_PT(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_C1_PT_SHIFT)) & UART0_C1_PT_MASK)
5186 #define UART0_C1_PE_MASK                         (0x2U)
5187 #define UART0_C1_PE_SHIFT                        (1U)
5188 #define UART0_C1_PE(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_C1_PE_SHIFT)) & UART0_C1_PE_MASK)
5189 #define UART0_C1_ILT_MASK                        (0x4U)
5190 #define UART0_C1_ILT_SHIFT                       (2U)
5191 #define UART0_C1_ILT(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C1_ILT_SHIFT)) & UART0_C1_ILT_MASK)
5192 #define UART0_C1_WAKE_MASK                       (0x8U)
5193 #define UART0_C1_WAKE_SHIFT                      (3U)
5194 #define UART0_C1_WAKE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C1_WAKE_SHIFT)) & UART0_C1_WAKE_MASK)
5195 #define UART0_C1_M_MASK                          (0x10U)
5196 #define UART0_C1_M_SHIFT                         (4U)
5197 #define UART0_C1_M(x)                            (((uint8_t)(((uint8_t)(x)) << UART0_C1_M_SHIFT)) & UART0_C1_M_MASK)
5198 #define UART0_C1_RSRC_MASK                       (0x20U)
5199 #define UART0_C1_RSRC_SHIFT                      (5U)
5200 #define UART0_C1_RSRC(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C1_RSRC_SHIFT)) & UART0_C1_RSRC_MASK)
5201 #define UART0_C1_DOZEEN_MASK                     (0x40U)
5202 #define UART0_C1_DOZEEN_SHIFT                    (6U)
5203 #define UART0_C1_DOZEEN(x)                       (((uint8_t)(((uint8_t)(x)) << UART0_C1_DOZEEN_SHIFT)) & UART0_C1_DOZEEN_MASK)
5204 #define UART0_C1_LOOPS_MASK                      (0x80U)
5205 #define UART0_C1_LOOPS_SHIFT                     (7U)
5206 #define UART0_C1_LOOPS(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C1_LOOPS_SHIFT)) & UART0_C1_LOOPS_MASK)
5207
5208 /*! @name C2 - UART Control Register 2 */
5209 #define UART0_C2_SBK_MASK                        (0x1U)
5210 #define UART0_C2_SBK_SHIFT                       (0U)
5211 #define UART0_C2_SBK(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C2_SBK_SHIFT)) & UART0_C2_SBK_MASK)
5212 #define UART0_C2_RWU_MASK                        (0x2U)
5213 #define UART0_C2_RWU_SHIFT                       (1U)
5214 #define UART0_C2_RWU(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C2_RWU_SHIFT)) & UART0_C2_RWU_MASK)
5215 #define UART0_C2_RE_MASK                         (0x4U)
5216 #define UART0_C2_RE_SHIFT                        (2U)
5217 #define UART0_C2_RE(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_C2_RE_SHIFT)) & UART0_C2_RE_MASK)
5218 #define UART0_C2_TE_MASK                         (0x8U)
5219 #define UART0_C2_TE_SHIFT                        (3U)
5220 #define UART0_C2_TE(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_C2_TE_SHIFT)) & UART0_C2_TE_MASK)
5221 #define UART0_C2_ILIE_MASK                       (0x10U)
5222 #define UART0_C2_ILIE_SHIFT                      (4U)
5223 #define UART0_C2_ILIE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C2_ILIE_SHIFT)) & UART0_C2_ILIE_MASK)
5224 #define UART0_C2_RIE_MASK                        (0x20U)
5225 #define UART0_C2_RIE_SHIFT                       (5U)
5226 #define UART0_C2_RIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C2_RIE_SHIFT)) & UART0_C2_RIE_MASK)
5227 #define UART0_C2_TCIE_MASK                       (0x40U)
5228 #define UART0_C2_TCIE_SHIFT                      (6U)
5229 #define UART0_C2_TCIE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C2_TCIE_SHIFT)) & UART0_C2_TCIE_MASK)
5230 #define UART0_C2_TIE_MASK                        (0x80U)
5231 #define UART0_C2_TIE_SHIFT                       (7U)
5232 #define UART0_C2_TIE(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C2_TIE_SHIFT)) & UART0_C2_TIE_MASK)
5233
5234 /*! @name S1 - UART Status Register 1 */
5235 #define UART0_S1_PF_MASK                         (0x1U)
5236 #define UART0_S1_PF_SHIFT                        (0U)
5237 #define UART0_S1_PF(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_S1_PF_SHIFT)) & UART0_S1_PF_MASK)
5238 #define UART0_S1_FE_MASK                         (0x2U)
5239 #define UART0_S1_FE_SHIFT                        (1U)
5240 #define UART0_S1_FE(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_S1_FE_SHIFT)) & UART0_S1_FE_MASK)
5241 #define UART0_S1_NF_MASK                         (0x4U)
5242 #define UART0_S1_NF_SHIFT                        (2U)
5243 #define UART0_S1_NF(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_S1_NF_SHIFT)) & UART0_S1_NF_MASK)
5244 #define UART0_S1_OR_MASK                         (0x8U)
5245 #define UART0_S1_OR_SHIFT                        (3U)
5246 #define UART0_S1_OR(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_S1_OR_SHIFT)) & UART0_S1_OR_MASK)
5247 #define UART0_S1_IDLE_MASK                       (0x10U)
5248 #define UART0_S1_IDLE_SHIFT                      (4U)
5249 #define UART0_S1_IDLE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_S1_IDLE_SHIFT)) & UART0_S1_IDLE_MASK)
5250 #define UART0_S1_RDRF_MASK                       (0x20U)
5251 #define UART0_S1_RDRF_SHIFT                      (5U)
5252 #define UART0_S1_RDRF(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_S1_RDRF_SHIFT)) & UART0_S1_RDRF_MASK)
5253 #define UART0_S1_TC_MASK                         (0x40U)
5254 #define UART0_S1_TC_SHIFT                        (6U)
5255 #define UART0_S1_TC(x)                           (((uint8_t)(((uint8_t)(x)) << UART0_S1_TC_SHIFT)) & UART0_S1_TC_MASK)
5256 #define UART0_S1_TDRE_MASK                       (0x80U)
5257 #define UART0_S1_TDRE_SHIFT                      (7U)
5258 #define UART0_S1_TDRE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_S1_TDRE_SHIFT)) & UART0_S1_TDRE_MASK)
5259
5260 /*! @name S2 - UART Status Register 2 */
5261 #define UART0_S2_RAF_MASK                        (0x1U)
5262 #define UART0_S2_RAF_SHIFT                       (0U)
5263 #define UART0_S2_RAF(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_S2_RAF_SHIFT)) & UART0_S2_RAF_MASK)
5264 #define UART0_S2_LBKDE_MASK                      (0x2U)
5265 #define UART0_S2_LBKDE_SHIFT                     (1U)
5266 #define UART0_S2_LBKDE(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_S2_LBKDE_SHIFT)) & UART0_S2_LBKDE_MASK)
5267 #define UART0_S2_BRK13_MASK                      (0x4U)
5268 #define UART0_S2_BRK13_SHIFT                     (2U)
5269 #define UART0_S2_BRK13(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_S2_BRK13_SHIFT)) & UART0_S2_BRK13_MASK)
5270 #define UART0_S2_RWUID_MASK                      (0x8U)
5271 #define UART0_S2_RWUID_SHIFT                     (3U)
5272 #define UART0_S2_RWUID(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_S2_RWUID_SHIFT)) & UART0_S2_RWUID_MASK)
5273 #define UART0_S2_RXINV_MASK                      (0x10U)
5274 #define UART0_S2_RXINV_SHIFT                     (4U)
5275 #define UART0_S2_RXINV(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_S2_RXINV_SHIFT)) & UART0_S2_RXINV_MASK)
5276 #define UART0_S2_MSBF_MASK                       (0x20U)
5277 #define UART0_S2_MSBF_SHIFT                      (5U)
5278 #define UART0_S2_MSBF(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_S2_MSBF_SHIFT)) & UART0_S2_MSBF_MASK)
5279 #define UART0_S2_RXEDGIF_MASK                    (0x40U)
5280 #define UART0_S2_RXEDGIF_SHIFT                   (6U)
5281 #define UART0_S2_RXEDGIF(x)                      (((uint8_t)(((uint8_t)(x)) << UART0_S2_RXEDGIF_SHIFT)) & UART0_S2_RXEDGIF_MASK)
5282 #define UART0_S2_LBKDIF_MASK                     (0x80U)
5283 #define UART0_S2_LBKDIF_SHIFT                    (7U)
5284 #define UART0_S2_LBKDIF(x)                       (((uint8_t)(((uint8_t)(x)) << UART0_S2_LBKDIF_SHIFT)) & UART0_S2_LBKDIF_MASK)
5285
5286 /*! @name C3 - UART Control Register 3 */
5287 #define UART0_C3_PEIE_MASK                       (0x1U)
5288 #define UART0_C3_PEIE_SHIFT                      (0U)
5289 #define UART0_C3_PEIE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C3_PEIE_SHIFT)) & UART0_C3_PEIE_MASK)
5290 #define UART0_C3_FEIE_MASK                       (0x2U)
5291 #define UART0_C3_FEIE_SHIFT                      (1U)
5292 #define UART0_C3_FEIE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C3_FEIE_SHIFT)) & UART0_C3_FEIE_MASK)
5293 #define UART0_C3_NEIE_MASK                       (0x4U)
5294 #define UART0_C3_NEIE_SHIFT                      (2U)
5295 #define UART0_C3_NEIE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C3_NEIE_SHIFT)) & UART0_C3_NEIE_MASK)
5296 #define UART0_C3_ORIE_MASK                       (0x8U)
5297 #define UART0_C3_ORIE_SHIFT                      (3U)
5298 #define UART0_C3_ORIE(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C3_ORIE_SHIFT)) & UART0_C3_ORIE_MASK)
5299 #define UART0_C3_TXINV_MASK                      (0x10U)
5300 #define UART0_C3_TXINV_SHIFT                     (4U)
5301 #define UART0_C3_TXINV(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C3_TXINV_SHIFT)) & UART0_C3_TXINV_MASK)
5302 #define UART0_C3_TXDIR_MASK                      (0x20U)
5303 #define UART0_C3_TXDIR_SHIFT                     (5U)
5304 #define UART0_C3_TXDIR(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C3_TXDIR_SHIFT)) & UART0_C3_TXDIR_MASK)
5305 #define UART0_C3_R9T8_MASK                       (0x40U)
5306 #define UART0_C3_R9T8_SHIFT                      (6U)
5307 #define UART0_C3_R9T8(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C3_R9T8_SHIFT)) & UART0_C3_R9T8_MASK)
5308 #define UART0_C3_R8T9_MASK                       (0x80U)
5309 #define UART0_C3_R8T9_SHIFT                      (7U)
5310 #define UART0_C3_R8T9(x)                         (((uint8_t)(((uint8_t)(x)) << UART0_C3_R8T9_SHIFT)) & UART0_C3_R8T9_MASK)
5311
5312 /*! @name D - UART Data Register */
5313 #define UART0_D_R0T0_MASK                        (0x1U)
5314 #define UART0_D_R0T0_SHIFT                       (0U)
5315 #define UART0_D_R0T0(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R0T0_SHIFT)) & UART0_D_R0T0_MASK)
5316 #define UART0_D_R1T1_MASK                        (0x2U)
5317 #define UART0_D_R1T1_SHIFT                       (1U)
5318 #define UART0_D_R1T1(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R1T1_SHIFT)) & UART0_D_R1T1_MASK)
5319 #define UART0_D_R2T2_MASK                        (0x4U)
5320 #define UART0_D_R2T2_SHIFT                       (2U)
5321 #define UART0_D_R2T2(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R2T2_SHIFT)) & UART0_D_R2T2_MASK)
5322 #define UART0_D_R3T3_MASK                        (0x8U)
5323 #define UART0_D_R3T3_SHIFT                       (3U)
5324 #define UART0_D_R3T3(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R3T3_SHIFT)) & UART0_D_R3T3_MASK)
5325 #define UART0_D_R4T4_MASK                        (0x10U)
5326 #define UART0_D_R4T4_SHIFT                       (4U)
5327 #define UART0_D_R4T4(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R4T4_SHIFT)) & UART0_D_R4T4_MASK)
5328 #define UART0_D_R5T5_MASK                        (0x20U)
5329 #define UART0_D_R5T5_SHIFT                       (5U)
5330 #define UART0_D_R5T5(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R5T5_SHIFT)) & UART0_D_R5T5_MASK)
5331 #define UART0_D_R6T6_MASK                        (0x40U)
5332 #define UART0_D_R6T6_SHIFT                       (6U)
5333 #define UART0_D_R6T6(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R6T6_SHIFT)) & UART0_D_R6T6_MASK)
5334 #define UART0_D_R7T7_MASK                        (0x80U)
5335 #define UART0_D_R7T7_SHIFT                       (7U)
5336 #define UART0_D_R7T7(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_D_R7T7_SHIFT)) & UART0_D_R7T7_MASK)
5337
5338 /*! @name MA1 - UART Match Address Registers 1 */
5339 #define UART0_MA1_MA_MASK                        (0xFFU)
5340 #define UART0_MA1_MA_SHIFT                       (0U)
5341 #define UART0_MA1_MA(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_MA1_MA_SHIFT)) & UART0_MA1_MA_MASK)
5342
5343 /*! @name MA2 - UART Match Address Registers 2 */
5344 #define UART0_MA2_MA_MASK                        (0xFFU)
5345 #define UART0_MA2_MA_SHIFT                       (0U)
5346 #define UART0_MA2_MA(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_MA2_MA_SHIFT)) & UART0_MA2_MA_MASK)
5347
5348 /*! @name C4 - UART Control Register 4 */
5349 #define UART0_C4_OSR_MASK                        (0x1FU)
5350 #define UART0_C4_OSR_SHIFT                       (0U)
5351 #define UART0_C4_OSR(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C4_OSR_SHIFT)) & UART0_C4_OSR_MASK)
5352 #define UART0_C4_M10_MASK                        (0x20U)
5353 #define UART0_C4_M10_SHIFT                       (5U)
5354 #define UART0_C4_M10(x)                          (((uint8_t)(((uint8_t)(x)) << UART0_C4_M10_SHIFT)) & UART0_C4_M10_MASK)
5355 #define UART0_C4_MAEN2_MASK                      (0x40U)
5356 #define UART0_C4_MAEN2_SHIFT                     (6U)
5357 #define UART0_C4_MAEN2(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C4_MAEN2_SHIFT)) & UART0_C4_MAEN2_MASK)
5358 #define UART0_C4_MAEN1_MASK                      (0x80U)
5359 #define UART0_C4_MAEN1_SHIFT                     (7U)
5360 #define UART0_C4_MAEN1(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C4_MAEN1_SHIFT)) & UART0_C4_MAEN1_MASK)
5361
5362 /*! @name C5 - UART Control Register 5 */
5363 #define UART0_C5_RESYNCDIS_MASK                  (0x1U)
5364 #define UART0_C5_RESYNCDIS_SHIFT                 (0U)
5365 #define UART0_C5_RESYNCDIS(x)                    (((uint8_t)(((uint8_t)(x)) << UART0_C5_RESYNCDIS_SHIFT)) & UART0_C5_RESYNCDIS_MASK)
5366 #define UART0_C5_BOTHEDGE_MASK                   (0x2U)
5367 #define UART0_C5_BOTHEDGE_SHIFT                  (1U)
5368 #define UART0_C5_BOTHEDGE(x)                     (((uint8_t)(((uint8_t)(x)) << UART0_C5_BOTHEDGE_SHIFT)) & UART0_C5_BOTHEDGE_MASK)
5369 #define UART0_C5_RDMAE_MASK                      (0x20U)
5370 #define UART0_C5_RDMAE_SHIFT                     (5U)
5371 #define UART0_C5_RDMAE(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C5_RDMAE_SHIFT)) & UART0_C5_RDMAE_MASK)
5372 #define UART0_C5_TDMAE_MASK                      (0x80U)
5373 #define UART0_C5_TDMAE_SHIFT                     (7U)
5374 #define UART0_C5_TDMAE(x)                        (((uint8_t)(((uint8_t)(x)) << UART0_C5_TDMAE_SHIFT)) & UART0_C5_TDMAE_MASK)
5375
5376
5377 /*!
5378  * @}
5379  */ /* end of group UART0_Register_Masks */
5380
5381
5382 /* UART0 - Peripheral instance base addresses */
5383 /** Peripheral UART0 base address */
5384 #define UART0_BASE                               (0x4006A000u)
5385 /** Peripheral UART0 base pointer */
5386 #define UART0                                    ((UART0_Type *)UART0_BASE)
5387 /** Array initializer of UART0 peripheral base addresses */
5388 #define UART0_BASE_ADDRS                         { UART0_BASE }
5389 /** Array initializer of UART0 peripheral base pointers */
5390 #define UART0_BASE_PTRS                          { UART0 }
5391 /** Interrupt vectors for the UART0 peripheral type */
5392 #define UART0_RX_TX_IRQS                         { UART0_IRQn }
5393 #define UART0_ERR_IRQS                           { UART0_IRQn }
5394
5395 /*!
5396  * @}
5397  */ /* end of group UART0_Peripheral_Access_Layer */
5398
5399
5400 /* ----------------------------------------------------------------------------
5401    -- USB Peripheral Access Layer
5402    ---------------------------------------------------------------------------- */
5403
5404 /*!
5405  * @addtogroup USB_Peripheral_Access_Layer USB Peripheral Access Layer
5406  * @{
5407  */
5408
5409 /** USB - Register Layout Typedef */
5410 typedef struct {
5411   __I  uint8_t PERID;                              /**< Peripheral ID register, offset: 0x0 */
5412        uint8_t RESERVED_0[3];
5413   __I  uint8_t IDCOMP;                             /**< Peripheral ID Complement register, offset: 0x4 */
5414        uint8_t RESERVED_1[3];
5415   __I  uint8_t REV;                                /**< Peripheral Revision register, offset: 0x8 */
5416        uint8_t RESERVED_2[3];
5417   __I  uint8_t ADDINFO;                            /**< Peripheral Additional Info register, offset: 0xC */
5418        uint8_t RESERVED_3[3];
5419   __IO uint8_t OTGISTAT;                           /**< OTG Interrupt Status register, offset: 0x10 */
5420        uint8_t RESERVED_4[3];
5421   __IO uint8_t OTGICR;                             /**< OTG Interrupt Control register, offset: 0x14 */
5422        uint8_t RESERVED_5[3];
5423   __IO uint8_t OTGSTAT;                            /**< OTG Status register, offset: 0x18 */
5424        uint8_t RESERVED_6[3];
5425   __IO uint8_t OTGCTL;                             /**< OTG Control register, offset: 0x1C */
5426        uint8_t RESERVED_7[99];
5427   __IO uint8_t ISTAT;                              /**< Interrupt Status register, offset: 0x80 */
5428        uint8_t RESERVED_8[3];
5429   __IO uint8_t INTEN;                              /**< Interrupt Enable register, offset: 0x84 */
5430        uint8_t RESERVED_9[3];
5431   __IO uint8_t ERRSTAT;                            /**< Error Interrupt Status register, offset: 0x88 */
5432        uint8_t RESERVED_10[3];
5433   __IO uint8_t ERREN;                              /**< Error Interrupt Enable register, offset: 0x8C */
5434        uint8_t RESERVED_11[3];
5435   __I  uint8_t STAT;                               /**< Status register, offset: 0x90 */
5436        uint8_t RESERVED_12[3];
5437   __IO uint8_t CTL;                                /**< Control register, offset: 0x94 */
5438        uint8_t RESERVED_13[3];
5439   __IO uint8_t ADDR;                               /**< Address register, offset: 0x98 */
5440        uint8_t RESERVED_14[3];
5441   __IO uint8_t BDTPAGE1;                           /**< BDT Page register 1, offset: 0x9C */
5442        uint8_t RESERVED_15[3];
5443   __IO uint8_t FRMNUML;                            /**< Frame Number register Low, offset: 0xA0 */
5444        uint8_t RESERVED_16[3];
5445   __IO uint8_t FRMNUMH;                            /**< Frame Number register High, offset: 0xA4 */
5446        uint8_t RESERVED_17[3];
5447   __IO uint8_t TOKEN;                              /**< Token register, offset: 0xA8 */
5448        uint8_t RESERVED_18[3];
5449   __IO uint8_t SOFTHLD;                            /**< SOF Threshold register, offset: 0xAC */
5450        uint8_t RESERVED_19[3];
5451   __IO uint8_t BDTPAGE2;                           /**< BDT Page Register 2, offset: 0xB0 */
5452        uint8_t RESERVED_20[3];
5453   __IO uint8_t BDTPAGE3;                           /**< BDT Page Register 3, offset: 0xB4 */
5454        uint8_t RESERVED_21[11];
5455   struct {                                         /* offset: 0xC0, array step: 0x4 */
5456     __IO uint8_t ENDPT;                              /**< Endpoint Control register, array offset: 0xC0, array step: 0x4 */
5457          uint8_t RESERVED_0[3];
5458   } ENDPOINT[16];
5459   __IO uint8_t USBCTRL;                            /**< USB Control register, offset: 0x100 */
5460        uint8_t RESERVED_22[3];
5461   __I  uint8_t OBSERVE;                            /**< USB OTG Observe register, offset: 0x104 */
5462        uint8_t RESERVED_23[3];
5463   __IO uint8_t CONTROL;                            /**< USB OTG Control register, offset: 0x108 */
5464        uint8_t RESERVED_24[3];
5465   __IO uint8_t USBTRC0;                            /**< USB Transceiver Control register 0, offset: 0x10C */
5466        uint8_t RESERVED_25[7];
5467   __IO uint8_t USBFRMADJUST;                       /**< Frame Adjust Register, offset: 0x114 */
5468 } USB_Type;
5469
5470 /* ----------------------------------------------------------------------------
5471    -- USB Register Masks
5472    ---------------------------------------------------------------------------- */
5473
5474 /*!
5475  * @addtogroup USB_Register_Masks USB Register Masks
5476  * @{
5477  */
5478
5479 /*! @name PERID - Peripheral ID register */
5480 #define USB_PERID_ID_MASK                        (0x3FU)
5481 #define USB_PERID_ID_SHIFT                       (0U)
5482 #define USB_PERID_ID(x)                          (((uint8_t)(((uint8_t)(x)) << USB_PERID_ID_SHIFT)) & USB_PERID_ID_MASK)
5483
5484 /*! @name IDCOMP - Peripheral ID Complement register */
5485 #define USB_IDCOMP_NID_MASK                      (0x3FU)
5486 #define USB_IDCOMP_NID_SHIFT                     (0U)
5487 #define USB_IDCOMP_NID(x)                        (((uint8_t)(((uint8_t)(x)) << USB_IDCOMP_NID_SHIFT)) & USB_IDCOMP_NID_MASK)
5488
5489 /*! @name REV - Peripheral Revision register */
5490 #define USB_REV_REV_MASK                         (0xFFU)
5491 #define USB_REV_REV_SHIFT                        (0U)
5492 #define USB_REV_REV(x)                           (((uint8_t)(((uint8_t)(x)) << USB_REV_REV_SHIFT)) & USB_REV_REV_MASK)
5493
5494 /*! @name ADDINFO - Peripheral Additional Info register */
5495 #define USB_ADDINFO_IEHOST_MASK                  (0x1U)
5496 #define USB_ADDINFO_IEHOST_SHIFT                 (0U)
5497 #define USB_ADDINFO_IEHOST(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ADDINFO_IEHOST_SHIFT)) & USB_ADDINFO_IEHOST_MASK)
5498 #define USB_ADDINFO_IRQNUM_MASK                  (0xF8U)
5499 #define USB_ADDINFO_IRQNUM_SHIFT                 (3U)
5500 #define USB_ADDINFO_IRQNUM(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ADDINFO_IRQNUM_SHIFT)) & USB_ADDINFO_IRQNUM_MASK)
5501
5502 /*! @name OTGISTAT - OTG Interrupt Status register */
5503 #define USB_OTGISTAT_AVBUSCHG_MASK               (0x1U)
5504 #define USB_OTGISTAT_AVBUSCHG_SHIFT              (0U)
5505 #define USB_OTGISTAT_AVBUSCHG(x)                 (((uint8_t)(((uint8_t)(x)) << USB_OTGISTAT_AVBUSCHG_SHIFT)) & USB_OTGISTAT_AVBUSCHG_MASK)
5506 #define USB_OTGISTAT_B_SESS_CHG_MASK             (0x4U)
5507 #define USB_OTGISTAT_B_SESS_CHG_SHIFT            (2U)
5508 #define USB_OTGISTAT_B_SESS_CHG(x)               (((uint8_t)(((uint8_t)(x)) << USB_OTGISTAT_B_SESS_CHG_SHIFT)) & USB_OTGISTAT_B_SESS_CHG_MASK)
5509 #define USB_OTGISTAT_SESSVLDCHG_MASK             (0x8U)
5510 #define USB_OTGISTAT_SESSVLDCHG_SHIFT            (3U)
5511 #define USB_OTGISTAT_SESSVLDCHG(x)               (((uint8_t)(((uint8_t)(x)) << USB_OTGISTAT_SESSVLDCHG_SHIFT)) & USB_OTGISTAT_SESSVLDCHG_MASK)
5512 #define USB_OTGISTAT_LINE_STATE_CHG_MASK         (0x20U)
5513 #define USB_OTGISTAT_LINE_STATE_CHG_SHIFT        (5U)
5514 #define USB_OTGISTAT_LINE_STATE_CHG(x)           (((uint8_t)(((uint8_t)(x)) << USB_OTGISTAT_LINE_STATE_CHG_SHIFT)) & USB_OTGISTAT_LINE_STATE_CHG_MASK)
5515 #define USB_OTGISTAT_ONEMSEC_MASK                (0x40U)
5516 #define USB_OTGISTAT_ONEMSEC_SHIFT               (6U)
5517 #define USB_OTGISTAT_ONEMSEC(x)                  (((uint8_t)(((uint8_t)(x)) << USB_OTGISTAT_ONEMSEC_SHIFT)) & USB_OTGISTAT_ONEMSEC_MASK)
5518 #define USB_OTGISTAT_IDCHG_MASK                  (0x80U)
5519 #define USB_OTGISTAT_IDCHG_SHIFT                 (7U)
5520 #define USB_OTGISTAT_IDCHG(x)                    (((uint8_t)(((uint8_t)(x)) << USB_OTGISTAT_IDCHG_SHIFT)) & USB_OTGISTAT_IDCHG_MASK)
5521
5522 /*! @name OTGICR - OTG Interrupt Control register */
5523 #define USB_OTGICR_AVBUSEN_MASK                  (0x1U)
5524 #define USB_OTGICR_AVBUSEN_SHIFT                 (0U)
5525 #define USB_OTGICR_AVBUSEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_OTGICR_AVBUSEN_SHIFT)) & USB_OTGICR_AVBUSEN_MASK)
5526 #define USB_OTGICR_BSESSEN_MASK                  (0x4U)
5527 #define USB_OTGICR_BSESSEN_SHIFT                 (2U)
5528 #define USB_OTGICR_BSESSEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_OTGICR_BSESSEN_SHIFT)) & USB_OTGICR_BSESSEN_MASK)
5529 #define USB_OTGICR_SESSVLDEN_MASK                (0x8U)
5530 #define USB_OTGICR_SESSVLDEN_SHIFT               (3U)
5531 #define USB_OTGICR_SESSVLDEN(x)                  (((uint8_t)(((uint8_t)(x)) << USB_OTGICR_SESSVLDEN_SHIFT)) & USB_OTGICR_SESSVLDEN_MASK)
5532 #define USB_OTGICR_LINESTATEEN_MASK              (0x20U)
5533 #define USB_OTGICR_LINESTATEEN_SHIFT             (5U)
5534 #define USB_OTGICR_LINESTATEEN(x)                (((uint8_t)(((uint8_t)(x)) << USB_OTGICR_LINESTATEEN_SHIFT)) & USB_OTGICR_LINESTATEEN_MASK)
5535 #define USB_OTGICR_ONEMSECEN_MASK                (0x40U)
5536 #define USB_OTGICR_ONEMSECEN_SHIFT               (6U)
5537 #define USB_OTGICR_ONEMSECEN(x)                  (((uint8_t)(((uint8_t)(x)) << USB_OTGICR_ONEMSECEN_SHIFT)) & USB_OTGICR_ONEMSECEN_MASK)
5538 #define USB_OTGICR_IDEN_MASK                     (0x80U)
5539 #define USB_OTGICR_IDEN_SHIFT                    (7U)
5540 #define USB_OTGICR_IDEN(x)                       (((uint8_t)(((uint8_t)(x)) << USB_OTGICR_IDEN_SHIFT)) & USB_OTGICR_IDEN_MASK)
5541
5542 /*! @name OTGSTAT - OTG Status register */
5543 #define USB_OTGSTAT_AVBUSVLD_MASK                (0x1U)
5544 #define USB_OTGSTAT_AVBUSVLD_SHIFT               (0U)
5545 #define USB_OTGSTAT_AVBUSVLD(x)                  (((uint8_t)(((uint8_t)(x)) << USB_OTGSTAT_AVBUSVLD_SHIFT)) & USB_OTGSTAT_AVBUSVLD_MASK)
5546 #define USB_OTGSTAT_BSESSEND_MASK                (0x4U)
5547 #define USB_OTGSTAT_BSESSEND_SHIFT               (2U)
5548 #define USB_OTGSTAT_BSESSEND(x)                  (((uint8_t)(((uint8_t)(x)) << USB_OTGSTAT_BSESSEND_SHIFT)) & USB_OTGSTAT_BSESSEND_MASK)
5549 #define USB_OTGSTAT_SESS_VLD_MASK                (0x8U)
5550 #define USB_OTGSTAT_SESS_VLD_SHIFT               (3U)
5551 #define USB_OTGSTAT_SESS_VLD(x)                  (((uint8_t)(((uint8_t)(x)) << USB_OTGSTAT_SESS_VLD_SHIFT)) & USB_OTGSTAT_SESS_VLD_MASK)
5552 #define USB_OTGSTAT_LINESTATESTABLE_MASK         (0x20U)
5553 #define USB_OTGSTAT_LINESTATESTABLE_SHIFT        (5U)
5554 #define USB_OTGSTAT_LINESTATESTABLE(x)           (((uint8_t)(((uint8_t)(x)) << USB_OTGSTAT_LINESTATESTABLE_SHIFT)) & USB_OTGSTAT_LINESTATESTABLE_MASK)
5555 #define USB_OTGSTAT_ONEMSECEN_MASK               (0x40U)
5556 #define USB_OTGSTAT_ONEMSECEN_SHIFT              (6U)
5557 #define USB_OTGSTAT_ONEMSECEN(x)                 (((uint8_t)(((uint8_t)(x)) << USB_OTGSTAT_ONEMSECEN_SHIFT)) & USB_OTGSTAT_ONEMSECEN_MASK)
5558 #define USB_OTGSTAT_ID_MASK                      (0x80U)
5559 #define USB_OTGSTAT_ID_SHIFT                     (7U)
5560 #define USB_OTGSTAT_ID(x)                        (((uint8_t)(((uint8_t)(x)) << USB_OTGSTAT_ID_SHIFT)) & USB_OTGSTAT_ID_MASK)
5561
5562 /*! @name OTGCTL - OTG Control register */
5563 #define USB_OTGCTL_OTGEN_MASK                    (0x4U)
5564 #define USB_OTGCTL_OTGEN_SHIFT                   (2U)
5565 #define USB_OTGCTL_OTGEN(x)                      (((uint8_t)(((uint8_t)(x)) << USB_OTGCTL_OTGEN_SHIFT)) & USB_OTGCTL_OTGEN_MASK)
5566 #define USB_OTGCTL_DMLOW_MASK                    (0x10U)
5567 #define USB_OTGCTL_DMLOW_SHIFT                   (4U)
5568 #define USB_OTGCTL_DMLOW(x)                      (((uint8_t)(((uint8_t)(x)) << USB_OTGCTL_DMLOW_SHIFT)) & USB_OTGCTL_DMLOW_MASK)
5569 #define USB_OTGCTL_DPLOW_MASK                    (0x20U)
5570 #define USB_OTGCTL_DPLOW_SHIFT                   (5U)
5571 #define USB_OTGCTL_DPLOW(x)                      (((uint8_t)(((uint8_t)(x)) << USB_OTGCTL_DPLOW_SHIFT)) & USB_OTGCTL_DPLOW_MASK)
5572 #define USB_OTGCTL_DPHIGH_MASK                   (0x80U)
5573 #define USB_OTGCTL_DPHIGH_SHIFT                  (7U)
5574 #define USB_OTGCTL_DPHIGH(x)                     (((uint8_t)(((uint8_t)(x)) << USB_OTGCTL_DPHIGH_SHIFT)) & USB_OTGCTL_DPHIGH_MASK)
5575
5576 /*! @name ISTAT - Interrupt Status register */
5577 #define USB_ISTAT_USBRST_MASK                    (0x1U)
5578 #define USB_ISTAT_USBRST_SHIFT                   (0U)
5579 #define USB_ISTAT_USBRST(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_USBRST_SHIFT)) & USB_ISTAT_USBRST_MASK)
5580 #define USB_ISTAT_ERROR_MASK                     (0x2U)
5581 #define USB_ISTAT_ERROR_SHIFT                    (1U)
5582 #define USB_ISTAT_ERROR(x)                       (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_ERROR_SHIFT)) & USB_ISTAT_ERROR_MASK)
5583 #define USB_ISTAT_SOFTOK_MASK                    (0x4U)
5584 #define USB_ISTAT_SOFTOK_SHIFT                   (2U)
5585 #define USB_ISTAT_SOFTOK(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_SOFTOK_SHIFT)) & USB_ISTAT_SOFTOK_MASK)
5586 #define USB_ISTAT_TOKDNE_MASK                    (0x8U)
5587 #define USB_ISTAT_TOKDNE_SHIFT                   (3U)
5588 #define USB_ISTAT_TOKDNE(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_TOKDNE_SHIFT)) & USB_ISTAT_TOKDNE_MASK)
5589 #define USB_ISTAT_SLEEP_MASK                     (0x10U)
5590 #define USB_ISTAT_SLEEP_SHIFT                    (4U)
5591 #define USB_ISTAT_SLEEP(x)                       (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_SLEEP_SHIFT)) & USB_ISTAT_SLEEP_MASK)
5592 #define USB_ISTAT_RESUME_MASK                    (0x20U)
5593 #define USB_ISTAT_RESUME_SHIFT                   (5U)
5594 #define USB_ISTAT_RESUME(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_RESUME_SHIFT)) & USB_ISTAT_RESUME_MASK)
5595 #define USB_ISTAT_ATTACH_MASK                    (0x40U)
5596 #define USB_ISTAT_ATTACH_SHIFT                   (6U)
5597 #define USB_ISTAT_ATTACH(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_ATTACH_SHIFT)) & USB_ISTAT_ATTACH_MASK)
5598 #define USB_ISTAT_STALL_MASK                     (0x80U)
5599 #define USB_ISTAT_STALL_SHIFT                    (7U)
5600 #define USB_ISTAT_STALL(x)                       (((uint8_t)(((uint8_t)(x)) << USB_ISTAT_STALL_SHIFT)) & USB_ISTAT_STALL_MASK)
5601
5602 /*! @name INTEN - Interrupt Enable register */
5603 #define USB_INTEN_USBRSTEN_MASK                  (0x1U)
5604 #define USB_INTEN_USBRSTEN_SHIFT                 (0U)
5605 #define USB_INTEN_USBRSTEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_INTEN_USBRSTEN_SHIFT)) & USB_INTEN_USBRSTEN_MASK)
5606 #define USB_INTEN_ERROREN_MASK                   (0x2U)
5607 #define USB_INTEN_ERROREN_SHIFT                  (1U)
5608 #define USB_INTEN_ERROREN(x)                     (((uint8_t)(((uint8_t)(x)) << USB_INTEN_ERROREN_SHIFT)) & USB_INTEN_ERROREN_MASK)
5609 #define USB_INTEN_SOFTOKEN_MASK                  (0x4U)
5610 #define USB_INTEN_SOFTOKEN_SHIFT                 (2U)
5611 #define USB_INTEN_SOFTOKEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_INTEN_SOFTOKEN_SHIFT)) & USB_INTEN_SOFTOKEN_MASK)
5612 #define USB_INTEN_TOKDNEEN_MASK                  (0x8U)
5613 #define USB_INTEN_TOKDNEEN_SHIFT                 (3U)
5614 #define USB_INTEN_TOKDNEEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_INTEN_TOKDNEEN_SHIFT)) & USB_INTEN_TOKDNEEN_MASK)
5615 #define USB_INTEN_SLEEPEN_MASK                   (0x10U)
5616 #define USB_INTEN_SLEEPEN_SHIFT                  (4U)
5617 #define USB_INTEN_SLEEPEN(x)                     (((uint8_t)(((uint8_t)(x)) << USB_INTEN_SLEEPEN_SHIFT)) & USB_INTEN_SLEEPEN_MASK)
5618 #define USB_INTEN_RESUMEEN_MASK                  (0x20U)
5619 #define USB_INTEN_RESUMEEN_SHIFT                 (5U)
5620 #define USB_INTEN_RESUMEEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_INTEN_RESUMEEN_SHIFT)) & USB_INTEN_RESUMEEN_MASK)
5621 #define USB_INTEN_ATTACHEN_MASK                  (0x40U)
5622 #define USB_INTEN_ATTACHEN_SHIFT                 (6U)
5623 #define USB_INTEN_ATTACHEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_INTEN_ATTACHEN_SHIFT)) & USB_INTEN_ATTACHEN_MASK)
5624 #define USB_INTEN_STALLEN_MASK                   (0x80U)
5625 #define USB_INTEN_STALLEN_SHIFT                  (7U)
5626 #define USB_INTEN_STALLEN(x)                     (((uint8_t)(((uint8_t)(x)) << USB_INTEN_STALLEN_SHIFT)) & USB_INTEN_STALLEN_MASK)
5627
5628 /*! @name ERRSTAT - Error Interrupt Status register */
5629 #define USB_ERRSTAT_PIDERR_MASK                  (0x1U)
5630 #define USB_ERRSTAT_PIDERR_SHIFT                 (0U)
5631 #define USB_ERRSTAT_PIDERR(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_PIDERR_SHIFT)) & USB_ERRSTAT_PIDERR_MASK)
5632 #define USB_ERRSTAT_CRC5EOF_MASK                 (0x2U)
5633 #define USB_ERRSTAT_CRC5EOF_SHIFT                (1U)
5634 #define USB_ERRSTAT_CRC5EOF(x)                   (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_CRC5EOF_SHIFT)) & USB_ERRSTAT_CRC5EOF_MASK)
5635 #define USB_ERRSTAT_CRC16_MASK                   (0x4U)
5636 #define USB_ERRSTAT_CRC16_SHIFT                  (2U)
5637 #define USB_ERRSTAT_CRC16(x)                     (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_CRC16_SHIFT)) & USB_ERRSTAT_CRC16_MASK)
5638 #define USB_ERRSTAT_DFN8_MASK                    (0x8U)
5639 #define USB_ERRSTAT_DFN8_SHIFT                   (3U)
5640 #define USB_ERRSTAT_DFN8(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_DFN8_SHIFT)) & USB_ERRSTAT_DFN8_MASK)
5641 #define USB_ERRSTAT_BTOERR_MASK                  (0x10U)
5642 #define USB_ERRSTAT_BTOERR_SHIFT                 (4U)
5643 #define USB_ERRSTAT_BTOERR(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_BTOERR_SHIFT)) & USB_ERRSTAT_BTOERR_MASK)
5644 #define USB_ERRSTAT_DMAERR_MASK                  (0x20U)
5645 #define USB_ERRSTAT_DMAERR_SHIFT                 (5U)
5646 #define USB_ERRSTAT_DMAERR(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_DMAERR_SHIFT)) & USB_ERRSTAT_DMAERR_MASK)
5647 #define USB_ERRSTAT_BTSERR_MASK                  (0x80U)
5648 #define USB_ERRSTAT_BTSERR_SHIFT                 (7U)
5649 #define USB_ERRSTAT_BTSERR(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERRSTAT_BTSERR_SHIFT)) & USB_ERRSTAT_BTSERR_MASK)
5650
5651 /*! @name ERREN - Error Interrupt Enable register */
5652 #define USB_ERREN_PIDERREN_MASK                  (0x1U)
5653 #define USB_ERREN_PIDERREN_SHIFT                 (0U)
5654 #define USB_ERREN_PIDERREN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERREN_PIDERREN_SHIFT)) & USB_ERREN_PIDERREN_MASK)
5655 #define USB_ERREN_CRC5EOFEN_MASK                 (0x2U)
5656 #define USB_ERREN_CRC5EOFEN_SHIFT                (1U)
5657 #define USB_ERREN_CRC5EOFEN(x)                   (((uint8_t)(((uint8_t)(x)) << USB_ERREN_CRC5EOFEN_SHIFT)) & USB_ERREN_CRC5EOFEN_MASK)
5658 #define USB_ERREN_CRC16EN_MASK                   (0x4U)
5659 #define USB_ERREN_CRC16EN_SHIFT                  (2U)
5660 #define USB_ERREN_CRC16EN(x)                     (((uint8_t)(((uint8_t)(x)) << USB_ERREN_CRC16EN_SHIFT)) & USB_ERREN_CRC16EN_MASK)
5661 #define USB_ERREN_DFN8EN_MASK                    (0x8U)
5662 #define USB_ERREN_DFN8EN_SHIFT                   (3U)
5663 #define USB_ERREN_DFN8EN(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ERREN_DFN8EN_SHIFT)) & USB_ERREN_DFN8EN_MASK)
5664 #define USB_ERREN_BTOERREN_MASK                  (0x10U)
5665 #define USB_ERREN_BTOERREN_SHIFT                 (4U)
5666 #define USB_ERREN_BTOERREN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERREN_BTOERREN_SHIFT)) & USB_ERREN_BTOERREN_MASK)
5667 #define USB_ERREN_DMAERREN_MASK                  (0x20U)
5668 #define USB_ERREN_DMAERREN_SHIFT                 (5U)
5669 #define USB_ERREN_DMAERREN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERREN_DMAERREN_SHIFT)) & USB_ERREN_DMAERREN_MASK)
5670 #define USB_ERREN_BTSERREN_MASK                  (0x80U)
5671 #define USB_ERREN_BTSERREN_SHIFT                 (7U)
5672 #define USB_ERREN_BTSERREN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ERREN_BTSERREN_SHIFT)) & USB_ERREN_BTSERREN_MASK)
5673
5674 /*! @name STAT - Status register */
5675 #define USB_STAT_ODD_MASK                        (0x4U)
5676 #define USB_STAT_ODD_SHIFT                       (2U)
5677 #define USB_STAT_ODD(x)                          (((uint8_t)(((uint8_t)(x)) << USB_STAT_ODD_SHIFT)) & USB_STAT_ODD_MASK)
5678 #define USB_STAT_TX_MASK                         (0x8U)
5679 #define USB_STAT_TX_SHIFT                        (3U)
5680 #define USB_STAT_TX(x)                           (((uint8_t)(((uint8_t)(x)) << USB_STAT_TX_SHIFT)) & USB_STAT_TX_MASK)
5681 #define USB_STAT_ENDP_MASK                       (0xF0U)
5682 #define USB_STAT_ENDP_SHIFT                      (4U)
5683 #define USB_STAT_ENDP(x)                         (((uint8_t)(((uint8_t)(x)) << USB_STAT_ENDP_SHIFT)) & USB_STAT_ENDP_MASK)
5684
5685 /*! @name CTL - Control register */
5686 #define USB_CTL_USBENSOFEN_MASK                  (0x1U)
5687 #define USB_CTL_USBENSOFEN_SHIFT                 (0U)
5688 #define USB_CTL_USBENSOFEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_CTL_USBENSOFEN_SHIFT)) & USB_CTL_USBENSOFEN_MASK)
5689 #define USB_CTL_ODDRST_MASK                      (0x2U)
5690 #define USB_CTL_ODDRST_SHIFT                     (1U)
5691 #define USB_CTL_ODDRST(x)                        (((uint8_t)(((uint8_t)(x)) << USB_CTL_ODDRST_SHIFT)) & USB_CTL_ODDRST_MASK)
5692 #define USB_CTL_RESUME_MASK                      (0x4U)
5693 #define USB_CTL_RESUME_SHIFT                     (2U)
5694 #define USB_CTL_RESUME(x)                        (((uint8_t)(((uint8_t)(x)) << USB_CTL_RESUME_SHIFT)) & USB_CTL_RESUME_MASK)
5695 #define USB_CTL_HOSTMODEEN_MASK                  (0x8U)
5696 #define USB_CTL_HOSTMODEEN_SHIFT                 (3U)
5697 #define USB_CTL_HOSTMODEEN(x)                    (((uint8_t)(((uint8_t)(x)) << USB_CTL_HOSTMODEEN_SHIFT)) & USB_CTL_HOSTMODEEN_MASK)
5698 #define USB_CTL_RESET_MASK                       (0x10U)
5699 #define USB_CTL_RESET_SHIFT                      (4U)
5700 #define USB_CTL_RESET(x)                         (((uint8_t)(((uint8_t)(x)) << USB_CTL_RESET_SHIFT)) & USB_CTL_RESET_MASK)
5701 #define USB_CTL_TXSUSPENDTOKENBUSY_MASK          (0x20U)
5702 #define USB_CTL_TXSUSPENDTOKENBUSY_SHIFT         (5U)
5703 #define USB_CTL_TXSUSPENDTOKENBUSY(x)            (((uint8_t)(((uint8_t)(x)) << USB_CTL_TXSUSPENDTOKENBUSY_SHIFT)) & USB_CTL_TXSUSPENDTOKENBUSY_MASK)
5704 #define USB_CTL_SE0_MASK                         (0x40U)
5705 #define USB_CTL_SE0_SHIFT                        (6U)
5706 #define USB_CTL_SE0(x)                           (((uint8_t)(((uint8_t)(x)) << USB_CTL_SE0_SHIFT)) & USB_CTL_SE0_MASK)
5707 #define USB_CTL_JSTATE_MASK                      (0x80U)
5708 #define USB_CTL_JSTATE_SHIFT                     (7U)
5709 #define USB_CTL_JSTATE(x)                        (((uint8_t)(((uint8_t)(x)) << USB_CTL_JSTATE_SHIFT)) & USB_CTL_JSTATE_MASK)
5710
5711 /*! @name ADDR - Address register */
5712 #define USB_ADDR_ADDR_MASK                       (0x7FU)
5713 #define USB_ADDR_ADDR_SHIFT                      (0U)
5714 #define USB_ADDR_ADDR(x)                         (((uint8_t)(((uint8_t)(x)) << USB_ADDR_ADDR_SHIFT)) & USB_ADDR_ADDR_MASK)
5715 #define USB_ADDR_LSEN_MASK                       (0x80U)
5716 #define USB_ADDR_LSEN_SHIFT                      (7U)
5717 #define USB_ADDR_LSEN(x)                         (((uint8_t)(((uint8_t)(x)) << USB_ADDR_LSEN_SHIFT)) & USB_ADDR_LSEN_MASK)
5718
5719 /*! @name BDTPAGE1 - BDT Page register 1 */
5720 #define USB_BDTPAGE1_BDTBA_MASK                  (0xFEU)
5721 #define USB_BDTPAGE1_BDTBA_SHIFT                 (1U)
5722 #define USB_BDTPAGE1_BDTBA(x)                    (((uint8_t)(((uint8_t)(x)) << USB_BDTPAGE1_BDTBA_SHIFT)) & USB_BDTPAGE1_BDTBA_MASK)
5723
5724 /*! @name FRMNUML - Frame Number register Low */
5725 #define USB_FRMNUML_FRM_MASK                     (0xFFU)
5726 #define USB_FRMNUML_FRM_SHIFT                    (0U)
5727 #define USB_FRMNUML_FRM(x)                       (((uint8_t)(((uint8_t)(x)) << USB_FRMNUML_FRM_SHIFT)) & USB_FRMNUML_FRM_MASK)
5728
5729 /*! @name FRMNUMH - Frame Number register High */
5730 #define USB_FRMNUMH_FRM_MASK                     (0x7U)
5731 #define USB_FRMNUMH_FRM_SHIFT                    (0U)
5732 #define USB_FRMNUMH_FRM(x)                       (((uint8_t)(((uint8_t)(x)) << USB_FRMNUMH_FRM_SHIFT)) & USB_FRMNUMH_FRM_MASK)
5733
5734 /*! @name TOKEN - Token register */
5735 #define USB_TOKEN_TOKENENDPT_MASK                (0xFU)
5736 #define USB_TOKEN_TOKENENDPT_SHIFT               (0U)
5737 #define USB_TOKEN_TOKENENDPT(x)                  (((uint8_t)(((uint8_t)(x)) << USB_TOKEN_TOKENENDPT_SHIFT)) & USB_TOKEN_TOKENENDPT_MASK)
5738 #define USB_TOKEN_TOKENPID_MASK                  (0xF0U)
5739 #define USB_TOKEN_TOKENPID_SHIFT                 (4U)
5740 #define USB_TOKEN_TOKENPID(x)                    (((uint8_t)(((uint8_t)(x)) << USB_TOKEN_TOKENPID_SHIFT)) & USB_TOKEN_TOKENPID_MASK)
5741
5742 /*! @name SOFTHLD - SOF Threshold register */
5743 #define USB_SOFTHLD_CNT_MASK                     (0xFFU)
5744 #define USB_SOFTHLD_CNT_SHIFT                    (0U)
5745 #define USB_SOFTHLD_CNT(x)                       (((uint8_t)(((uint8_t)(x)) << USB_SOFTHLD_CNT_SHIFT)) & USB_SOFTHLD_CNT_MASK)
5746
5747 /*! @name BDTPAGE2 - BDT Page Register 2 */
5748 #define USB_BDTPAGE2_BDTBA_MASK                  (0xFFU)
5749 #define USB_BDTPAGE2_BDTBA_SHIFT                 (0U)
5750 #define USB_BDTPAGE2_BDTBA(x)                    (((uint8_t)(((uint8_t)(x)) << USB_BDTPAGE2_BDTBA_SHIFT)) & USB_BDTPAGE2_BDTBA_MASK)
5751
5752 /*! @name BDTPAGE3 - BDT Page Register 3 */
5753 #define USB_BDTPAGE3_BDTBA_MASK                  (0xFFU)
5754 #define USB_BDTPAGE3_BDTBA_SHIFT                 (0U)
5755 #define USB_BDTPAGE3_BDTBA(x)                    (((uint8_t)(((uint8_t)(x)) << USB_BDTPAGE3_BDTBA_SHIFT)) & USB_BDTPAGE3_BDTBA_MASK)
5756
5757 /*! @name ENDPT - Endpoint Control register */
5758 #define USB_ENDPT_EPHSHK_MASK                    (0x1U)
5759 #define USB_ENDPT_EPHSHK_SHIFT                   (0U)
5760 #define USB_ENDPT_EPHSHK(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_EPHSHK_SHIFT)) & USB_ENDPT_EPHSHK_MASK)
5761 #define USB_ENDPT_EPSTALL_MASK                   (0x2U)
5762 #define USB_ENDPT_EPSTALL_SHIFT                  (1U)
5763 #define USB_ENDPT_EPSTALL(x)                     (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_EPSTALL_SHIFT)) & USB_ENDPT_EPSTALL_MASK)
5764 #define USB_ENDPT_EPTXEN_MASK                    (0x4U)
5765 #define USB_ENDPT_EPTXEN_SHIFT                   (2U)
5766 #define USB_ENDPT_EPTXEN(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_EPTXEN_SHIFT)) & USB_ENDPT_EPTXEN_MASK)
5767 #define USB_ENDPT_EPRXEN_MASK                    (0x8U)
5768 #define USB_ENDPT_EPRXEN_SHIFT                   (3U)
5769 #define USB_ENDPT_EPRXEN(x)                      (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_EPRXEN_SHIFT)) & USB_ENDPT_EPRXEN_MASK)
5770 #define USB_ENDPT_EPCTLDIS_MASK                  (0x10U)
5771 #define USB_ENDPT_EPCTLDIS_SHIFT                 (4U)
5772 #define USB_ENDPT_EPCTLDIS(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_EPCTLDIS_SHIFT)) & USB_ENDPT_EPCTLDIS_MASK)
5773 #define USB_ENDPT_RETRYDIS_MASK                  (0x40U)
5774 #define USB_ENDPT_RETRYDIS_SHIFT                 (6U)
5775 #define USB_ENDPT_RETRYDIS(x)                    (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_RETRYDIS_SHIFT)) & USB_ENDPT_RETRYDIS_MASK)
5776 #define USB_ENDPT_HOSTWOHUB_MASK                 (0x80U)
5777 #define USB_ENDPT_HOSTWOHUB_SHIFT                (7U)
5778 #define USB_ENDPT_HOSTWOHUB(x)                   (((uint8_t)(((uint8_t)(x)) << USB_ENDPT_HOSTWOHUB_SHIFT)) & USB_ENDPT_HOSTWOHUB_MASK)
5779
5780 /* The count of USB_ENDPT */
5781 #define USB_ENDPT_COUNT                          (16U)
5782
5783 /*! @name USBCTRL - USB Control register */
5784 #define USB_USBCTRL_PDE_MASK                     (0x40U)
5785 #define USB_USBCTRL_PDE_SHIFT                    (6U)
5786 #define USB_USBCTRL_PDE(x)                       (((uint8_t)(((uint8_t)(x)) << USB_USBCTRL_PDE_SHIFT)) & USB_USBCTRL_PDE_MASK)
5787 #define USB_USBCTRL_SUSP_MASK                    (0x80U)
5788 #define USB_USBCTRL_SUSP_SHIFT                   (7U)
5789 #define USB_USBCTRL_SUSP(x)                      (((uint8_t)(((uint8_t)(x)) << USB_USBCTRL_SUSP_SHIFT)) & USB_USBCTRL_SUSP_MASK)
5790
5791 /*! @name OBSERVE - USB OTG Observe register */
5792 #define USB_OBSERVE_DMPD_MASK                    (0x10U)
5793 #define USB_OBSERVE_DMPD_SHIFT                   (4U)
5794 #define USB_OBSERVE_DMPD(x)                      (((uint8_t)(((uint8_t)(x)) << USB_OBSERVE_DMPD_SHIFT)) & USB_OBSERVE_DMPD_MASK)
5795 #define USB_OBSERVE_DPPD_MASK                    (0x40U)
5796 #define USB_OBSERVE_DPPD_SHIFT                   (6U)
5797 #define USB_OBSERVE_DPPD(x)                      (((uint8_t)(((uint8_t)(x)) << USB_OBSERVE_DPPD_SHIFT)) & USB_OBSERVE_DPPD_MASK)
5798 #define USB_OBSERVE_DPPU_MASK                    (0x80U)
5799 #define USB_OBSERVE_DPPU_SHIFT                   (7U)
5800 #define USB_OBSERVE_DPPU(x)                      (((uint8_t)(((uint8_t)(x)) << USB_OBSERVE_DPPU_SHIFT)) & USB_OBSERVE_DPPU_MASK)
5801
5802 /*! @name CONTROL - USB OTG Control register */
5803 #define USB_CONTROL_DPPULLUPNONOTG_MASK          (0x10U)
5804 #define USB_CONTROL_DPPULLUPNONOTG_SHIFT         (4U)
5805 #define USB_CONTROL_DPPULLUPNONOTG(x)            (((uint8_t)(((uint8_t)(x)) << USB_CONTROL_DPPULLUPNONOTG_SHIFT)) & USB_CONTROL_DPPULLUPNONOTG_MASK)
5806
5807 /*! @name USBTRC0 - USB Transceiver Control register 0 */
5808 #define USB_USBTRC0_USB_RESUME_INT_MASK          (0x1U)
5809 #define USB_USBTRC0_USB_RESUME_INT_SHIFT         (0U)
5810 #define USB_USBTRC0_USB_RESUME_INT(x)            (((uint8_t)(((uint8_t)(x)) << USB_USBTRC0_USB_RESUME_INT_SHIFT)) & USB_USBTRC0_USB_RESUME_INT_MASK)
5811 #define USB_USBTRC0_SYNC_DET_MASK                (0x2U)
5812 #define USB_USBTRC0_SYNC_DET_SHIFT               (1U)
5813 #define USB_USBTRC0_SYNC_DET(x)                  (((uint8_t)(((uint8_t)(x)) << USB_USBTRC0_SYNC_DET_SHIFT)) & USB_USBTRC0_SYNC_DET_MASK)
5814 #define USB_USBTRC0_USBRESMEN_MASK               (0x20U)
5815 #define USB_USBTRC0_USBRESMEN_SHIFT              (5U)
5816 #define USB_USBTRC0_USBRESMEN(x)                 (((uint8_t)(((uint8_t)(x)) << USB_USBTRC0_USBRESMEN_SHIFT)) & USB_USBTRC0_USBRESMEN_MASK)
5817 #define USB_USBTRC0_USBRESET_MASK                (0x80U)
5818 #define USB_USBTRC0_USBRESET_SHIFT               (7U)
5819 #define USB_USBTRC0_USBRESET(x)                  (((uint8_t)(((uint8_t)(x)) << USB_USBTRC0_USBRESET_SHIFT)) & USB_USBTRC0_USBRESET_MASK)
5820
5821 /*! @name USBFRMADJUST - Frame Adjust Register */
5822 #define USB_USBFRMADJUST_ADJ_MASK                (0xFFU)
5823 #define USB_USBFRMADJUST_ADJ_SHIFT               (0U)
5824 #define USB_USBFRMADJUST_ADJ(x)                  (((uint8_t)(((uint8_t)(x)) << USB_USBFRMADJUST_ADJ_SHIFT)) & USB_USBFRMADJUST_ADJ_MASK)
5825
5826
5827 /*!
5828  * @}
5829  */ /* end of group USB_Register_Masks */
5830
5831
5832 /* USB - Peripheral instance base addresses */
5833 /** Peripheral USB0 base address */
5834 #define USB0_BASE                                (0x40072000u)
5835 /** Peripheral USB0 base pointer */
5836 #define USB0                                     ((USB_Type *)USB0_BASE)
5837 /** Array initializer of USB peripheral base addresses */
5838 #define USB_BASE_ADDRS                           { USB0_BASE }
5839 /** Array initializer of USB peripheral base pointers */
5840 #define USB_BASE_PTRS                            { USB0 }
5841 /** Interrupt vectors for the USB peripheral type */
5842 #define USB_IRQS                                 { USB0_IRQn }
5843
5844 /*!
5845  * @}
5846  */ /* end of group USB_Peripheral_Access_Layer */
5847
5848
5849 /*
5850 ** End of section using anonymous unions
5851 */
5852
5853 #if defined(__ARMCC_VERSION)
5854   #if (__ARMCC_VERSION >= 6010050)
5855     #pragma clang diagnostic pop
5856   #else
5857     #pragma pop
5858   #endif
5859 #elif defined(__CWCC__)
5860   #pragma pop
5861 #elif defined(__GNUC__)
5862   /* leave anonymous unions enabled */
5863 #elif defined(__IAR_SYSTEMS_ICC__)
5864   #pragma language=default
5865 #else
5866   #error Not supported compiler type
5867 #endif
5868
5869 /*!
5870  * @}
5871  */ /* end of group Peripheral_access_layer */
5872
5873
5874 /* ----------------------------------------------------------------------------
5875    -- Macros for use with bit field definitions (xxx_SHIFT, xxx_MASK).
5876    ---------------------------------------------------------------------------- */
5877
5878 /*!
5879  * @addtogroup Bit_Field_Generic_Macros Macros for use with bit field definitions (xxx_SHIFT, xxx_MASK).
5880  * @{
5881  */
5882
5883 #if defined(__ARMCC_VERSION)
5884   #if (__ARMCC_VERSION >= 6010050)
5885     #pragma clang system_header
5886   #endif
5887 #elif defined(__IAR_SYSTEMS_ICC__)
5888   #pragma system_include
5889 #endif
5890
5891 /**
5892  * @brief Mask and left-shift a bit field value for use in a register bit range.
5893  * @param field Name of the register bit field.
5894  * @param value Value of the bit field.
5895  * @return Masked and shifted value.
5896  */
5897 #define NXP_VAL2FLD(field, value)    (((value) << (field ## _SHIFT)) & (field ## _MASK))
5898 /**
5899  * @brief Mask and right-shift a register value to extract a bit field value.
5900  * @param field Name of the register bit field.
5901  * @param value Value of the register.
5902  * @return Masked and shifted bit field value.
5903  */
5904 #define NXP_FLD2VAL(field, value)    (((value) & (field ## _MASK)) >> (field ## _SHIFT))
5905
5906 /*!
5907  * @}
5908  */ /* end of group Bit_Field_Generic_Macros */
5909
5910
5911 /* ----------------------------------------------------------------------------
5912    -- SDK Compatibility
5913    ---------------------------------------------------------------------------- */
5914
5915 /*!
5916  * @addtogroup SDK_Compatibility_Symbols SDK Compatibility
5917  * @{
5918  */
5919
5920 #define FPTA_BASE                                FGPIOA_BASE
5921 #define FPTA                                     FGPIOA
5922 #define FPTB_BASE                                FGPIOB_BASE
5923 #define FPTB                                     FGPIOB
5924 #define FPTC_BASE                                FGPIOC_BASE
5925 #define FPTC                                     FGPIOC
5926 #define FPTD_BASE                                FGPIOD_BASE
5927 #define FPTD                                     FGPIOD
5928 #define FPTE_BASE                                FGPIOE_BASE
5929 #define FPTE                                     FGPIOE
5930 #define PTA_BASE                                 GPIOA_BASE
5931 #define PTA                                      GPIOA
5932 #define PTB_BASE                                 GPIOB_BASE
5933 #define PTB                                      GPIOB
5934 #define PTC_BASE                                 GPIOC_BASE
5935 #define PTC                                      GPIOC
5936 #define PTD_BASE                                 GPIOD_BASE
5937 #define PTD                                      GPIOD
5938 #define PTE_BASE                                 GPIOE_BASE
5939 #define PTE                                      GPIOE
5940 #define I2C_FLT_STOPIE_MASK                      This_symbol_has_been_deprecated
5941 #define I2C_FLT_STOPIE_SHIFT                     This_symbol_has_been_deprecated
5942 #define I2S_RCR2_CLKMODE_MASK                    I2S_RCR2_MSEL_MASK
5943 #define I2S_RCR2_CLKMODE_SHIFT                   I2S_RCR2_MSEL_SHIFT
5944 #define I2S_RCR2_CLKMODE(x)                      I2S_RCR2_MSEL(x)
5945 #define I2S_TCR2_CLKMODE_MASK                    I2S_TCR2_MSEL_MASK
5946 #define I2S_TCR2_CLKMODE_SHIFT                   I2S_TCR2_MSEL_SHIFT
5947 #define I2S_TCR2_CLKMODE(x)                      I2S_TCR2_MSEL(x)
5948 #define MCG_S_LOLS_MASK                          MCG_S_LOLS0_MASK
5949 #define MCG_S_LOLS_SHIFT                         MCG_S_LOLS0_SHIFT
5950 #define NVIC_ISPR_SETPEND(x)                     (((uint32_t)(((uint32_t)(x))<<NVIC_ISPR_SETPEND_SHIFT))&NVIC_ISPR_SETPEND_MASK)
5951 #define LPTimer_IRQn                             LPTMR0_IRQn
5952 #define LPTimer_IRQHandler                       LPTMR0_IRQHandler
5953 #define LLW_IRQn                                 LLWU_IRQn
5954 #define LLW_IRQHandler                           LLWU_IRQHandler
5955
5956 /*!
5957  * @}
5958  */ /* end of group SDK_Compatibility_Symbols */
5959
5960
5961 #endif  /* _MKL26Z4_H_ */
5962